(54) ПРЕОБРАЗОВАТЕЛЬ ВРЕМЯ-КОД первыми входами первого и второго интерпол тора , выход второго компаратора подключен через элемент задержки кодовой частоты к вторым входам первого и второ го интерпол торов, а к их {третьим входам и входу элемента задержки счетной частоты - непосредственно, выход которого соединен с первыми входами элементов tt-HE, своими выходами соединенных с входами элементов ИЛИ, второй и третий входы соответствующих элементов И-НЕ соединены с выходами .второго интерпол тора ,, а четвертые входы с выходами первого и второго интерпол торов Ьоответствеи но, а оба входа регистра младших разр до св заны с выходами шифратора, входы кото торого подключены к первому и второму интерпол торам, содержащим по три три гера, элемент ИЛИ - НЕ, элемент И и элемент задержки, причем входы трй геров 5тл ютс входами интерпол торов Первый выход первого триггера подклю чей к входу шифратора непосредственно и через элемент задержки к четве тому входу элемента И-НЕ, второй выход первого триггера соединен с первым входом элемента И, выход которого соединен с вторым входом элемента И-НЕ, выходы второго и третьего триггеров соединены с входами шифратора непосредственно и через элемент ИЛИ-НЕ с вторым входом элемента И. На фиг. 1 представлена блок-схема устройства; на фиг. 2 и 3 - временные диаграммы, по сн ющие работу преобразовател . Преобразователь врем -код содержит автогенератор 1 синусоидальных колебаний, компаратор 2 с инверсным выходом, компаратор 3 с пр мым выходом, элемент 4 задержки кодовой частоты, триггеры 5-10 элементы ИЛИ-НЕ 11, 12, элементы 13, 14 задержки сигнала триггера, элементы И 15, 16 шифратор 17, элемент 18 задержки счетной частоты, элементы И-НЕ 19, 20, элемент ИЛИ 21, счетчик 22, регистр 23 младших разр дов. Триггеры 5-10 и элементы 11-16 образуют первый и второй интерпол торы. Преобразователь работает следующим образом. Синусоидальные колебани с периодом ТК (см. фиг. 2), вырабатываемые авт генератором 1, поступают на инверсные входы компараторов 2,3, на выходах которых формируютс кодовые импульсные последовательности Tj и Гд (см. фиг. 3),причем временные параметры Г и Гр регулируютс изменением напр5окений порога ерабатывани , задаваемых по eropowty входу, компараторов, С выхода компаратора 3 импульсна последовательность F поступает на элемент 4 задержки кодовой ча( .готы с временем задержки -Т,/4 J на его выходе формируетс кодова импульона последовательность Р, Последовательность Р. поступает на D -входы триггеров 5 и би через элемент 18 задержки счетной частоты, врем задержки которого равно времени прохождени импульсных сигналов по цеп м интерпол торов, идет на один из входов элементов И-НЕ 19, 20; F поступает на D -входы триггеров 7 и Ву j Гд поступает на D-входы триггеров 9 и ю. Триггеры 5, 7, 9 первого Интерпола-. тора управл ютс по С-входу стартовым импульсом и дают разрешение на прохождение счетных импульсов на счетчик, причем разрешение на элементы 19, 20 с триггера 5 проходит через элемент 13 задержки сигнала триггера, врем задержки которого равно - , команды с единичных выходов триггеров 7 и 9 через элемент ИЛИ-НЕ 11 поступают на элемент И 15, который по второму входу управл етс сигналом с инвероного выхода триггера 5 и с выхода элемента 15 без задержки приходит на один из входов элемента И-НЕ 20. Триггеры 6, 8, 1О второго интерпол тора управл ютс по С-входу стоповым импульсом и дают запрет на прохождение счетных импульсов на счетчик , причем запрет с триггера 6 приходит на элементы И-НЕ 19, 20 через мент задержки команды триггера 14, Цт задержки которого t .Команды запрета с нулевых выходов триггеров 8, 10 через элемент ИЛИ-Н-Е 12 поступают на элемент И 16, который по второму входу управл етс сигналом с инверсного выхода триггера бис выхода элемента И 16 приходит без задержки на элементы И-НЕ 19, 2О. Последовательность импульсов с выходов лементов 19, 20 поступает на счетчик 22 ерез элемент ИЛИ 20. Сигналы с единичных плеч триггеров -1О подаютс на входы шифратора 17, де на выходе формируетс код младших азр дов, который записываетс в регистр 3. В исходном состо нии все триггеры обнулены. ЕСЛИ стартовый импульс прихо-. ит в момент действи импульса последоательности 17, то триггер 5 устанавлиаетс в единичное состо ние и дает азрещение на элемент И-НЕ 19, через лемент 13 задержки. Нулевой потенциал
с другого плеча триггера 5 дает запрет на прохождение сигналов с триггеров 7 и 9, при этом счетчик начинает отсчет с целого последующего импульса последовательности Г .
Если стартовый импульс приходит в паузу между импульсами последовательности Г.,то разрешение на элемент И-НЕ приходит без задержки с триггеров 7 или 9, при этом счетчик срабатывает от целого последующего импульса последовательности Р.Если стоповый импульс приходит в момент действи импульса последовательности триггер 6 устанавливаетс в единичное состо ние и с нулевого выхода дает запрет на элементы И-НЕ 19, 2О через элемент 14 задержки и этим же сигналом запрещает прохождение команд с триггеров 8 и Ю, при этом счетчйкюднрзначно подсчитает импульс последовательности Г,во врем действи которого приходит стоповый импульс.
Если стоповый импульс приходит в паузу последовательности Fj то запрет на элементы И-НЕ 19, 20 поступает с триггеров 8, 1О, без задержки, причем следую щий по времени за стоповым импульсом импульс последовательности не будет воздействовать на вход счетчика и не внесет ошибку в процесс измерени .