SU1417173A2 - Фазоимпульсный дискриминатор - Google Patents

Фазоимпульсный дискриминатор Download PDF

Info

Publication number
SU1417173A2
SU1417173A2 SU874261930A SU4261930A SU1417173A2 SU 1417173 A2 SU1417173 A2 SU 1417173A2 SU 874261930 A SU874261930 A SU 874261930A SU 4261930 A SU4261930 A SU 4261930A SU 1417173 A2 SU1417173 A2 SU 1417173A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
switch
trigger
output
Prior art date
Application number
SU874261930A
Other languages
English (en)
Inventor
Александр Самойлович Альтман
Борис Тимофеевич Герцен
Original Assignee
Предприятие П/Я В-2645
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2645 filed Critical Предприятие П/Я В-2645
Priority to SU874261930A priority Critical patent/SU1417173A2/ru
Application granted granted Critical
Publication of SU1417173A2 publication Critical patent/SU1417173A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к радиотехнике . Цель изобретени  - повьше- ние помехоустойчивости. Устр-во содержит триггеры 1 и 12, г-р 2 пилообразного напр жени , запоминающий блок (ЗБ) 3, блок задержки 4, счетчик 5 импульсов, ключ 6, делитель 10 частоты импульсов, коммутатор 11, инвертор 13 и реверсивный счетчик 14. При отсутствии синхросигнала на входе устр-ва на счетчик 14 поступают только импульсы по входу обратного счета, и счетчик 14, достигнув нулевого значени , останавливаетс . При этом запускаетс  триггер 12, указывающий на то, что входной сигнал отсутствует , и размыкает коммутатор II. Импульсы записи не поступают на вход разрешени  записи ЗВ 3, который хранит последнее значение сигнала ошибки , записанное в него до размыкани  коммутатора 1. При по влении синхросигнала счетчик 14, достигнув единичного значени , также останавливаетс . При зтом на его вход записи посто нно подаетс  сигнал, логической единицы. При достижении единичного состо ни  триггер 12 сбрасываетс , указыва  на то, что синхросигнал на входе устр-ва присутствует. При этом коммутатор 11 замыкаетс , разреша  поступление импульсов иа вход разрешени  записи ЗБ 3. Цель достигаетс  за счет обеспечени  анализа наличи  синхросигнала. I ил. О S (Л

Description

4
со
к
Изобретение относитс  к радиотехнике , может быть использовано в цеп х фазовой автоподстройки частоты и  вл етс  дополнительным к авт св. № 1241507.
Цель изобретени  - повьшение помехоустойчивости .
На чертеже изображена электрическа  структурна  схема фазоимпульсно- го дискриминатора.
Фазоимпульсный дисК1)иминатор содержит триггер 1, генератор 2 пилообразного напр жени , запоминающий блок 3, блок 4 задержки, счетчик 5 импульсов, ключ 6. При этом генератор 2 содержит элемент И 7, задающий генератор 8 и счетчик 9 импульсов, а также делитель 10 частоты импульсов , коммутатор 11, дополнительный триггер 12, инвертор 13, реверсивный .счетчик 14..
Фазоизмерительный дискриминатор работает следующим образом.
На информационный вход триггера 1 поступает последовательность синхросигналов . Каждый импульс этой последовательности запускает триггер 1, который по тактовому входу сбрасываетс  первым приход щим импульсом пос- ледовательности тактовых импульсов.
Длительность импульса, формируемого триггером 1, соответствует фазовому рассогласованию, которое с помощью генератора 2 пилообразного напр жени  преобразуетс  в числовое значение, записьшаемое в запоминающий блок 3 при поступлении сигнала на его вход разрешени  записи.
Генератор 2 пилообразного напр же- ки  выполнен в виде счетчика 9; запускаемого импульсами задающего генератора 8 через элемент И 7 в течение временного интервала, задаваемого триггером 1.
Каждьй раз по окончании оценки фа- зоимпульсного рассогласовани  триггером 1 счетчик 9 сбрасываетс , по заднему фронту сигнала, формируемого триггером 1 и задержанного ;в блоке 4 задержки. С приходом следующего импульса входной последовательности процесс оценки фазового рассогласовани  начинаетс  заново.
При поступлении сигнала на вход разрешени  записи запоминающего блока 3 предществующее числовое значение фазового рассогласовани  стираетс  и записываетс  очередное значение
фазового рассогласовани  с выхода счетчика 9.
При отсутствии сигнала на входе разрешени  записи запоминающий блок 3 хранит предшествующее измеренное значение фазового рассогласовани .
Запись значени  фазового рассогласовани  происходит лищь после проверки априорных сведений о входной последовательности синхросигнала, которые заключаютс  в том, что до того как триггер 1 будет установлен по тактовому входу в исходное состо ние , по информационному входу не должен поступить ни один импульс.
Если за врем  анализа на информационный вход триггера I число поступающих импульсов больще одного, то на выходе счетчика 5 формируетс  сигнал, запрещающий по вление на выходе ключа 6 сигнала разрешени  записи , т.е. значение фазово.го рассогласовани  на выходе генератора пилообразного напр жени  считаетс  недостоверным , и оно в запоминающий блок 3 не заноситс .
Анализ наличи  синхросигнала осуществл етс  следующим образом.
Сигнал разрешени  записи, имеющий среднюю частоту следовани  , поступающий на вход запоминающего блока 3, дополнительно подаетс  на вход пр мого счета реверсивного счетчика 14, на вход обратного счета которого с частотой f поступают импульсы с делител  10, понижающего частоту импульсов задающего генератора 8. При этом „,, ,
При отсутствии последовательности синхросигнала на входе фазоимпульсно- го дискриминатора на реверсивный счетчик 14 поступают только импульсы по входу обратного счета. Реверт сивный счетчик 14 достигает крайнего (нулевого) значени  и останавливаетс , поскольку выход обратного переноса соединен с входом сброса содержимого реверсивного счетчика 14 в нуль. При этом запускаетс  дополнительный триггер 12, который указывает на то, что входной сигнал отсутствует и размыкает коммутатор 11. В результате на вход разрешени  записи запоминающего блока 3 импульсы записи не поступают и запоминающий блок 3 хранит последнее значение сигнала ошибки, которое было в него записано до размыкани  коммутатора 11.
314

Claims (1)

  1. При по влении синхросигнала реверсивный счетчик 14 достигает другого крайнего значени  (единичного) и также останавливаетс , поскольку выход обратного переноса через инвертор 13 соединен с входом начальной установки. При этом на его вход записи посто нно подаетс  сигнал логической единицы. При достижении единичного состо ни  дополнительный триггер 12 сбрасьтаетс , указыва  на то, что синхросигнал на входе .фазоим- пульсного дискриминатора присутствует . При этом коммутатор 11 замыкаетс , разреша  тем самым поступление импульсов на вход разрешени  записи запоминагадего блока 3. Формула изобретени 
    Фазоимпульсный дискриминатор по авт.св. № 1241507, отличаю3
    щ и и с   тем, что, с целью повышени  помехоустойчивости, введены делитель частоты импульсов, коммутатор, реверсивный счетчик, инвертор и дополнительный триггер, при этом вход делител  частоты импульсов соединен с тактовым выходом генератора пилообразного напр жени , а выход - с вычитающим входом реверсивного счетчика , выход пр мого переноса которого соединен с его входом сброса и с пер- вым входом триггера, а выход обратного переноса через инвертор соединен
    с его входом начальной установки и непосредственно соединен с вторым входом триггера, выход которого сое-, динен с управл ющим входом коммутатора , включенного между выходом ключа
    и входом разрешени  записи запоминающего блока.
SU874261930A 1987-06-15 1987-06-15 Фазоимпульсный дискриминатор SU1417173A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874261930A SU1417173A2 (ru) 1987-06-15 1987-06-15 Фазоимпульсный дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874261930A SU1417173A2 (ru) 1987-06-15 1987-06-15 Фазоимпульсный дискриминатор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1241507A Addition SU269692A1 (ru) Способ автоматического регулирования процесса измельчения материала в шаровоямельнице

Publications (1)

Publication Number Publication Date
SU1417173A2 true SU1417173A2 (ru) 1988-08-15

Family

ID=21310852

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874261930A SU1417173A2 (ru) 1987-06-15 1987-06-15 Фазоимпульсный дискриминатор

Country Status (1)

Country Link
SU (1) SU1417173A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1241507, кл. Н 04 L 7/02, 1985. *

Similar Documents

Publication Publication Date Title
SU1417173A2 (ru) Фазоимпульсный дискриминатор
GB2093286A (en) Sequential Detonation of Explosions
GB1509960A (en) Device for synchronising clock pulses of a receiver with those of a transmitter in transmitting-receiving equipment
US4169995A (en) Pulse repetition frequency tracker
SU1626247A1 (ru) Измеритель длительности переходного процесса
SU601757A1 (ru) Оперативное запоминающее устройство
SU1688382A1 (ru) Частотно-фазовый компаратор
SU1352448A1 (ru) Устройство дл измерени длительности импульсов
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1221646A1 (ru) Датчик времени
SU1480139A1 (ru) Устройство синхронизации шумоподобных сигналов по задержке
SU987809A1 (ru) Устройство дл контрол импульсов
JP2631766B2 (ja) 超音波測定装置のゲートパルス発生回路
US4041248A (en) Tone detection synchronizer
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU1241507A1 (ru) Фазоимпульсный дискриминатор
SU928631A1 (ru) Селектор импульсов
SU1499426A1 (ru) Импульсно-фазовый детектор
SU951681A1 (ru) Устройство задержки импульсов
JPS6324409A (ja) パルスエッジ一致検出装置
SU860296A1 (ru) Устройство дл формировани импульсных последовательностей
SU551801A1 (ru) Преобразователь врем -код
SU1238124A1 (ru) Устройство дл счета числа частиц
RU1786675C (ru) Устройство дл цикловой синхронизации
SU1228235A1 (ru) Генератор импульсов