SU896740A2 - Дискретный умножитель частоты - Google Patents
Дискретный умножитель частоты Download PDFInfo
- Publication number
- SU896740A2 SU896740A2 SU802906732A SU2906732A SU896740A2 SU 896740 A2 SU896740 A2 SU 896740A2 SU 802906732 A SU802906732 A SU 802906732A SU 2906732 A SU2906732 A SU 2906732A SU 896740 A2 SU896740 A2 SU 896740A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- output
- signal
- trigger
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
(54) ДИСКРЕТНЫЙ УМНОЖИТЕЛЬ ЧАСТОТЫ
I
Изобретение относитс к радиотехникеи может использоватьс в системах автоматики и контрольно-измерительной техники дл расширени диапазона измерени частотомеров в области низких частот, в частности дл повышений крутизны преобразовани углового перемещени в код.
По основному авт. св. № 684709 известен дискретный умножитель частоты, содержаш .ий последовательно соединенные генератор первой опорной частоты, первый счетчик, устройство пам ти, устройство сравнени , буферное устройство, элемент ИЛИ и второй счетчик, выход которого подсоединен к другому входу устройства сравнени , а другой вход - к выходу генератора второй опорной частоты, другой вход элемента ИЛИ подключен к установочным входам первого счетчика и устройства пам ти 1.
Известный дискретный умножитель частоты обладает недостаточно высокой надежностью так как при отсутствии входного сигнала на его выходе формируетс некоторый сигнал, вл юшийс ложной информацией.
Цель изобретени - повышение надежности .
Дл достижени поставленной цели в дискретный умножитель частоты, содержаш ,ий последовательно соединенные генератор первой опорной частоты, первый счетчик, устройство пам ти, устройство сравнени , буферное устройство, элемент ИЛИ и второй -счетчик, выход которого подключен к другому входу устройства сравнени , а другой вход - к выходу генератора второй опорной частоты, причем другой вход элемента ИЛИ подключен к установочным входам первого счетчика и устройства пам ти,
10 между выходом старшего разр да первого счетчика и дополнительным входом элемента ИЛИ включен дополнительно введенный триггер, другой вход которого подсоединен к установочному входу первого счетчика.
На чертеже приведена структурна электts рическа схема дискретного умножител частоты.
Claims (1)
- Дискретный умножитель частоты содержит генераторы 1 первой и 2 второй опорной частоты, первый 3 и второй 4 счетчики, устройство 5 пам ти, устройство 6 сравнени , буферное устройство 7, элемент ИЛИ 8 и триггер 9. Устройство работает следующим образом . По переднему фронту входных импульсов обнул ютс первый счетчик 3 и через элемент ИЛИ 8 второй счетчик 4, а также устанавливаетс триггер 9 в такое состо ние , что его выходной сигнал не оказывает вли ни на работу второго счетчика 4. Также по переднему фронту входного импульса код, сформировавшийс до него в первом счетчике 3, переписываетс в устройство 5 пам ти, откуда посто нно поступает параллельно на одни входы устройства 6 сравнени , на другие входы которого поступает аналогично код со второго счетчика 4, который считает импульсы генератора 2 второй опорной частоты, частота которого в N раз больше, чем частота генератора 1 первой опорной частоты. Таким образом, на выходе устройства 6 сравнени формируетс сигнал при равенстве кодов на его входах за врем в N раз меньшее, чем период входного сигнала. Этим сигналом через элемент ИЛИ 8 и буферное устройство 7 обнул етс второй счетчик 4 и т. д. В случае прекращени поступлени входных импульсов переполн етс первый счетчик 3, по перепаду старшего разр да которого запускаетс триггер 9, устанавлива на его выходе соответствующий сигнал, который , проход через элемент ИЛИ 8, устанавливает счетчик 4 в определенное состо ние . При этом счетчик 4 не реагирует на сигнал опорной частоты. Следовательно, на выходе устройства 6 сравнени не будут формироватьс импульсы. Данное состо ние длитс до тех пор, пока вновь не начинают поступать входные импульсы, которые возвращают триггер 9 в исходное состо ние. Положительным эффектом предлагаемого изобретени вл етс повыщение надежности устройства, обеспечиваемое прекращением формировани текущего значени кода во втором счетчике 4, а соответственно и выходного сигнала в случае прекращени поступлени входного сигнала. Формула изобретени Дискретный умножитель частоты по авт. св. № 684709, отличающийс тем, что, с целью повышени надежности, между выходом старшего разр да первого счетчика и дополнительным входом элемента ИЛИ включен дополнительно введенный триггер, другой вход которого подсоединен к установочному входу первого счетчика. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 684709, кл. Н 03 В 19/00, 18.04.77 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802906732A SU896740A2 (ru) | 1980-04-07 | 1980-04-07 | Дискретный умножитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802906732A SU896740A2 (ru) | 1980-04-07 | 1980-04-07 | Дискретный умножитель частоты |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU684709 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU896740A2 true SU896740A2 (ru) | 1982-01-07 |
Family
ID=20888299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802906732A SU896740A2 (ru) | 1980-04-07 | 1980-04-07 | Дискретный умножитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU896740A2 (ru) |
-
1980
- 1980-04-07 SU SU802906732A patent/SU896740A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS57173230A (en) | Phase synchronizing circuit | |
SU896740A2 (ru) | Дискретный умножитель частоты | |
US4493095A (en) | Counter having a plurality of cascaded flip-flops | |
US3456201A (en) | System for monitoring signal amplitude ranges | |
SU966660A1 (ru) | Устройство дл измерени длительности коротких импульсов | |
SU928345A2 (ru) | Дискретный умножитель частоты следовани импульсов | |
SU515289A1 (ru) | Делитель частоты импульсов | |
SU1265642A1 (ru) | Устройство дл определени знака разности фаз | |
SU896741A2 (ru) | Умножитель частоты | |
SU690608A1 (ru) | Умножитель частоты | |
SU681428A1 (ru) | Устройство дл выбора минимального числа | |
SU864538A1 (ru) | Устройство допускового контрол | |
SU1555839A1 (ru) | Умножитель частоты следовани импульсов | |
SU677095A1 (ru) | Преобразователь кода числа в частоту следовани импульсов | |
SU839067A1 (ru) | Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи | |
SU926784A1 (ru) | Детектор частотно-манипулированных сигналов | |
SU978380A1 (ru) | Усредн ющее устройство с блокировкой | |
SU1270879A1 (ru) | Многоканальный программируемый генератор импульсов | |
SU966898A1 (ru) | Коммутатор | |
SU892413A2 (ru) | Измеритель интервалов между серединами импульсов | |
SU790099A1 (ru) | Цифровой умножитель частоты следовани импульсов | |
SU819968A1 (ru) | Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи | |
SU1439515A1 (ru) | Устройство дл регистрации молний | |
SU798816A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1023274A1 (ru) | Устройство дл определени положени центра т жести импульсных видеосигналов |