SU1651289A1 - Устройство дл контрол последовательностей импульсов - Google Patents

Устройство дл контрол последовательностей импульсов Download PDF

Info

Publication number
SU1651289A1
SU1651289A1 SU894714213A SU4714213A SU1651289A1 SU 1651289 A1 SU1651289 A1 SU 1651289A1 SU 894714213 A SU894714213 A SU 894714213A SU 4714213 A SU4714213 A SU 4714213A SU 1651289 A1 SU1651289 A1 SU 1651289A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
inputs
group
input
information
Prior art date
Application number
SU894714213A
Other languages
English (en)
Inventor
Николай Федорович Сидоренко
Григорий Николаевич Тимонькин
Вячеслав Сергеевич Харченко
Сергей Николаевич Ткаченко
Роман Иванович Могутин
Борис Владимирович Остроумов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU894714213A priority Critical patent/SU1651289A1/ru
Application granted granted Critical
Publication of SU1651289A1 publication Critical patent/SU1651289A1/ru

Links

Abstract

Изобретение относитс  к автоматике и цифровой технике и предназначено дл  проверки сложных блоков синхронизации, контроллеров, датчиков информации, используемых в автоматизированных системах управлени , обработки инАормации, св чи. Отличительной особенностью устройства  вл етс  то, что оно позвол ет контролировать временной интервал, в течение которого должен выступить очередной импульс контролируемой последовательности,, Целью изобретени   вл етс  повышение достоверности контрол  за счет контрол  временного интервала между контролируемыми последовательност ми. Поставленна  цель достигаетс  ча счет введени  одновибратора 10, элементов ИЛИ 11, 12, генератора 8 импульсов , элемента И 9, счетчика 3 и элемента НЕ 19. 2 ил. /

Description

Изобретение относитс  к автоматике и цифровой технике и предназначено дл  проверки сложных блоков синхронизации , контроллеров, датчиков информации , используемых в автоматизированных системах управлени , обработки информации, св зи.
Целью изобретени   вл етс  повышение достоверности контрол  за счет контрол  временного интервала между Контролируемыми последовательност ми.
На фиг. 1 приведена функциональна  схема устройства; на фиг. 2 - временна  диаграмма его работы.
Устройство содержит блок пам ти 1, первый 2 и второй 3 счетчики, регистр 4, первый 5 и второй 6 коммутаторы, дешифратор 7, генератор 8 импульсов, элемент И 9, одновибратор 10, первый
11 и второй 12 элементы ИЛИ, входы 13 контролируемой последовательности, тактовый вход 14, группа 15 входов номера контролируемой последовательности , выход 16 ошибки устройства, перва  17 и втора  18 группы выходов блока пам ти 1 и элемент НЕ 19„
Блок пам ти 1 представл ет собой ПЗУ статического типа. Он предназначен дл  хранени  программы контрол  последовательностей импульсов, поступающих на входы 13 устройства. С первой группы 17 выхода блока пам ти 1 считываетс  код номера входа, по которому должен поступить очередной импульс контролируемой последовательности , а с второй группы 18 - код временного интервала, в течение которого он должен поступить.
О СП
tsD
00
со
Счетчик 2 служит дл  записи, хранени , модификации и выдачи адреса дл  блока пам ти 1. Запись начального , адреса контролируемой последова- тельности, поступающего на группу информационных входов счетчика 2 с группы 15 входов устройства, осуществл етс  по заднему фронту синхронизации , поступающему на вход разрешени  записи счетчика 2 с входа 14 устройства .
Модификаци  адреса осуществл етс  путем увеличени  предыдущего адреса .на единицу по заднему фронту импуль- са, поступающего на счетный вход счетчика 2.
Счетчик 3 предназначен дл  контрол временного интервала. По заднему фронту импульса, поступающего на вход разрешени  записи счетчика 3, в него записываетс  код, поступающий на его группы информационных входов с группы 18 выходов блока пам ти 1. Отсчет времени осуществл етс  вычитанием из хранимого в счетчике 3 кода числа импульсов, поступающих на его счетный вход, которое осуществл етс  только при единичном сигнале на его уп- {равлчюцем входе.
Регистр 4 служит дл  хранени  кода номера входа, по которому в текущий момент времени должен поступить очередной импульс, который записываетс  в регистр 4 с группы 17 выходов блока пам ти 1 по заднему фронту импульса ,, поступающего на его синхро- вход.
Коммутатор 5 служит дл  формирова- ни  импульса на второй вход элемента ИЛИ 11, если поступивший на входы 13 устройства импульс соответствует контролируемой последовательности импульсов .
Коммутатор 6 формирует импульс на выходе, если поступивший на один из входов 13 устройства не принадлежит контролируемой последовательности.
Дешифратор 7 в соответствии с ко- дом, поступившим с выхода регистра 4, формирует управл ющие сигналы на выходы коммутаторов 5 и 6, что позвол ет различать импульсы, принадлежащи и не принадлежащие контролируемой последовательности .
Генератор 8 импульсов формирует на свос м выходе последовательность импульсов дл  отсчета временного ин.
-
5
0 5 n
о 5
-
5
тервала при единичном сигнале на его входе.
Элемент И 9 служит дл  формировани  сигнала управлени  счетчиком 3. При наличии в счетчике 3 кода, отличного от нул , на выходе элемента И 9 формируетс  единичный сигнал, а при обнулении счетчика 3 - нулевой.
Одновибратор 10 формирует на своем выходе по заднему фронту импульса, поступившего на его вход с входа 14 устройства, единичный импульс, длительность которого превышает врем , необходимое дл  записи информации в счетчик 2 и по влени  устойчивой информации на выходе блока пам ти 1.
Элемент ИЛИ 11 служит дл  управле ни  генератором 3 импульсов синхронизации счетчика 3 и регистра 4 и счетом счетчика 2 по сигналам, поступающим на его входы с выходов коммутатора 5 и одновибратора 10.
Элемент ИЛИ 12 служит дл  формировани  обобщенного сигнала ошибки при поступлении на его пр мой вход единичного сигнала с выхода коммутатора 6 - в случае нарушени  контролируемой последовательности и при поступлении нулевого сигнала на его инверсный вход с выхода элемента И 9 - по окончании временного интервала ожидани  очередного импульса.
Устройство работает следующим об« разом.
В исходном состо нии элементы пам ти устройства обнулены (цепи начальной установки на фиг. 1 условно не показаны), на выходе 16 присутствует единичный сигнал.
По синхроимпульсу, поступившему на вход 14, в счетчик 2 с группы 15 входов записываетс  первый адрес М контролируемой последовательности и с выхода счетчика 2 поступает на вход блока пам ти 1. На группе 17 выходов блока пам ти 1 по вл етс  код номера входа (например,131) и поступает на информационный вход регистра 4, а на группе 18 выходов по вл етс  код временного интервала N и поступает на информационные входы счетчика 3.
Одновременно по синхроимпульсу, поступившему на вход 14, одновибра- тор 10 сформирует импульс, по заднему фронту которого в регистр 4 запишетс  .код номера входа (131), в счетчик 3 - код временного интерва-
ла N (, а счет ми к
увеличит свое г.пгю нне н  единицу (М + 1).
Кол номера входа U3i) поступает с выхода регистр.- 4 на вход дешифратора 7, По этому коду дешифратор 7 формирует единичный сигнал на i-м выходе и нулевые - на остальных, В результате i-й выходной сигнал де- ршфратора 7 открынает i-и информационный вход ког мутатора 5 и закрывает i-п информационный вход коммутатора 6. На выходе элемента И 9 по вл етс  единичный сигнал, который разрешает- счет счетчика 3, который начинает отсчет временного интервала и на выходе 16 ошибки пропадает единичный сигнал. На группе 17 выходов блока пам ти 1 по вл етс  код номера входа, по которому должен поступить последующий импульс, а на группе 18 выходов - код временного интервала , в течение которого он должен поступить.
При поступлении импульса на вход 131 в течение заданного временного интервала (т.е. при правильной реализации контролируемой последовательности ) последний через коммутатор 5 и элемент ИЛИ 11 поступает на входы разрешени  записи счетчика 3 и регистра 4 и на счетный вход счетчика 2 В регистр 4 записываетс  код входа (13J)1, в счетчик 3 - код временного интервала N-, счетчик 2 увеличивает свое состо ние на единицу (станет М + 2) и на группе 17 выходов блока пам ти 1 по вл етс  код входа (10t) а на выходе 18 блока пам ти 1 - код временного интервала и т.д.(см.фиг.2 Цикл работы устройства повторитс .
Если контролируема  последовательность искажена и очередной импульс поступил на другой вход (например, 13.U), то отот импульс не пройдет на выход коммутатора 5. Однако он пройдет через коммутатор 6 и элемент ИЛИ 12 и сформирует на выходе 16 устройства сигнал ошибки (см.фиг. 2б).
Если одновременно с импульсом, соответствующим входной последовательности , поступит импульс на любой другой вход, то этот импульс все равно пройдет через коммутатор 6 и на выходе 16 устройства будет сформирован сигнал лпибки.,
Если же за врем  интервала ожидаемый импульс не поступит, то счетчик 3 обнулитс ,на выходе элемента И 9 по витс  нулевой сигнал, который запретит дальнейший счет счетчику 3, а на выходе 16 устройства элемент ИЛИ 12 сформирует сигнал ошибки (см. фиг. 2в).
По окончании контролируемой последовательности из блока пам ти 1 (с групп 17 и 18 выходов) будет считан нулевой код. Нулевой код группы 18 выходов блока пам ти 1 запишетс  в счетчик 3, на выходе элемента И 9 по витс  нулевой сигнал, на выходе 16 устройства сформируетс 
5 сигнал ошибки, который будет держатьс .на нем до начала контрол  следующей последовательности.
5
0
5
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  последовательностей импульсов, содержащее блок пам ти, первый счетчик, регистр , первый и второй коммутаторы, дешифратор , причем входы контролируемой последовательности устройства соединены с информационными входами первого и второго коммутаторов, выходы дешифратора соединены с управл ющими входами первого коммутатора и инверсными управл ютцими входами второго коммутатора , отличающеес  тем, что, с целью повышени  достоверности контрол  между контролируемыми последовательност ми за счет контрол  временного интервала, в него введены элемент НЕ, второй счетчик, генератор импульсов, элемент И, одновибратор, первый и второй элементы ИЛИ, причем вход одновибратора соединен с входом разрешени  записи первого счетчика и  вл етс  тактовым входом устройства, группа информационных входов первого счетчика  вл етс  группой входов номера контролируемой последовательности устройства, группа входов первого счетчика соединена с группой адресных входов блока пам ти, перва  группа информационных выходов которого соединена с группой информационных входов регистра, втора  группа информационных выходов блока пам ти соединена с группой информационных входов второго счетчика, выход одновибратора соединен с первым входом первого элемента ИЛИ, пр мой выход которого соединен со счетным входом первого счетчика и с входами разрешени  записи второго счетчика и регистра, группа выходов которого соединена с труп ,//
    В
    А
    Я
    / 17 Щ
    V
    Редактор Т. Иванова
    S «W2
    Составитель К. Торопов
    Техред М.Дидык
    Фиг.1
    Корректор Л. Патай
SU894714213A 1989-04-28 1989-04-28 Устройство дл контрол последовательностей импульсов SU1651289A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894714213A SU1651289A1 (ru) 1989-04-28 1989-04-28 Устройство дл контрол последовательностей импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894714213A SU1651289A1 (ru) 1989-04-28 1989-04-28 Устройство дл контрол последовательностей импульсов

Publications (1)

Publication Number Publication Date
SU1651289A1 true SU1651289A1 (ru) 1991-05-23

Family

ID=21458536

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894714213A SU1651289A1 (ru) 1989-04-28 1989-04-28 Устройство дл контрол последовательностей импульсов

Country Status (1)

Country Link
SU (1) SU1651289A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР V 1252930, кп. II 03 К 5/13, 1985. Авторское свидетельство СССР V 1501064, кл. О 06 F 11/16, 1987. *

Similar Documents

Publication Publication Date Title
SU1651289A1 (ru) Устройство дл контрол последовательностей импульсов
SU1619277A1 (ru) Устройство дл контрол последовательностей импульсов
SU1612304A1 (ru) Устройство дл контрол последовательностей импульсов
SU1723661A1 (ru) Устройство дл контрол последовательностей импульсов
SU1057926A1 (ru) Многоканальное программно-временное устройство
SU1649548A1 (ru) Устройство дл контрол последовательностей импульсов
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1444777A1 (ru) Устройство дл контрол последовательностей импульсов
SU1635266A1 (ru) Устройство дл контрол дискретных каналов
SU1136166A2 (ru) Устройство дл контрол цифровых систем
RU1786483C (ru) Устройство дл ввода информации
SU1381522A1 (ru) Устройство дл ввода информации
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1539761A1 (ru) Устройство дл ввода информации
SU1149255A1 (ru) Устройство дл управлени многоканальной измерительной системой
SU1725373A1 (ru) Устройство дл контрол последовательностей импульсов
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1328919A1 (ru) Устройство управлени электродвигателем
SU1203540A1 (ru) Устройство дл проверки электрического монтажа
SU1709249A1 (ru) Многоканальный коммутатор
SU1667078A1 (ru) Устройство дл контрол сигналов
SU1287187A1 (ru) Устройство дл контрол
SU640284A1 (ru) Устройство дл приема командной информации
SU1156074A1 (ru) Устройство дл управлени с контролем
SU1205193A1 (ru) Устройство дл защиты пам ти при отключении питани