SU1439602A1 - Устройство дл контрол объектов дискретного действи - Google Patents

Устройство дл контрол объектов дискретного действи Download PDF

Info

Publication number
SU1439602A1
SU1439602A1 SU874231193A SU4231193A SU1439602A1 SU 1439602 A1 SU1439602 A1 SU 1439602A1 SU 874231193 A SU874231193 A SU 874231193A SU 4231193 A SU4231193 A SU 4231193A SU 1439602 A1 SU1439602 A1 SU 1439602A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
inputs
output
counter
Prior art date
Application number
SU874231193A
Other languages
English (en)
Inventor
Юрий Григорьевич Карасев
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU874231193A priority Critical patent/SU1439602A1/ru
Application granted granted Critical
Publication of SU1439602A1 publication Critical patent/SU1439602A1/ru

Links

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике. Изобретение позвол ет расширить функциональные возможности устройства контрол  объектов дискретного действи  в части контрол  объектов с последовательно-параллельным выводом конт

Description

«
сл
4ik 00 CD Gb О ГчЭ
Фив. 1
рольной информации и неопределенными временными задержками между отдельными наборами реакций объекта контрол . Цель изобретени  - повышение достоверности контрол . Устройство содержит блок управлени  1, блоки пам ти 2, 10, таймер А, блоки сравнени  9, 12, счетчик 7, элементы И 6, 11, зшемент задержки 8, элемент ИЛИ и триггер 13. Тестовые наборы формируютс  по командам с блока управлени  1 первым блоком пам ти 2. Контроль вьжодных реакций производитс  блоком сравнени  12. Триггер 13 фиксирует ошибки в выходнь;х реакци х объекта контрол  3. Блок пам ти 10 счетчик 7, таймар 4, блок сравнени  12 и элемент задержки 8 обеспечивают контроль нескольких наборов выходных реакций объекта контрол  3 на один тест и их обработку по обобщенному сигналу, не зависимому от так1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  систем дискретного действи  с последовательно-параллельным выводом контрольной информации и неопределенными временными задержками между отделными наборами реакций объектов контрол  (ОК) .
Цель изобретени  - повышенке достоверности контрол .
На фиг,1 приведена фунрлщональнэ  схема устройства контрол  на фиг.2- функциональна  схема, блока управлени ; на фиг.3 - циклограмма работы устройства,
Устройство (фйг.1) содержит блок управлени ., блок 2 пам ти тестов, объект 3 контрол , таймер 4, элемент ИЛИ 5, элемент И 6, счетчик 7, элемент 8 задержки, блок 9 сравнени , блок 10 пам ти, элемент 11, блок ;12 сравнени  и триггер 13. На фиг.Т также обозначены выход 14 начала работы управлени , вход блокировки блока 15 управлени , группз пол  адреса выходов блока 16 управлени ,
товой частоты устройства. Сущность изобретени  заключаетс  в том, что дл  хранени  эталонных значений реакций вводитс  второй блок пам ти, а дл  их выборки - счетчик. Это позвол ет обеспечить контроль объекта контрол  с несколькими наборами выходных реакций на один -тестовый сигнал без увеличени  основной пам ти. Кроме -того, выбор эталонных значений реакций и их сравнение с реакци ми производ тс  по обобщенному сигналу, формируемому элементом ИЛИ. Это позвол ет сделать незавйсимь|м процгсс контрол  выходных реакций, поступающих с неопределенной задержкой по отношению к времени выдачи теста, от периода тактовых импульсов, а следовательно , избежать необходш.1ости ор ганизации циклов и увеличить быстродействие устройства. 1 ЗоП. ф-лы. 3 ил,
Блок 1 управлени  (фиг,2) содержит генератор 17 синхроимпульсов, вход 18 пуска, вх:од 19 канальной установки , триггер 20, элемент И 21
и счетчик 22.
Блок 1 управлени  тгредназначен дл  запуска устройства, приведение его в исходное состо ние, а также задани  адреса тестового набора и последовательности выборки тестов. В исходном состо нии после подачи пулевого сигнала на вход 19 счетчик 22 адреса блока 1 управлени  устанавливаетс  в нулевое состо ние за
счет единичного сигнала, поступающего с инверсного вьпсода триггера 20. Этот же сигнал поступает на выход 14 блока 1 управлени .
После подачи нул  на вход 18 триг гер 20 переходит в единичное состо ние и снимает сигнап сброса со счетчика 22, а также дает разрещение на пропуск сигналов с генератора 17 на
ci вход счетчика 22 элементом И 21. После -прихода разрешающего сигнала на вход элемента И 21 тактовые импульсы начинают поступать на вход
счетчика 22, обеспечива  его переключение в очередное состо ние.
Блок 2 пам ти предназначен дл  хранени  тестов и, временных установок таймера 4. Информаци  на выходных данных блока 2 пам ти сохран етс  на все врем  действи  адресного сигнала.
Таймер 4 предназначен дл  ограничени  длительности такта контрол  , При превышении продолжительности контрол  ОК в такте Заданного значени  таймер 4 высвечивает сигнал Нет нормы (не показано). В качестве таймера может быть применен любой стандартный прибор или микросхема , например, КР580ВИ53 с подключением на выход светодиода.
Элемент ИЛИ 5 предназначен дл  вьфаботки обобщенного сигнала запуска счетчика 7.
Элемент И 6 предназначен дл  отключени  сигнала запуска счетчика 7 при отрицательном результате проверки .
Счетчик 7 предназначен дл  задани  адреса эталонного набора реакций .
Элемент 8 задержки предназначен дл  формировани  импульса записи ре- зультатов проверки в триггер 13 в моменты установившихс  значений обобщенного сигнала с выхода элемента ИЛИ 5.
Блок 9 сравнени  предназначен дл  выработки сигнала разрешени  на переход к следующему тесту при прохождении заданного числа наборов реак1.ти по счетчику 7.
Блок 10 пам ти предназначен дл  хранени  эталонов реакций.
Элемент И 11 предназначен дл  формировани  обобщенного сигнала разрешени  на переход к следующему тесту .
Блок 12 сравнени  предназначен дл формировани  результата проверки по отдельному набору реакций.
Триггер 13 предназначен дл  запоминани  результатов проверки по отдельному набору реакций, при этом состо ние логической единицы соответствует наличию ошибки в наборе реакций .
Устройство работает следующим образом .
Б исходном состо нии счетчик 7 и триггер 13 устройства, а также
0
5
0
5
счетчик 22 и триггер 20 наход тс  в исходном состо нии. обе группы входов блока 9 сравнени  поступают одинаковые нулевые наборы сигналов, и, следовательно, на вход элемента И 11 поступает единичный сигнал. Единичный сигнал поступает и на второй вход элемента И 11 с инверсного выхода триггера 13. Таким образом, на вход 15 и вход элемента И блока 1 управлени  поступают единичные сигналы, однако тактовые импульсы на вход счетчика 22 блока 1 управлени  не поступают за счет запрета со стороны триггера 20.
При по влении сигнала на входе 18 триггер 20 устанавливаетс  в единич- «ое состо ние и вьщает сигнал на вход элемента И 21.
При поступлении очередного тактового импульса счетчик 22 блока 1 управлени  переходит в первое положение и выдает набор адресных сигналов на блок 2 пам ти. С групп выходов блока 2 пам ти выдаютс  тест на объект 3 контрол , задание длительности контрол  и запуск таймера 4, а также задание числа наборов реакций на первую группу входов блока сравнени . Так как на другую группу входов блока 9 сравнени  поступает нулевой набор сигналов, отличный от набора, поступающего на первую группу входов, на выходе блока сравнени  формируетс  нулевой сигнал, который через элементы И 11 и И 21 запрещает переход счетчика 22 в следующее состо ние. Наборы выходньх реакхтий объекта контрол  поступают на элемент ИЛИ 5 и группу входов блока 12 сравнени .
. С выхода элемента ИЛИ 5 обобщенный сигнал с объекта 3 через элемент И 6, на другой вход которого поступает единичный сигнал с иннерсного выхода триггера l5, поступает на счетный вход счетчика 7 и элемент 8.
Счетчик 7 задает адрес эталонного набора реакции в блоке 10 пам ти, в результате чего очередной эталонный набор реакций поступает на группу входов блока 9 сравнени .
В этом случае, если набор реак- 5 ций с объекта 3 и эталонный набор с блока 12 пам ти совпадают, в триггер 13 по сигналу с элемента задержки будет записан ноль, на инверсном выходе триггера 13 сохранитс  единица. По
0
5
0
5
0
достижению счетчиком 7 состо ни , со- отнетстл :-, тощего заданному числу наборов реакций, блок 9 сравнени  выдгзет единицу на вход .элемента И 11 и па вход 15 блока 1 управлени  поступает СНГ11ЯП разрешени  перехода к следующему тесту.
Если пауза между группами наборов реакций объекта 3 достаточно велика, то производитс  сброс устройства в исходное состо ние и запись новой программы с блоки 2 и 10 пам ти,
В том случае, если при сравнении очередного набора реакций с эталоном обнаружитс  ошибка, в триггер 13 будет записана единица и нулевой сигнал с его инверпного выхода запретит переход счетчика 7 устройства и счетчика 22 блока управлени  в следующие положени .
В том случае, если количество наборов реакций в группе будет меньш заданного, счетчик 7 не установитс  р запрограммированное положение и по истечении Заданного времени контрол  таймер 4 выдает сигнал Кет нормы.
На фиг.З приведена дл  примера циклограмма сигналов и состо ний устройства дл  одного набора выходных реакций ОК, состо щего из трех последовател ьно выдаваемых наборов. На фиг.З обозначены: 18 - пуск, 2 - тестовые сигналы, 3 - реакций, 5 - обобщенный сигнал реакции на-выходе элемента ИЛИ 5, 7 - состо ние счетчика 7.
В произвольный момент времени производитс  пуск устройства. По очередному тактовому импульсу на объект 3 вьщаетс  тестовый набор с блока 2 пам ти, которьш сохран етс  до конца проверки данного набора реакций . По приходу каждого набора реакций с выхода элемента ИЛИ 5 выдаетс  обобщенный сигнал, которьм измен ет состо ние счетчика 7. Изменение состо ни  счетчика 7 происходи по-спаду обобщенного сигнала, поэтому в третье состо ние счетчик 7 приходит nocjre проверки последнего третьего набора реакций. При положительном исходе контрол  очередной тактовый импульс переводит счетчик 22 в . следующее положение и цикл контрол  повтор етс  дл  другого 1 естового набора . При этом счетчик 7 продолжает измен ть свои состо ни  без обнулени .В -том случае, если один лз набо
ров не будет соответствовать Э1 ало1 у. срабатывает триггер 13 и запрещает посп упление обобщеннот о сигнала счетчик 7 и тактовых пмаух1Ьсов на счетчик 22 блока 1 управлени .
Если число наборов будет меньше 3anporpaMNn- pOEaHHoro, счетчик 7 останавливаетс  в состо хпга 1 или 2 и блок сравнени  не вьщает сигнала разрешени , сигнал Нет нормы в этом случае выдает таймер, запрограммированный на врем J большее максимально ожидаемого вренегиг прох ож- дени  набора реакций- ОК.
Формула и 3 о б р е т е и  
0
5
0
5
0
5
0
1. Устройство дл  контрол  объектов дискретного действи , содержащее блок пам ти тестов, элемент задержки , элемент ИЛИ, первый элемент И, счетчиКу триггер и Олок управлени , причем группа входов элемента ШШ  вл етс  группой входов устройства дл  подключени  к вьпсодам контролируемого бъекта дискретного действи , выходы пол  тестового воздействи  блока пам ти  вл ютс  выходами уст ройства дл  подключени  к входам контролируемого объекта дискретного действи , отличающеес  тем, что, с целью повышени  достоверности контрол , устройство содержит блок иам тп, два блока сравие- второй элемент И и таймер, причем группа выходов пол  адреса блока управлени  соединены с группой адресных входов блока пам ти тестовj группа выходов пол  времени срабатывани  таймера блока пам ти тестов соедкпека с группой ииформа циозптых входов таймера 5 гругпга выходов пол  эталона блока пам ти тестов соединена с первой группой входов первого блока сравнени , выход Не равно которого соединен с зхо;лом блокировки блока управлени , вькод Начало работы блока управлешг  соеднпем с входами сброса триггера и счетчике , группа разр дных выходов Koi opo- го соединена с группой г-дресных входов блока пам ти и с нторой группой входов первого блока, сравнени , гругкга Еьжодов блока пам ти соединена с первой группой входов второго блока сравнени , втора  группа входов которого соединена с группой входов устройства д;ш  подключени  к
Г43
группе выходов контролируемого объекта дискретного действи , выход Равно второго блока сравнени  соединен с входом триггера, инверс- ньй выход которого соединен с вторым входом первого элемента И и первым входом второго элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход второго элемен- та И соединен со счетным входом счетчика и через элемент задержки - с входом триггера.
2. Устройство по Г1.1, о т л и ч а- ю щ е е с   тем, что блок управлени  содержит триггер, генератор синхроРедактор А.Ворович
Составитель А.Сиротска  Техред Л.Сррдюкова
8
импульсов, счетчик и элемент И, причем вход сброса и вход установки триггера  вл ютс  входами начальной, установки и пуска блока соответственно , пр мой выход триггера соедине с первым входом элемента И, второй и третий входы которого соединены с выходом генератора синхроимпульсов и с входом блокировки блока соответственно , выход элемента И соединен со счетным входом счетчика, группа разр дных выходов которого соединена с группой пол  адреса блока, выход
Начало работы которого соединен с инверсным выходом триггера и с входом сброса счетчика.
16
15 П
Фив. 2
Фие.З
Корректор М.Васильева

Claims (2)

  1. Формула изобретения
    1. Устройство для контроля объектов дискретного действия, содержащее блок памяти тестов, элемент задержки, элемент ИЛИ, первый элемент И, счетчик, триггер и блок управления, причем группа входов элемента ИЛИ является группой входов устройства для подключения к выходам контролируемого -бъекта дискретнох’о действия, выходы поля тестового воздействия блока памяти являются выходами устройства для подключения к входам контролируемого объекта дискретного действия, отличаю щ е е с я тем, что, с целью повышения достоверности контроля, устройство содержит блок памяти, два блока сравнения, второй элемент И и таймер, причем группа выходов поля адреса блока управления соединены с группой адресных входов блока памяти тестов, группа выходов поля времени срабатывания таймера блока памяти тестов соединена с группой информационных входов таймера, группа выходов поля эталона блока памяти тестов соединена с первой группой входов первого блока сравнения·, выход lie равно которого соединен с входом блокировки блока управления, выход ''’Начало работы блока управления соединен с входами сброса триггера и счетчика, группа разрядных выходов которого соединена с группой адресных входов блока памяти и с второй группой входов первого блока, сравнения, группа еыходов блока памяти соединена с первой группой входов второго блока сравнения, вторая группа входов которого соединена с группой входов устройства для подключения к
    1'439602 группе выходов контролируемого объекта дискретного действия, выход Равно второго блока сравнения соединен с входом триггера, инверсный выход которого соединен с вторым входом первого элемента И и первым входом второго элемента И, второй вход,которого соединен с выходом элемента ИЛИ, выход второго элемента И соединен со счетным входом счетчика и через элемент задержки - с входом триггера.
  2. 2. Устройство по п.1, отличающееся тем, что блок управления содержит триггер, генератор синхроимпульсов, счетчик и элемент И, причем вход сброса и вход установки триггера являются входами начальной, установки и пуска блока соответственно, прямой выход триггера соединен с первым входом элемента И, второй и третий входы которого соединены с выходом генератора синхроимпульсов Ю и с входом блокировки блока соответственно, выход элемента И соединен со счетным входом счетчика, группа разрядных выходов которого соединена с группой поля адреса блока, выход 15 Начало работы которого соединен с инверсным выходом триггера и с входом сброса счетчика.
    Фиг. 2
    Фиг.З
SU874231193A 1987-04-17 1987-04-17 Устройство дл контрол объектов дискретного действи SU1439602A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874231193A SU1439602A1 (ru) 1987-04-17 1987-04-17 Устройство дл контрол объектов дискретного действи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874231193A SU1439602A1 (ru) 1987-04-17 1987-04-17 Устройство дл контрол объектов дискретного действи

Publications (1)

Publication Number Publication Date
SU1439602A1 true SU1439602A1 (ru) 1988-11-23

Family

ID=21298848

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874231193A SU1439602A1 (ru) 1987-04-17 1987-04-17 Устройство дл контрол объектов дискретного действи

Country Status (1)

Country Link
SU (1) SU1439602A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 561965, кл. G 06 F 11/00, 1973. Авторское свидетельство СССР № 960826, кл. G 06 F 11/16, 1980. *

Similar Documents

Publication Publication Date Title
SU1439602A1 (ru) Устройство дл контрол объектов дискретного действи
SU1236485A1 (ru) Устройство дл контрол схем сравнени
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1057926A1 (ru) Многоканальное программно-временное устройство
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1667078A1 (ru) Устройство дл контрол сигналов
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU1179375A1 (ru) Устройство дл контрол больших интегральных схем пам ти
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU1275450A1 (ru) Устройство дл контрол последовательности прохождени сигналов
SU1304174A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1223233A1 (ru) Устройство дл контрол однотипных логических узлов
SU1589280A2 (ru) Устройство дл контрол цифровых блоков
SU1188740A2 (ru) Устройство дл контрол логических узлов
SU1188743A1 (ru) Устройство дл имитации объекта контрол
SU1359904A1 (ru) Устройство контрол двоичных счетчиков с последовательным вводом информации
SU399057A1 (ru) УСТРОЙСТВО дл ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА
SU1167585A1 (ru) Устройство дл программного управлени
SU1341683A1 (ru) Устройство дл контрол посто нной пам ти
SU1464130A1 (ru) Фоторегистрирующа система
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU1383370A1 (ru) Устройство дл контрол логических блоков
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов