SU1531100A1 - Устройство дл контрол радиоэлектронных блоков - Google Patents

Устройство дл контрол радиоэлектронных блоков Download PDF

Info

Publication number
SU1531100A1
SU1531100A1 SU874178038A SU4178038A SU1531100A1 SU 1531100 A1 SU1531100 A1 SU 1531100A1 SU 874178038 A SU874178038 A SU 874178038A SU 4178038 A SU4178038 A SU 4178038A SU 1531100 A1 SU1531100 A1 SU 1531100A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
multiplexer
control
information
Prior art date
Application number
SU874178038A
Other languages
English (en)
Inventor
Георгий Витальевич Бакай
Ефим Михайлович Зильберман
Владимир Лейбович Рейзин
Григорий Львович Рубинштейн
Станислав Яковлевич Ховхун
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU874178038A priority Critical patent/SU1531100A1/ru
Application granted granted Critical
Publication of SU1531100A1 publication Critical patent/SU1531100A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при создании автоматических систем контрол  цифровых и аналоговых сигналов сложных радиоэлектронных объектов. Целью изобретени   вл етс  расширение области применени  и повышение достоверности контрол  за счет обеспечени  проверки амплитуд переменных и импульсных сигналов. С этой целью в устройство, содержащее мультиплексор управл ющих сигналов, блок управлени , аналоговый мультиплексор контролируемых сигналов, блок пам ти, управл емый двухпороговый компаратор напр жений, блок анализа сигнатур, IK - триггер, генератор импульсов и счетный триггер, введены три элемента ИЛИ, одновибратор с повторным запуском, два одновибратора и мультиплексор. 4 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано при создании автоматических систем контрол  цифровых и аналоговых сигналов сложных радиоэлектронных объектов.
Цель изобретени  - расширение области применени  и повышение достоверности контрол  за счет обеспечени  проверки амплитуд переменных, а также квантованных и не квантованных по времени импульсных сигналов (аналоговых напр хсений).
На фиг. 1 изображена структурна  схема устройства дл  контрол  радио- злектронных блоков;: на фиг. 2 - 4 - структурные схемы соответственно мультиплексора управл ющих сигналов, уп-:
равл емого двухпорогового компаратора напр жений и блока анализа сигнатур.
Устройство содержит мультиплексор 1 управл юпщх сигналов, блок 2 управлени , аналоговый мультиплексор 3 контролируемых сигналов, блок 4 пам ти с дополнительным информационным выходом 5, управл емый двухпороговый компаратор 6 напр жений, блок 7 анализа сигнатур,. 1К-триггер 8, первый - третий элементы ИЛИ 9-11, генератор 12 импульсов, одновибратор 13 с повторным запуском, мультиплексор 14, счетный триггер 15, первый 16 и второй 17 одновибраторы и Имеет информационные входы 18, 19.1, 19.2 и 19.3, вход 20 начальной установки и информационный выход 21.
Информационные входы 18, 19.1-19.3 подключены соответ ственно к информационным входам п-канального аналогового мультиплексора 3 контролируемых сигналов и инфоргмационным входам мультиплексора 1 управл кицих сигналов . Выходы блока 2 подключены к управл ющим входам аналогового мультиплексора 3 и адресному входу блока 4 - пам ти, первый - третий информационные выходы которого соединены с адрес ным входом мультиплексора 1, информационным входом управл емого двухпоро- гового компаратора 6 напр жений и пер вым информационным входом блока 7 анализа сигнатур. Выход мультиплексора 1 соединен с входом управлени  записью блока 7 анализа сигнатур, первый - четвертый информационные выхог ды которого подключены соответственно к С-входу 1К-триггера 8, второму R-входу 1К-триггера 8, второму входу первого элемента ИЛИ 9, управл ющему входу блока 2 и информационному выходу 21 устройства. Выход аналогового мультиплексора 3 подключен к входу компаратора 6 напр жений, первый выход которого соединен с К-вхо- дом 1К-триггера В и входом первого одновибратора 16, второй выход - с 1-входом 1К-триггера 8, первым (DO) информационным входом мультиплексора 1А и первьм входом первого элемента ИЛИ 9. Выход 1К-триггера 8 соединен с входом D блока 7 анализа сигнатур. Дополнительный информационный выход 5 блока 4 пам ти подключен к первому входу второго элемента ИЛИ 10, выход которого соединен с управл ющим вхогг дом мультиплексора 14. Выход первого элемента ИЛИ 9 подключен к входу одновибратора 13 с повторным запуском, выход которого соединен с вторым входом второго элемента ИЛИ 10. Выход .генератора 12 соединен с вторым (DI) информационным входом мультиплексора- 14, выход которого подключен к входу счетного триггера 15 и входу второго одновибратора 17. Выход счетного тригера 15 подключен к первому управл ющему входу 22 мультиплексора 1. Выг ходы первого 16 и второго 17 одновиб раторов подключены соответственно к первому и второму входам третьего элемента ИЛИ 11, выход которого соединен с вторым управл ющим входом 23 мультиплексора 1. Вход 20 начальной установки устройства соединен с одноименными входами блока 2 и блока 7 анализа сигнатур, третьим входом первого элемента ИЛИ 9 и первым R-входом
5 1К-триггера 8.
На фиг. 1 изображен также генератор 24 тестов, стимул-выходы и син- хровход которого соединены соответственно со стимул-входами и синхровыхо10 дом контролируемого блока, информационные зыходы кэторого подключены к информационным входам 18, 19.1, 19.2 и 19.3 устройства, которые соединены соответственно с информационными вхо- J5 дами аналогового мультиплексора 3 и информационными входами мультиплексора 1.
Мультиплексор 1 управл ющих сигналов (фиг. 2) состоит из мультиплексо20 ров 25 - 27 сигналов Пуск,Стоп и синхронизации соответственно, каждый из которых имеет свою группу адресных и информационных входов и отдельный выход. Адресные входы муль25 типлексоров 25 - 27 составл ют группу адресных входов мультиплексора 1. Входы 19.1 - 19,3,  вл ющиес  информационными входами устройства, подключены к информационным входам мультиплексоров 25 - 27 сигналов Пуск, Стоп и синхронизации соответственно . Второй вход 23 мультиплексора 1 соединен с одним из информационных входов мультиплексора 27 сигналов синхронизации , первый вход 22 мультиплексора 1 подключен к одному из информационных входов мультиплексоров 25 и 26 сигналов Пуск и Стоп. Выходы мультиплексоров 25 - 27 образуют выход мультиплексора 1 управл ющих . сигналов.
Блок 2 выполнен в виде индицируемого счетчика с предварительной установкой .
Управл емый двухпороговый компаратор 6 напр жений (фиг. 3) состоит из двухпорогового компаратора 28 напр - бений, первый вход которого  вл етс  входом управл емого двухпорогового компаратора 6, формирователей 29 и 30 напр жений верхнего () и нижнего (и„п) порогов, управл ющие входы которых, воспринимающие коды величин напр жений верхнего и нижнего порогов и признак их пол рности, составл ют
55 информационный вход двухпорогового компаратора 6, и двух сумматоров 31 и 32 по модулю 2. Выходы формирователей 29 и 30 напр жений верхнего и
30
35
40
45
50
нижнего пороге подключены соответственно к второму н третьему входу двух порогового компаратора 28, инверсный и пр мой выходы которого соответственно подключены к вторым входам сумматоров 31 и 32 по модулю 2, первые входы которых соединены с входами формирователей 29 и 30, воспринимающих сигнал (признак) пол рности напр жений верхнего и нижнего порогов. Выходы сумматоров 31 и 32 по модулю 2  вл ютс  соответственно первым и вторым выходами двухпорогового компаратора 6.I
Блок 7 анализа сигнатур (фиг. А) состоит из формировател  33 измерительного интервала, управл ющие входы Пуск, Стоп и синхронизации которого образуют вход управлени  записью блока 7 анализа сигнатур, регистра 34 сдвига с обратными св з ми (РСОС), информационный вход которого  вл етс  D-ВХОДОМ блока 7, компаратора 35 ко
0
5
щих сигналов с контролируемыми и управл ющими сигналами, формируемыми контролируемым блоком, из последнего на синхровход генератора 2 поступает опорный синхронизирующий сигнал. При этом на информационные входы 18 устройства и далее на п-входов аналогового мультиплексора 3 поступают вырабатываемые провер емым радиоэлектронным блоком контролируемые сигналы, представл ющие собой набор аналоговых напр жениУ (посто нных, переменных, импульсных) и определенных временных последовательностей цифровых сигналов. Через входы 19.1, 19.2, 19.3 устройства от контролируемого радиоэлектронного блока на три группы информационных входов мультиплексора 1 поступают наборы управл ющих сигналов (Пуск, Стоп и синхронизации). Контроль работоспособности или диагностирование радиоэлектронного блока осуществл етс  путем поочередной автоматической
30
дов, перва  группа информационных вхо-25 проверки поступающих из него контро- дов которого подключена к информацион- лируемых сигналов. В блоке 2 устанав- ному выходу регистра 34, а втора  группа информационных входов образует информационный вход блока 7, элемента 36 задержки, элемента И 37, выход которого  вл етс  третьим выходом блока 7 анализа сигнатур, D-триггера 38, выход которого соединен с вторым входом элемента И 37 и  вл етс  четвертым выходом блока 7, П-вход D-триггера 38 подключен к выходу равенства компаратора 35 кодов, стробирующий выход формировател  33 соединен с С- входом D-триггера 38 и через элемент
35
ливаетс  код номера того контролируемого сигнала, с которого должна начинатьс  проверка радиоэлектронного блока и код номера последнего провер емого контролируемого сигнала.
При подаче импульса на вход 20 начальной установки устройства 1К-триг- гер 8 обнул етс , блок 7 анализа сигнатур устанавливаетс  в исходное состо ние ожидани  запускающего импуэтьса Передним фронтом импульса начальной установки в блок 2 записываетс  предварительно установленный код началь36 задержки с первым входом элемента .„ ,..,.., „....
И 37, выход элемента 36 задержки  вл - Указанный код поступает на выхЬд
етс  вторым выходом блока 7, синхровы-блока 2 и далее на управл ющий вход
ход формировател  33 соединен с син-аналогового мультиплексора 3 и адресхровходом регистра 34 и  вл етс  пер-ный вход блока 4 пам ти. При этом в вым выходом блока 7, вход и выход начальной установки формировател  33 измерительного интервала подключены
45
ного номера контрол1груемого сигнала.
аналоговом мультиплексоре 3 открыт
соответственно к входу начальной установки блока 7, R-входу D-триггера 38 и R-входу регистра 34.
канал, соответствующий установленному номеру контролируемого сигнала, по которому выбранный дл  проверки контролируемый сигнал и через выход мультиплексора 3 поступает на вход двухпорогового компаратора 6. С вто- Устройство дл  контрол  радиоэлект- рого информационного выхода блока 4
пам ти на информационный вход двухпорогового компаратора 6 поступают коды величин опорных напр жений верх50
ронных блоков работает следующим образом .
Генератор 24 тестов вырабатывает стимулирующие сигналы, которые через его стимул-выходы поступают в контролируемый радиоэлектронный блок. Дл  обеспечени  синхронности стимулирую 5 него (и,..) и нижнего (Uun) порогов
и признак пол рности контролируемого сигнала. Управл емый двухпороговый компаратор 6 осуществл ет сравнение
30
25 проверки поступающих из него контро- лируемых сигналов. В блоке 2 устанав-
35
ливаетс  код номера того контролируемого сигнала, с которого должна начинатьс  проверка радиоэлектронного блока и код номера последнего провер емого контролируемого сигнала.
При подаче импульса на вход 20 начальной установки устройства 1К-триг- гер 8 обнул етс , блок 7 анализа сигнатур устанавливаетс  в исходное состо ние ожидани  запускающего импуэтьса Передним фронтом импульса начальной установки в блок 2 записываетс  предварительно установленный код началь .„ ,..,.., „....
Указанный код поступает на выхЬд
ного номера контрол1груемого сигнала.
ный вход блока 4 пам ти. При этом в
5
аналоговом мультиплексоре 3 открыт
канал, соответствующий установленно номеру контролируемого сигнала, по которому выбранный дл  проверки кон ролируемый сигнал и через выход мультиплексора 3 поступает на вход двухпорогового компаратора 6. С вто рого информационного выхода блока 4
5 него (и,..) и нижнего (Uun) порогов
и признак пол рности контролируемого сигнала. Управл емый двухпороговый компаратор 6 осуществл ет сравнение
контролируемого сигнала с опорными напр жени ми 1 }. и 1),, ,
На адресный мультиплексора 1 с перв- го информационного выхода блока 4 прм  ;и поступлет код выбора набора угравл ютцих сигналов (Пуск, (j i on и синхронизации), записанный в соответствующей данному номеру контролируемого сигншча  чейке 6j:oKa А пам ти. Причем на контроле временных последовательностей цифровых сиг- на выходе мультиплексора 1 коммутируютс  сигналы, поступающие на вход мультип-пексора 1 по входам 19.1- 19. ; устт   йстиа, а при контроле амплитуд посто ьн х., переменных и им- пульснь х ь а - .р жеиий на ьыходе муль- типлексо;и1, 1 ког мутируютс  сигналы, пос 1 упа;0 дие пп иходы 23 и 22 мультиплексора I с Bbixonii j peTbfro элемента l-L lH И ч .(М,а счетного триггера 15.
С выхода мультиплексора 1 на вход управление записью блока 7 анализа сигнатур iioc/i упзют со1) 1 ветствующие управл ющие сигн- ты Пуск, Стоп и синхронизации, от1 ос щиес  к данному контро.аируемому сигналу. При этом блок 7 анализа сигнатур переходит в сос-гоиние измерени  и вырабатывает измерительный (временной) строб, разрешающий прохождение управл ющего сигнала сиихропизагщи через первый выход блока 7 на С-вход 1К-триггера 8. Если уровен. всех нулевых битов контролируемой посотсловательности, поступающей на «вход управл емого двух порогового компаратора 6, меньше опор кого напр жени  нижнего порога (U,), а уровень всех единичных битов контро лируемой последовательности больше опорного напр жени  верхнего порога (Ugj,), то независимо от пол рности цифровых сигналов, представл ющих контролируемую последовательность, на выходе 1К-триггера 8 будет последовательность , по времени повтор юща  контролируемую. Сигналами синхронизации в блок 7 ама.пиза сигнатур записываетс  поток данных, поступающих с вы хода Ж-триггера 8 на D-вход этого , блока, Иоступа идай на блок 7 анализа сигна-j yp по одному из управл ющих зхо дон сигнал Стоп переводит сигнатурный анализатор в состо ние о шданин нового запускающего сигнала Пуск. При этом прекращаетс  формирование измерительного строба, в сп зи с чем
0
5
0
5
0
35
40
45
50
55
запрещаетс  прохождение импульсов синхронизации через первый выход блока 7 анализа сигнатур на С-вход IK- триггера 8.
После окончани  измерительного интервала код состо ни  (К-разр дное двоичное число), так называема  сигнатура контролируемого сигнала, сравниваетс  в блоке 7 анализа сигнатур с Э1 апонной сигнатурой (К-разр дным эталонным двоичным числом) выбранного сигнала, поступающей с выхода блока А пам ти по информационному входу блока 7 анализа сигнатур, а импульсом, снимаемым со второго выхода указанного блока 1К-триггер 8 устанавливаетс  в нулевое состо ние. Если сформированное в блоке 7 анализа сигнатур К-разр дное двоичное число (сигнату;-а) соответствует эталонной, что имеет место при соответствии контролируемой последовательности цифровых сигналов заданным требовани м по уровн м единичных и нулевых битов и irx временной расстановке, т-о блок 7 анализа сигнатур вырабатывает разрешающий потенци- Ш, которьй через его четвертый выход поступает на информационный выход 21 устройства. При этом переключающим импульсом, поступающим с третьего выхода блока 7 анализа сигнатур на управл ющий вход блока 2, устанавливаетс  код номера следующего контролируемого сигнала, в результате чего в мультиплексоре 3 закрываетс  канал прохождени  предыдущего контролируемого сигнала и открываетс  канал прохождени  следующего контролируемого сигнала. На адресный вход мультиплексора 1 поступает код выбора набора управл ющих сигналов (Пуск, Стоп и синхронизации), с второго выхода блока 4 пам ти на управл емый двух- пороговый компаратор 6 поступает код выбора опорных напр жений верхнего и нижнего порогов и признак пол рнос- ти, с третьего выхода блока 4 пам ти на информационный вход блока 7 анализа CHrHaT T; поступает эталонна  сигнатура , соответствующа  номеру этого следующего контролируемого сигнала.
Цикл измерени  повтор етс  и, если сигнатура выбранного контролируемого сигнала правильна , аналогичным образом устройство переходит к проверке поспедующего контролируемого сигнала и т.д.
915
Ксл  noCTyrianuu-iii на вход упра л - емого двухпорогового компаратора b контролируемый сигнал U предсчанл ет собой посто нное напр жение положи- тельной (отрицательной) пол рности, оно сравниваетс  с положительными (отрицательными) напр жени ми верхнего Ug,, и нижнего и„р порогов, задаваемыми кодами,поступающими с второ- го выхода блока 4 пам ти. При этом на управл емый двухпороговый компаратор 6 по одному из информационных вхс- дов подаетс  сигнал О при контроле положительных или l при контроле отрицательных напр жений.
В случае, если /U,,n/ / JxN т.е. когда контролируемый сигнал в норме, на выходах двухпорогового компаратора b устанавливаютс  сигналы 1, которые поступают на 1К-триггера 8 и на вход первого одно- вибратора 16, на 1-вход 1К-трнгге- ра 8, на первый вход первого элемента ИЛИ 9 и на первый DO-информацион- ный вход мультиплексора 14 соответственно .
При контроле амплитуд посто нных, переменных и импупь-сных напр жений в качестве управл ющих сигналов Пуск, Стоп и синхронизации блока 7 анализа сигнатур используютс  сигналы с BF-I- ходов счетного триггера 15 и третьего элемента ШШ 11, которые с помощью мультиплексора 1 подключаютс  к входу управлени  записью блока 7 анализа сигнатур. Причем при контроле посто нных напр жений с дополнительного информационного выхода 5 блока 4 пам ти на первый вход второго элемента ИЛИ 10 поступает сигнал О, с выхода эле
мента 10 снимаетс  сигнал 1, который поступает на управл ющий вход мультиплексора 14. При этом выход ге- нератора 12 через мультиплексор 14 подключаетс  к входу второго одновиб- ратора 17 и счетному входу триггера 15, с выхода которого снимаетс  сигнал , поступающий на вход 22 мультип- лексора 1 и используемый в качестве сигналов Пуск и Стоп. Сигнал, снимаемый с выхода второго одновибра- тора 17, через элемент ИЛИ 11 поступает на вход 23 мультиплексора Г и используетс  в качестве сиграла синхронизации .
В результате при проверке любого контролируемого сигнала, представлен
001 (-1
Hoi o н виде посси нного напр жени  любой по:5 рности, блок 7 анализа сигнатур вырабатывае один и тот же измерительный строб, рапрегчающий прохождение только д ух ,1пульсон синхрони- за1у1и на (j-вход 1К-григгера 8. Так как при « ,ц I м  входах К и I триггера 8 стоит Г , то его состо ние измен етс  каз сдьм раз при поступлении на С-вход импульса синхронизации .
Таким образом, в течение измерительного интервала на входе U-блока 7 анализа сигнатур будет определенна  двоична  последовательность, в результате чего блок 7 формирует сиг- fia iypy Ои. . . . 01 f.), одку и ту же дл  всех посто нимх напр жений, наход - г лхс  в пределах установленных поро- го . Указанна  сигнатура должна быть записана в качестве эталонной в соот- ве ствую1 1 х  чейках 4 пам ти. При HecooTHBTCTBHii U норме, т.е. если(и /Ux| : , сигналы на выходах двухпороговогп компаратора 6 и соответственно на К- и 1-входах триггера , наход тс  в про- тивофазе (О и 1 или 1 и О). В
О 0
5
,c д
5
результате вид двоичнсй последователь- нос 1 и на информационном входе U-блока 7 ана,пиза сигнатур измен етс , а сформированные последним сигнатуры 00.., ,,.()П дл  /UBJ, |или GO... 000 дл  / Uy / i I UHO /отличаютс  от эталонной. Таким образом, при проверке посто нного напр жени  результир Ю1ца  сигнатура может быть только трех видов: 00. ..010 дл  (, N /Ь л/ /1 зл/. 00. ..011 дл  I fUen/M 00- дп  j ljjl i , анализ которых позвол ет получить дополнительную информацию о состо нии контролируемого напр жени . При контроле амплитуд U переменных и импульсных напр жений с дополнительного информационного выхода 5 блока 4 пам ти на первый вход второго элемента ШШ 10 поступает сигнал 1. Если при этом /и,„К|ЬЧх/ /Uen/. с второго выхода управл емого двухпорогового компаратора b через первый элемент ИЛИ 9 на вход одновибра- тора 13 с повторным запуском поступают импульсы с периодом, равным периоду кон-1 ролируемого сигнала. На выходе одновибратора 13 с повторным запуском поддерживаетс  сигнал 1 (длительность импульса, вырабатываемого одновибратором 13 с повторным запус-
ком выбрана большей, чем максималь- НЫ11 период контролируемых сигналов), который поступает на второй вход второго элемента Ш1И 10. На выходе элемента 10 устанавливаетс  сигнал О, который поступает на управл ющий вход мультиплексора 14. При этом второй выход управл емого двухпорогово- го компаратора 6 через мультиплексор 1 подключаетс  к входу второго одно вибратора 17 и счетному входу триггера 15, с выхода которого снимаетс  имгтульсный сигнал, поступающий на вход 22 мультиплексора 1 и используемый в качестве сигналов Пуск и Стоп.
С выхода второго одновибратора 17 через третий элемент ИЛИ 11 (на первом входе элемента 11 потенциал 1, так как на первом выходе двухпорого- вого компаратора 6 переключений не происходит и первый одновибратор 16 не запускаетс ) импульсный сигнал поступает на первый Вход 23 мультиплексора 1 и используетс  в качестве сигнала синхронизации.
Как и при контроле посто нных напр жений , блок 7 анализа сигнатур вырабатывает измерительный строб, разрешающий прохождение только двух импульсов синхронизации на С-вход IKтриггера 8. При выполнении услови  f нп М- тц I i I и е,п / в моменты по влени  на С-входе триггера 8 синхронизирующих импульсов на его К- и 1-входах будет сигнал единичного уровн , в результате чего состо ние триггера 8 измен етс  при поступлении каждого импульса синхронизации. В результате в блоке 7 анализа сигнатур формируетс  сигнатура 00...010, котора  должна быть записана в качестве эталонной в соответствующих  чейках блока А пам ти.
В случае, если f U ( f U,, |, переключений на втором выходе управл емого двухпорогового компаратора 6 не происходит, на выходе одновибратора 14 с повторным запуском удерживаетс  сигнал О, а следовательно, на выходе BTOpoi o элемента ИЛИ 10 и управл ющем входе мультиплексора 14 - сигнал 1, который подключает выход генератора 12 к входу счетного триггера 15 и входу второго одновиб- ратбра 17. В этом случае, как и в слчае контрол  посто нных напр жений, сигналом, из которого в дальнейшем
0
5
0
5
0
5
0
5
формируютс  сигналы Пуск, Стлт и синхронизации,  вл етс  сигнал, снимаемый с выхода генератора 12. При этом блок 7 анализа сигнатур, как и в случае контрол  посто нных напр жений , формирует сигнатуру СО...000. В случае, если /UTX(JU gp /, дл  формировани  сигнала Пуск, Стоп, снимаемого с выхода счетного триггера 15, используетс  сигнал с второго выхода управл емого двухпорогового компаратора 6, который с помощью мультиплексора 14 в этом случае подключаетс  к входу счетного триггера 15 и входу второго одновибратора 17.
Дл  формировани  сигнала синхронизации , снимаемого с выхода третьего элемента ИЛИ 11, используютс  :игна- лы, снимаемые с выходов первого и .второго одновибраторов 16 и 17 (при зтом на вход первого одновибратора 16 поступают импульсные сигналы, снимаемые с первого выхода двухпорогового компаратора 6). В результате блок 7 анализа сигнатур формирует сигнатуру, отличающуюс  от сигнатур 00...10 и 00...000.
Сигналы, поступающие на второй и третий входы первого элемента ИЖ 9, необходимы дл  начальной установки при включении устройства и при подключении нового контролируемого сигнала.
Если сигнатуры всех контролируемых устройством сигналов правильные, в блоке 2 устанавливаетс  код номера начального контролируемого сигнала и цикл контрол  повтор етс  сначала.
В случае, если сигнатура любого подключенного контролируемого сигнала оказываетс  неправильной (отличающейс  от эталонной), на четвертый выход рлока 7 анализа сигнатур и информаци- онный выход 21 устройства поступает запрещающий потенциал. Прохождение переключающих импульсов на третий выход блока 7 анализа сигнатур и далее на управл ющий вход блока 2 запрещено и на выходах блока 2 остаетс  код номера сигнала, который к/1ассифицирует- с  как неисправный. При этом блок 2 индицирует номер этого контролируемого сигнала или непосредственно номер соответствующей отказавшей части контролируемого блока. Таким образом, в случае неработоспособности контролируемого радиоэлектронного блока обеспечиваетс  оперативна  информаци  о месте повреждени , вплоть до номеров
131
отказавших частей (узлов) I-UIH микросхем с целью их замены.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  радиоэлектронных блоков, содержащее мультиплексор управл ющих сигналов, блок управлени , аналоговый мультиплексор контролируемых сигналов, блок пам ти , управл емый двухпороговый компаратор напр жений, блок анализа сигнатур , 1К-триггер, генератор импульсов и счетный триггер, при этом информационный вход аналогового мультиплексора контролируемых сигналов  вл етс  информационны1-1 входом устройства дл  подключени  к выходу контролируемого радиоэлектронного блока, вход управлени  записью блока анализа сигнатур соединен с выходом мультиплексора управЛЯЮВД1Х сигнапоз, три информационных входа которого  вл ютс  информационными входами устройства дл  подключени  к выходу контролируемого радиоэлектронного блока, выход блока управлени  подключен к управл ющему входу аналогового мультиплексора контролируемых сигналов и адресному входу блока пам ти, первый, второй , третий информационные выходы которого соединены соответственно с адресным входом мультиплексора управл ющих сигналов, информационным входом управл емого двухпорогового компаратора напр жений и первым информацион- Hbw входом блока анализа сигнатур, первый, вторюй и третий информационные выходы которого подключены соответственно к синхровходу 1К-триггера, первому входу сброса 1К-триггера и первому входу блика управлени , выход 1К-триггера соединен с вторым информационным входом блока анализа сигнатур, выход аналогового мультиплексора контролируемых сигналов под- 1спючен к управл ющему входу упр :вл - емого двухпорогового компаратора напр жений , первый и второй выходы которого соединены соответственно с К- входом и .1-входом 1К-триггера, вто110014
    рой вход сброса 1К-триггера подключен к входу начальной установки блока анализа сигнатур, второму входу блока управлени  и входу начальной установки устройства, четвертый информационный выход блока анализа сигнатур  вл етс  информационным выходом устройства дл  подключени  к
    Q входу контролируемого радиоэлектронного блока, выход счетного триггера подключен к первому управл ющему входу мультиплексора управл ющих сигналов ,, отличающеес  тем,
    5 что, с целью расширени  области применени  и повышени  достоверности контрол  за счет обеспечени  проверки амгшитуд переменных и импульсных сигналов, оно содержит первый, вто20 рой и третий элементы ИЛИ, одновиб- ратор с повторным запуском, первый и второй одновибраторы и мультиплексор , причем первый и второй выходы управл емого двухпорогового компара5 тора напр жений подключены соответственно к входу первого одновибратора, первому информационному входу мультиплексора и первому входу первого элемента ИЛИ, выход которого соеди0 нен с входом одновибратора с повторным запуском, выход которого подключен к первому входу второго элемента ШШ, второй вход которого соединен с четвертым информационным выходом блоэс ка пам ти, выход второго элемента ИЛИ подключен к управл югаему входу мультиплексора , выход генератора импульсов соединен с вторым информационным входом мультиплексора, выход которого
    Q подключен к входу счетного триггера и входу второго одновибратора, выхо- первого и второго одновибраторов подключены соответственно к первому и второму входам третьего элемента
    с ИЛИ, выход которого соединен с вторым управл ющим входом мультиплексора управл ющих сигналов, третий информационный выход блока анализа сигнатур соединен с вторым входом первого элеQ мента ИЛИ, третий вход которого подключен к входу начальной установки устройства.
    Фиг, 2
    ..
SU874178038A 1987-01-07 1987-01-07 Устройство дл контрол радиоэлектронных блоков SU1531100A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874178038A SU1531100A1 (ru) 1987-01-07 1987-01-07 Устройство дл контрол радиоэлектронных блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874178038A SU1531100A1 (ru) 1987-01-07 1987-01-07 Устройство дл контрол радиоэлектронных блоков

Publications (1)

Publication Number Publication Date
SU1531100A1 true SU1531100A1 (ru) 1989-12-23

Family

ID=21279187

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874178038A SU1531100A1 (ru) 1987-01-07 1987-01-07 Устройство дл контрол радиоэлектронных блоков

Country Status (1)

Country Link
SU (1) SU1531100A1 (ru)

Similar Documents

Publication Publication Date Title
SU1531100A1 (ru) Устройство дл контрол радиоэлектронных блоков
SU1624459A1 (ru) Устройство дл контрол логических блоков
SU1343417A1 (ru) Устройство дл контрол цифровых блоков
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1264186A1 (ru) Устройство дл контрол цифровых блоков
SU1539783A1 (ru) Устройство дл контрол дискретной аппаратуры с блочной структурой
SU1265778A1 (ru) Многоканальное устройство тестового контрол логических узлов
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1298721A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
RU1354989C (ru) Устройство для контроля цифровых узлов
SU1298887A1 (ru) Распределитель импульсов
SU1689953A1 (ru) Устройство дл резервировани генератора
SU1134940A1 (ru) Устройство дл контрол блоков синхронизации
SU1359904A1 (ru) Устройство контрол двоичных счетчиков с последовательным вводом информации
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1352421A1 (ru) Логический пробник
SU1315982A1 (ru) Устройство тестового контрол цифровых блоков
SU1287254A1 (ru) Программируемый генератор импульсов
SU1282155A1 (ru) Устройство дл статистического моделировани сложных систем
SU1168951A1 (ru) Устройство дл задани тестов
SU1020829A1 (ru) Устройство дл контрол логических узлов
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1363283A1 (ru) Устройство дл передачи временной информации
SU1277385A1 (ru) Г-триггер