SU1226471A1 - Устройство дл контрол логических блоков - Google Patents

Устройство дл контрол логических блоков Download PDF

Info

Publication number
SU1226471A1
SU1226471A1 SU843803115A SU3803115A SU1226471A1 SU 1226471 A1 SU1226471 A1 SU 1226471A1 SU 843803115 A SU843803115 A SU 843803115A SU 3803115 A SU3803115 A SU 3803115A SU 1226471 A1 SU1226471 A1 SU 1226471A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inputs
group
outputs
Prior art date
Application number
SU843803115A
Other languages
English (en)
Inventor
Александр Николаевич Бучнев
Евгений Иванович Карпунин
Original Assignee
Организация П/Я Г-4515
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Г-4515 filed Critical Организация П/Я Г-4515
Priority to SU843803115A priority Critical patent/SU1226471A1/ru
Application granted granted Critical
Publication of SU1226471A1 publication Critical patent/SU1226471A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  исправности логических блоков и цифровых интегральных схем. Цель изобретени  - повьшгение достоверности контрол . Устройство содержит блоки определени  входов /выходов, группу элементов сравнени , группу элементов пам ти, блок индикации, группу элементов НЕ, формирователь строба сравнени , коммутаторы, регистр управлени , группу переключателей, входы/выходы контролируемого блока, вход пуска устройства, блок хранени  эталона, входы/выходы блока хранени  эталона, контролируемьй блок, пульт, кнопку пуска. Устанавливают кнопку Луск. Контроль блоков происходит путем сравнени  с эталоном. 1 з.п. ф-лы, 5 ил. ND 1C

Description

11
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  контрол  исправности логических блоков и цифро- -вых интегральных схем.
Цель изобретени  - повышение достоверности контрол .
На фиг. 1 представлена блок-схема устройства; на фиг, 2 - функциональна  схема формировател  строба срав- нени ; на фиг., 3 - функциональна  схема блока определени  входов/выходов; на фиг. 4 - временна  диаграмма работы устройства в динамическом режиме при подключенном входе блока хранени  эталона; на фиг. 5 - временна  диаграмма работы устройства при подключенном выходе блока хранени  эталона.
Устройство содержит (фиг. 1) бло- ки 1, - 1 определени  входов/выхо- .ДОН группу элементов 2 - 2 сравнени , группу элементов 3, - 3 пам ти , блок 4 индикации, группу элементов НЕ 5 - 5( , формирователь 6 стро ба сравнени , коммутаторы 7 и 8,- регистр 9 управлени , группу переключателей 10, входы/вьпсоды II контролируемого блока, вход 12 пуска устройства , блок 13 хранени  эталона, вхо- ды/выходы блока 14, - 14 хранени 
эталона, контролируемьй блок 15, пульт 16, кнопку 17 пуска.
Формирователь строба сравнени  (фиг. 2) содержит h формирователей строба 18,-18. Каждьй i-и формирователь строба содержит элементы НЕ 9 - 21, элементы И-НЕ 22-24, элементы 25 - 27 задержки.
Блок определени  входов/выходов (фиг. 3) содержит элемент И-НЕ 28, триггер 29, элемент И 30, элемент НЕ 31, эммитерный повторитель 32, транзистор 33, регистр 34, шину 33 питани .
Входы/выходы П, v, контролируемого блока и блока храпени  эталона 14,-14 определ ютс  автоматически в начальный момент работы устройства и до конца проверки не мен ютс ,.
Блоки 1;, -IH определени  входов/выходов идентифицируют входы по блоку 13 хранени  эталона устройства, так как дл  выбора одного из контролируе мых блоков 15 устройства использует- с  коммутатор 8.
Элементы сравнени  со стро- бированием служат дл  сравнени  сиг1J .
налов, которые поступают в определенные промежутки времени с идентичных выходов контролируемого блока 15 и блока 13 хранени  эталона устройства . При неисправности контролируемого блока 15 вырабатываетс  сигнал несравнени , трактуемьш как сигнал неисправности. Можно использовать такие схемы сравнени , как К531 СП) К555 СП1.
Блок 13 хранени  эталона и контролируемый блок 15  вл ютс  функционально законченными. С помощью пульта 16 может быть задана люба  временна  диаграмма работы блоков 13 и 15 при нажатии на кнопку Пуск 17.
Элементы 3, -3 пам ти с блоком 4 индикации осуществл ют хранение и отображение контрольной точки с возникшей неисправностью.
Элементы НЕ 5, -5 обеспечивают выдачу на входы блока 13 хранени  эталона сигнала той же пол рности, что и сигнала, поступающего от контролируемого блока 15.
Вхо цы/вЫходы контролируемого блока 15 подключены к информационным входам коммутатора 7, а входы/выходы блока хранени  эталона - к информационным входам коммутатора 8. Блоки 13 и 15 не работают.
На вход 12 пуска устройства поступает низкий потенциал, который блокирует блоки 1 -1 определени  входов/выходоы, выходы которых наход тс  в состо нии высокого импеданса , независимо от того, к входу или выходу блока 13 хранени  эталона они подключены. На пульте 16 автономной работы задан режим проверки, но кнопка 17 Пуск отключена.
Устройство работает следующим образом .
Устанавливают кнопку Пуск 17. На вход 12 подают высокий потенциал переходом из низкого уровн  в высокий записывают значение с выходов переключателей 10 группы в регистр 9 управлени , воздейству  на вход сброса элементов 3, -3 пам ти, устанавлива  их в такое состо ние, при котором отсутствует свечение блока 4 индикации, и снимают сигнал блокировки с блоков 1 определени  входов/выходов . Сигнал на входе 12 удерживают в течение всего процесса контрол  блока 15. Код, записанньм в
регистр управлени  9, позвол ет коммутировать подключение контролируемого блока 15 и блока 13 хранени  эталона или их суперпозицию, что позвол ет увеличить быстродействие контрол  логических блоков. Калсдьй сигнал с контакта блока 13 хранени  эталона , соответствующий либо входу, либо выходу, поступает на вход/выход со ответствующих блоков 1 определени  входа каналов непосредственно, так как коммутатор 8, который может быть выполнен на реле, представл ет собой либо замкнутые, либо разомкнутые каналы . Если входы/выходы блоков 1 -1, определени  входов/выходов подключены к выходам блока 13 хранени  эталона , то блоки 1 -1, переход т в состо ние высокого импеданса и не пропус- IcaroT сигналы с соответствующего выхода контролируемого блока 15 на свой вход. В результате на элементы 2 - 2 сравнени  поступают сигналы с выходов контролируемого блока 15 и блока 13 хранени  эталона. Когда блоки 1, - 1 определени  входов/выходов определ ют, что к данному входу/выходу подключен вход блока 13 хранени  эталона, то блоки 1 - 1 определени  входов/выходов переход т в состо ние низкого импеданса и повтор ют на своем выходе сигнал на соот- . ветствующем входе 11 контролируемого бл1 -ка. Иначе говор , на элементах 2;,-2 сравнени  сравниваютс  сигналы, поступающие на одноименные входы контролируемого блока 15 и блока 13 хранени  эталона.
На фиг. А приведена временна  диаграмма работы устройства в динамическом режиме, когда на входы элементов 2 2 сравнени  поступают сигналы с выхода блока хранени  эталона и контролируемого блока. На временной диаграмме показаны зоны (заштрихованные), когда на выходе соответствующих элементов 2 сравнени  будет присутствовать сигнал несравнени . Совпадение фронтов сигналов контролируемого блока и блока хранени  эталона бывает очень редко. Чтобы исключить формирование сигнала несравнени  при рас- хо одении фронтов сигналов на выходах элементов 2. - 2 сравнени  на их вход разрешени  подаетс  строб с формирователем 6 строба сравнени , который разрешает сравнение только
тогда, когда он принимает значение логического нул . Вли ние расхождени  фронтов сигналов на работу устройства на любых частотах искл1пча- 5 етс , что приводит к повышению достоверности контрол  логических блоков .
На фиг. 5 приведена временна  диаграмма работы устройства, когда на 10 входы элемента сравнени  2 (,..., п) поступают сигналы с входов блока 13 хранени  эталона и контролируемого блока 15. Сигнал, поступающий на другой вход элементов 15 сравнени , через врем  задержки, определ емое соответствующими элементом НЕ 5 и i-M блоком определени  входов/выходов, поступает на вход 1 (фиг. 5). Дл  того, чтобы исклю- 0 чить по вление ложного сигнала не-, сравнени  на выходе соответствующего элемента сравнени , на его размещающий вход подаетс  строб с формировател  6 строба сравнени , кото- 5 рьй  вл етс  тем же сигналом, что и сигнал Строб (фиг. 4). Контроль производитс  одновременно по всем выходам контролируемого блока и блока хранени  эталона. Если контролируе- 0 мый блок 15 оказалс  исправным (не высветилс  ни один из индикаторов 5), то. к устройству подключаетс  другой блок 15. Сигнал 12 пуска формирует сигнал логической единицы на период проверки каждого блока 15. После процесса проверки каждого блока 15 необходимо набрать код на переключател х 10 группы следующего контролируемого блока и нажать кнопку Q Пуск 17. Последовательность .контрол  совершенно аналогична описанному и происходит при установке режима работы на пульте 16 и нажатии кнопки Пуск 17. При обнаружении 5 неисправного блока загораетс  блок 4 индикации.

Claims (2)

  1. Формула изобретени 
    0 Устройство дл  контрол  логических блоков, содержащее группу элементов пам ти, блок индикации, блок хранени  эталона, блоки определени  входов/выходов, группу элементов НЕ,
    группу элементов сравнени , причем входы сброса элементов пам ти группы соединены с входом пуска устройства и первыми информационными входа5
    51
    ми всех блоков определени  входов/в1 1- ходов, вторые информационные входы которых соединены с выходами соответствующих элементов РШ группы, выходы которых соединены с информационными входами соответствующих элементов пам ти группы, выходь которых соединены с информационными входами блока индикации, вторые информационные входы элементов сравнени  группы соединены с входами соответствующих элементов НЕ группы, отличающее с   тем что, с целью повьшени  достоверности контрол , оно содержит регистр управлени , группу переключа телей, два коммутатора, формирователь строба сравнени , причем вход записи регистра управлени  соединен с входом пуска устройства, информационные входы регистра управлени  соединены с выходами соответствующих переключателей группы, выходы регистра управлени  соединены с соответствующими управл ющими входами первого и второго коммутаторов, информационные входы которых соединены с входами/выходами контролируемого логического блока и блока хранени  эталона соответственно, информационные выходы первого коммутатора соединены с входами соответствующих элементов НЕ группь, информационные выходы второго коммутатора соединены с информационными входами формировател  строба сравнени  и информационными выходами блока определени  входов/выходов , информационные вькоды формировател  строба сравнени  соединены с
    -
    - 264716
    входами разрешени  соответствуюпшх элем:ентов сравнени  группы.
  2. 2. Устройство по п. 1, о т л и- чающеес  тем, что формирователь строба сравнени  содержит п формирователей строба (где п - число входов/выходов контролируемого логического блока), причем каждый i-й
    )0 формирователь строба (i 1,..., п) содержит три элемента НЕ, три элемента задержки, три элемента И-НЕ, причем в каждом i-м формирователе строба выход первого элемента НЕ 15 соединен с первым входом первого элемента И-НЕ и через второй элемент НЕ - с входом первого элемента задержки, выход которого соединен с вторым входом первого элемента И20 НЕ, выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с выходом третьего элемента НЕ, первый вход которого соединен с входом первого элемента НЕ и через третий элемент НЕ - с входом второго элемента задержки, выход которого соединен с вторым входом третьего эле- мента И-НЕ, выход второго элемента
    30 И-НЕ соединен с входом третьего элемента задержки, выходы всех третьих элементов задержки и формировател  строба  вл ютс  информационными выходами формировател  строба сравне35 НИН, информационные входы которого соединены с входами первых элементов НЕ соответствующих формирователей строба.
    25
    Рие.2
    (Риг.З
    f umepfit /u . гов/77фи/7 ем
    Редактор Т. Кугрьшева
    Заказ 2135/49Тираж 671 . Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    . ,«..-.. . -«.. «..В B-IP. «|.. ..«.«. ..- « . . - « -
    Производственно-полиграфическое предпри тие, г.. Ужгород, ул. Проектна , 4
    Составитель А. Сиротска 
    Техред В.КадарКорректор А, Ференц
SU843803115A 1984-10-15 1984-10-15 Устройство дл контрол логических блоков SU1226471A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843803115A SU1226471A1 (ru) 1984-10-15 1984-10-15 Устройство дл контрол логических блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843803115A SU1226471A1 (ru) 1984-10-15 1984-10-15 Устройство дл контрол логических блоков

Publications (1)

Publication Number Publication Date
SU1226471A1 true SU1226471A1 (ru) 1986-04-23

Family

ID=21143241

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843803115A SU1226471A1 (ru) 1984-10-15 1984-10-15 Устройство дл контрол логических блоков

Country Status (1)

Country Link
SU (1) SU1226471A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 283688, кл. G 06 F 11/00, 1968. Авторское свидетельство СССР № 1038917, кл. G 06 F 11/22, 1982. *

Similar Documents

Publication Publication Date Title
SU1226471A1 (ru) Устройство дл контрол логических блоков
US6570515B2 (en) Decoder for reducing test time for detecting defective switches in a digital-to-analog converter
SU1511843A1 (ru) Устройство дл обнаружени отказов в шаговом электроприводе
SU1725186A1 (ru) Многоканальное устройство управлени технологическими объектами
SU1370763A1 (ru) Коммутатор с контролем
SU1037424A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1638716A1 (ru) Устройство дл локализации неисправностей
SU1661770A1 (ru) Генератор тестов
SU1539763A1 (ru) Устройство дл ввода информации
SU1290213A1 (ru) Устройство дл контрол логических устройств
SU481901A1 (ru) Устройство дл формировани позационной однородной цепи маркова
SU1157668A1 (ru) Формирователь одиночных импульсов
SU1491308A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1206785A1 (ru) Устройство дл контрол цифровых блоков
SU1020829A1 (ru) Устройство дл контрол логических узлов
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1019600A1 (ru) Устройство дл формировани импульсных последовательностей
RU1809527C (ru) Многоканальный распределитель импульсов
SU1597881A1 (ru) Устройство дл контрол дискретных сигналов
SU1206730A1 (ru) Устройство дл контрол коммутационных изделий
SU764110A1 (ru) Устройство дл устранени дребезга контактов "п" выключателей
SU1008745A1 (ru) Устройство дл проверки функциональных блоков
SU1205158A1 (ru) Устройство дл контрол монтажа
SU1436170A1 (ru) Реле дл защиты электроустановки
SU1302220A2 (ru) Устройство дл функционально-параметрического контрол логических элементов