SU1491308A1 - Импульсный ключ с запоминанием сигнала управлени - Google Patents

Импульсный ключ с запоминанием сигнала управлени Download PDF

Info

Publication number
SU1491308A1
SU1491308A1 SU874221345A SU4221345A SU1491308A1 SU 1491308 A1 SU1491308 A1 SU 1491308A1 SU 874221345 A SU874221345 A SU 874221345A SU 4221345 A SU4221345 A SU 4221345A SU 1491308 A1 SU1491308 A1 SU 1491308A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
outputs
pulse
bus
Prior art date
Application number
SU874221345A
Other languages
English (en)
Inventor
М.А. Семыкин
Original Assignee
Институт горного дела
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт горного дела filed Critical Институт горного дела
Priority to SU874221345A priority Critical patent/SU1491308A1/ru
Application granted granted Critical
Publication of SU1491308A1 publication Critical patent/SU1491308A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

Изобретение откоситс  к импульсной технике и может быть использовано в системах вычислительной техники , автоматики, в измерительных приборах и микроэлектронике. Целью изобретени   вл етс  расширение функциональных возможностей за счет получени  режчма коммутации импульсов без прекращени  коммутации при изменении сигнала управлени  во врем  а,ействк  импульса на входе коммутации. Дл  этого в известный импульсный ключ, содержащий четыре элемента И-НЕ 6-9 и два элемента ИПИ-НЕ 10, 11, выходы которых  вл ютс  выходами устройства, входную шину 1, подключенную к первым входам элементов И-НЕ 6 и 7, выходы которых подключены к первым входам соответственно элементов Н-НЕ 8 и 9, вторые входы которых соединены соответственно с инверсной и пр мой пш- нами парафазного входа управлени , введены дополнительные св зи, а именно вторые входы элементов ШШ-НЕ 10 и 11 подкточены к выходам элементов liUH-HE 11 и 10. 1 с.п,|}г-лы, 2 ил е If I VitaKJ

Description

Изобретение относитс  к импульсной технике и может быть использовано В системах вычислительной техники , автоматики, в измерительных приборах и в микроэлектронике.
Цель изобретени  - расширение функциональных возможностей за счет возможности коммутации импульсов без прекращени  коммутации при изменении сигнала управлени  во врем  действи  коммутируемого импульса.
На фиго 1 приведена принципиальна  схема импульсного ключа с запоминанием сигнала управлени ; на фиг. 2 - временна  диаграмма работы импульсного ключа с запоминанием сигнала управлени .
Импульсный ключ с запоминанием сигнала управлени  (фиг, 1) содержит входную шину 1, на которую подаютс  подлежащие коммутации импульсы , инверсную 2 и пр моте 3 юикы управлени , первую 4 и вторую 5 вьг- ходные шины, первый 6, второй 7, -третий 8 и четвертый 9 элементы И-НЕ, первь 10 и второй 11 элементы ИЛИ-НЕ,
Входна  шина 1 соединена с первыми входами элементов 6 и 7, . выходы которых подключены к первым входам соответственно элементов И-НЕ 8 и 9, вторые входы которых соединены соответственно с инверсной 2 и пр мой 3 шинами, а выходы элемеитсв И-НЕ 8 и 9 подключены к вторым входам соответственно элементов И-НЕ 6,
«м
о
00
3
7, выходы которых подключены к первым входам соответственно элементо ИПИ-НЕ 11 и 10, вторые входы которых подключены к выходам соответст ве но элементов ИЛИ-НЕ Ю и 11.
На фиг, 2. обозначено: 12 - импульсы на входной шине 1; 13 - сигнал управлени  на шине 2; 14 - сигнал управлени  на шине 3; 14-импу сы на птне А; 16 - импульсы на шин 5; 17-26 - отдельные импульсы.
Импульсный ключ с запоминанием сигнала управлени  работает следующим образом.
Исходное состо ние устройства - на шине 1 и на выходных шинах 4 и имеютс , сигналы О, на входе упралени  шины 2, 3 может быть любой сигнал, при по снении работы устро ства примем, что на входе управлени  имеетс  сигнал, т.е. 1 на шине 2 и сигнал О на шине 3.
Импульс 17, поданный на шину 1, устанавливает на выходе элемента
7 сигнал О, при этом на выходе элемента И-НЕ 6 сохранитс  сигнал 1, поэтому на шине 4 импульсного ключа по витс  сигнал 1, а на шине 5. будет сигнал О, т.е. имЛульс 17 П1 ойдет на шину А - импульс 1 Следующий импульс 19, поданный на шину 1, так же проходит на шину 4 - импульс 20, причем изменение сигнала управлени  на входах управ- лени  (шины 2, 3) импульсного ключа не приводит к прекращению коммутации , поэтому дпительность импульса 20 на шине 4 импульсного ключа будет равна длительности входного импуль- са 19.
Импульс 21 поданный на шину импульсного ключа t, проходит на шину 5-импульс 22, так как сигнал рав- леннА изменилс  - на шине 2 имеетс  сигнал О, а на шине 3 - сигнал 1 Следующий импульс 23 так же без изменени  длительности проходит на шину 5 импульсного ключа. Следующий импульс 25 проходит на шину 4 импульсного ключа - импульс 26, так как к началу действи  импульса 25 сигнал управлени  вновь изменилс ,
1т„е. на шине 2 сигнал 1, а на шине 3 - сигнал О,
Таким образом, предложенный импульсный ключ с запоминанием сигнала управлени  коммутирует импульсы на /один из выходов без прекращени  ком-мутации при изменении сигнала управлени  во врем  действи  тульса на входе коммутации.

Claims (1)

  1. Формула изобретени 
    0
    5
    0 5 0
    5
    Импульсный ключ с запоминанием сигнала управлени , содержащий первый , второй, третий и четвертый элементы И-НЕ, первый и второй элементы ИПИ-НЕ, выходы которых  вл ютс  соответственно первым и вторым выходом импульсного ключа, входна  шина соединена с первыми входами первого и второго элементов И-НЕ, выхо- ды которых подключены к первьм входам соответственно третьего и четвертого элементов И-НЕ, вторые входы которых соединены соответственно с инверсной и пр мой шинами парафаз- ного входа управлени  игтульсного ключа, а выходы третьего и четвертого элементов И-НЕ подключены к вторым входам соответственно первого и второго элементов И-НЕ, выходы которых подключены к первым входам соответственно второго и первого элементов ИПИ-НЕ, отличающий- с   тем, что, с целью расширени  функциональных возможностей, вторые входы первого и второго элементов ИЛИ-НЕ подключены к выходам соответственно второго и первого элементов ИЛИ-НЕ.
SU874221345A 1987-11-24 1987-11-24 Импульсный ключ с запоминанием сигнала управлени SU1491308A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874221345A SU1491308A1 (ru) 1987-11-24 1987-11-24 Импульсный ключ с запоминанием сигнала управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874221345A SU1491308A1 (ru) 1987-11-24 1987-11-24 Импульсный ключ с запоминанием сигнала управлени

Publications (1)

Publication Number Publication Date
SU1491308A1 true SU1491308A1 (ru) 1991-04-23

Family

ID=21295158

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874221345A SU1491308A1 (ru) 1987-11-24 1987-11-24 Импульсный ключ с запоминанием сигнала управлени

Country Status (1)

Country Link
SU (1) SU1491308A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Кпимов В.В, Имиульсиче xjnotfn в цифровые устройствах. М,. здио и св зь, 1984 с. 8, рис. 1.3. Авторское свидетельство СССР № 1272497, ic-v. Н 03 К 17/62, 1935. *

Similar Documents

Publication Publication Date Title
US4728822A (en) Data processing system with improved output function
SU1491308A1 (ru) Импульсный ключ с запоминанием сигнала управлени
KR100329320B1 (ko) 디지털신호전송회로
SU1322456A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1367149A1 (ru) Импульсный ключ с запоминанием сигнала управлени
US4620119A (en) Dual-mode timer circuit
SU1465997A1 (ru) Асинхронный распределитель
SU1309302A1 (ru) Управл емый формирователь импульсов
SU1644283A1 (ru) Устройство дл защиты автономного инвертора
SU1069138A1 (ru) Триггерное устройство
SU1051715A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1714630A1 (ru) Устройство дл формировани тестовых воздействий
GB1436345A (en) Semiconductor switching circuit
SU1272497A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1248063A1 (ru) Счетчик импульсов с числом состо ни 2 @ -1
SU1075396A1 (ru) Устройство дл защиты от импульсных помех
SU968894A1 (ru) Устройство дл синхронизации импульсов
SU1264328A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU1359901A1 (ru) Транзисторный переключатель
SU1580535A2 (ru) Троичное счетное устройство
SU1379917A1 (ru) Устройство дл управлени многофазным импульсным регул тором
SU1081804A1 (ru) Делитель частоты с переменным коэффициентом делени
RU1791833C (ru) Устройство дл выделени элементов изображени подвижных объектов
SU486462A1 (ru) Устройство управлени серией импульсов
SU652618A1 (ru) Ячейка пам ти сдвигового регистра