SU1157668A1 - Формирователь одиночных импульсов - Google Patents

Формирователь одиночных импульсов Download PDF

Info

Publication number
SU1157668A1
SU1157668A1 SU833596265A SU3596265A SU1157668A1 SU 1157668 A1 SU1157668 A1 SU 1157668A1 SU 833596265 A SU833596265 A SU 833596265A SU 3596265 A SU3596265 A SU 3596265A SU 1157668 A1 SU1157668 A1 SU 1157668A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
inputs
elements
output
input
Prior art date
Application number
SU833596265A
Other languages
English (en)
Inventor
Григорий Николаевич Кондратеня
Алексей Яковлевич Старовойтов
Original Assignee
Предприятие П/Я М-5339
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5339 filed Critical Предприятие П/Я М-5339
Priority to SU833596265A priority Critical patent/SU1157668A1/ru
Application granted granted Critical
Publication of SU1157668A1 publication Critical patent/SU1157668A1/ru

Links

Abstract

ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ , содержащий шину тактовых импульсов, элемент ИЛИ, выход которого соединен с входом установки первого триггера, группу переключателей , с.редние контакты которых подключены к общей шине, а нормально разомкнутые контакты соединены между собой, элементы И, первые входы которых соединены с нормально замкнутыми контактами переключателей, вторые входы элементов И соединены между собой и со счетным входом второго триггера, а выходы элементов И  вл ютс  выходами формировател  одиночных импульсов, отличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены третий триггер, элемент И-ИЛИ-НЕ, дополнительный переключатель и выходна  шина синхронизации , соединенна  с вторыми входами элементов И и выходом третьего триггера, счетный вход которого соединен с шиной тактовых импульсов, а вход сброса - с выходом элемента И-ИЛИ-НЕ, первые входы первого и второго элементов И которого подключены к нормально разомкнутому контакту дополнительного переключател , а вторые входы элементов И элемента И-ИПИ-НЕ соединены соответственно .с единичными выходами первого и второ (Л го триггеров, вход сброса второго триггера соединен с нулевым выходом первого триггера, входы элемента ИЛИ соединены с соответствунидими нормально замкнутыми контактами группы переключателей , вход сброса первого триггера соединен с нормально разомкСП нутыми контактами группы переключателей , средний вход дополнительного переключател  соединен с общей шиной. сь о 00

Description

1 Изобретение относитс  к импульсной технике и может быть использова но в устройствах автоматики и вычис лительной техники при преобразовании , обработке и передаче дискретной информации. Известно устройство дл  генерации одиночных импульсов, содержащее шин тактовых импульсов, два элемента И, два триггера, кнопку, инвертор, резисторы 1 . Недостатки данного устройства заключаютс  в том, что длительность генерируемых импульсов равна длительности импульсов тактового сигнала , а в дискретных системах предпочтительнее обрабатывать импульсы, равные по длительности периоду следовани  тактовых импульсов, не обеспечиваетс  возможность передачи через тракт формировани  серии импульсов , что затрудн ет проверку па раметров формируемых одиночных выходных импульсов с использованием стандартной контрольно-измерительной аппаратуры (например, осциллографа) устройство не обеспечивает формирование одиночных импульсов по нескол КИМ параллельным каналам от несколь ких переключателей. Наиболее близким к изобретению по технической сущности  вл етс  фо мирователь одиночных импульсов, содержащий пшну тактовых импульсов, элемент ИЛИ, выход которого соединен с входом установки первого триг гера, группу переключателей, средние контакты которых подкшочены к общей пшне, а нормально разомкнутые контакты соединены между собой, элементы И, первые входы которых соединены с нормально замкнутыми ко тактами переключателей, вторые входы элементов И соединены между собой и со счетным входом второго триггера , а выходы элементов И  вл ютс  выходами формировател  одиночных им пульсов 2Д . Недостаток известного устройства состоит в том, что оно формирует одиночные импульсы, равные по длительности тактовым импульсам, в то :врем  как в дискретных системах пред почтительнее обрабатывать сигналы с длительностью, равной или кратной периоду тактовых импульсов. Кроме Toroj недостатком  вл етс  сложность контрол  параметров оди82 ночных выходных сигналов из-за невозможности передачи серии-импульсов через тракты формировани . Таким образом, известный формирователь имеет невысокие функциональные возможности и, кроме того, содержит избыточное оборудование инверторы по числу переключателей. Цель изобретени  - расширение функциональных возможностей путем формировани  одиночных импульсов с длительностью, равной периоду следовани  тактовых сигналов, а также формирование серии импульсов через любой тракт формировани . Поставленна  цель достигаетс  тем, что в формирователь одиночных импульсов, содержащий шину тактовых импульсов, элемент ИЛИ, выход которого соединен с входом установки первого триггера, группу переключателей , средние контакты которых под- ключены к общей шине, а нормально разомкнутые контакты соединены между собой, элементы И, первые входы которых соединены с нормально замкнутыми контактами переключателей, вторые входы элементов И соединены между собой и со счетньп4 входом второго триггера, а выходы элементов И  вл ютс  выходами формировател  оди-ночных импульсов, введены третий триггер, элемент И-ИЛИ-НЕ, дополнительный переключатель и выходна  шина синхронизации, соединенна  с вторыми входами элементов И и выходом третьего триггера, счетный вход которого соединен с шиной тактовых импульсов, а вход сброса - с вых(Эдом элемента И-ИЛИ-НЕ, первые входы первого и второго элементов И котьрого подключены к нормально разомкнутому контакту дополнительного переключател , а вторые входы элементов И элемента И-ИЛИ-НЕ соединены соот ветственно с единичными выходами первого и второго триггеров, вход сброса второго триггера соединен с нулевым выходом первого триггера, входы элемента ИЛИ соединены с со-ответствукицими нормально замкнутыми контактами группы переключателей, вход сброса первого триггера соединен с нормально разомкнутыми контактами группы переключателей, средний вход дополнительного переключател  соединен с общей шиной. 31 . На чертеже представлена функцио нальна  схема предлагаемого формировател . Формирователь одиночньк импульсов содержит шину 1 тактовых импульсов, элемент ИЛИ 2, выход которого соединен с входом установки первого триггера 3, группу переключателей 4, средние контакты которых подключены к общей шине, а нормально разом кнутые контакты соединены между собой, элементы И 5, первые входы которых соединены с нормально замкнутыми контактами переключателей, вторые входы элементов И 5 соединены между собой и со счетным входом второго триггера 6, а выходыэлементов И 5  вл ютс  выходами 7 формировател  одиночных импульсов, третий триггер 8, элемент И-ИЛИ-НЕ 9, дополнительньй переключатель 10, выход ную шину 11 синхронизации, соединен ную вторыми входами элементов И 5 и выходом третьего триггера 8, счет ный вход которого соединен с шиной 1 тактовых импульсов, а вход сброса - с выходом элемента И-ИЛИ-НЕ 9, перЕ(ые входы первого и второго элементов Икоторого подключены к нормально разомкнутому контакту дополнительного .переключател  10, а вторые входы элементов И элемента И-ИЛИ-НЕ 9 соединены соответственно с единичными выходами первого тригг ра 3 и второго триггера 6, вход сброса второго триггера 6 соединен нулевым выходом первого триггера 3, входы элемента ИЛИ 2 соединены с соответствующими нормально замкну тыми контактами группы переключателей , вход сброса первого триггера 3 соединен с нормально разомкнутыми контактами группы переключателей 4, средний вход дополнительного переключател  10 соединен с общей шиной Формирователь одиночных импульсо работает следующим образом. В исходном состо нии нормально замкнутые контакты группы переключателей 4 и переключател  10 замкнуты на общую шину, и сигналы логического нул  поступают на первые входы элементов И 5, блокиру  выдачу импульсов на выходы 7 формировател . На входе сброса первого триггера 3, соединенного с нормально разомкнутым 1контактами переключател  4, и на .вторых входах элемента И-ИЛИ-НЕ 9, 8 оединенных С разомкнутыми контактами переключател  10 присутствует состо ние логической единицы, обусловленное отключенными входами потенциальных элементов. При этом на выходе элемента И-ИЛИ-НЕ 9 уровень логического нул , тем самым триггер 8 до включени  любого из переключателей 4 или 10 в положение замь1кани  нормально, разомкнутых контактов сбрасываетс  в нуль, которьй, в свою очередь, блокирует работу элементов И 5. Это состо ние, формировател   вл етс  устойчивым и не измен етс  до включени  любого из переключателей . В момент размыкани  нормально замкнутых контактов одного из переключателей 4 вЪзнйкает сигнал дребезга- на его контакте, но этот сигнал на выход 7 формировател  одиночных импульсов не проходит, так как в это врем  все .элементы И 5 блокированы низким уровнем с выхода триггера 8. Во врем  перехода одного из переключателей 4 из нормально замкнутого положени  в разомкнутое положение и обратно на соответствующих ему входе элемента ИЛИ 2 и первом входе элемента И 5 высокий уровень, разрешающий прохождение сигнала с выхода триггера 8 через элемент И 5. Одновременно на входе установки триггера 3 установлен высокий уровень с выхода элемента ИЛИ 2, с задержкой на врем  переключени  на контакте одного из переключателей 4 по вл етс  сигнал низкого уровн  сначала в виде сигнала (низкого уровн ) дребезга. Первым же низким уровнем этого сигнала триггер 3 сбрасываетс  в нуль и сохран етс  в этом состо нии до включени  одного из переключателей 4 в исходное положение . Этот нуль с единичного выхода триггера 3 вызывает по вление на выходе элемента И-ИЛИ-НЕ 9 и на входе сброса триггера 8 уровн  логической единицы, и в этот момент триггер 8 сможет принимать тактовые сигналы, поступающие на его счетный вход по шине 1. Одновременно высокий уровень с нулевого выхода триггера 3 разрешает работу триггеру 6 по счетному входу. Отрицательный фронт первого тактового импульса, поступившего после этого на счетный вход триггера 8,
переключает триггер в единичное состо ние . Уровень логической единицы с его выхода поступает на выходную шину 11 синхронизации и через врем  задержки на элементе И 5 - на соответствующий выход 7 формировател .
По отрицательному фронту второго тактового импульса триггер 8 переключаетс  в нулевое состо ние и тем самым на выходной шине 11 синхронизации и на выходе соответствук цего злемента И 5 формируетс  положительный одиночный импульс, равный по длительности периоду следовани  тактовых импульсов. По з&днему фронту зтого импульса триггер 6 переключаетс  в единичное состо ние, что приводит к по влению на выходе элемента И-ИЛИ-НЕ низкого уровн , запрещающего дальнейшую работу триггера 8 по счетному входу. На этом формирование одиночного импульса формирователем заканчиваетс .
Дальнейший дребезг на контактах группы переключателей 4 при его возвращении в исходное положение не мен ет состо ние триггера 8i Возвращение группы переключателей в исходное состо ние устанавливает формирователь в исходное состо ние.
Вьщача через требуемый тракт формировани  серии импульсов обеспечиваетс  включением переключател  10 в исходное положение и соответствующего переключател  4 в исходное положение (рабочее). В этом случае низкий уровень на первых входах элемента И-НЛИ-НЕ 9 обеспечивает посто нный высокий уровень на выходе этого элемента и соответственно на входе сброса триггера 8. Триггер
8 обеспечивает формирование на выходную шину 11 синхронизации серии импульсов с частотой, равной периоду следовани  тактовых импульсов. Эти импульсы по вл ютс  на выходной шине 11 синхронизации и на соответствующем выходе 7 формировател .
Таким образом, формирователь одиночных импульсов обеспечивает генерацию одиночных импульсов с длителькостью , равной периоду следовани  тактовых импульсов, что упрощает дальнейшую их обработку в дискретныхсистемах , обеспечивает формирование серии импульсов через любой тракт
формировани , что позвол ет контролировать параметры формируемых импульсов при использовании осциллографа. Кроме того, предлагаемый формирователь по сравнению с известными устройствамй содержит меньше оборудовани  на каждый из каналов формировани  импульсов.

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ, содержащий шину тактовых импульсов, элемент ИЛИ, выход которого соединен с входом установки первого триггера, группу переключателей, средние контакты которых подключены к общей шине, а нормально разомкнутые контакты соединены между собой, элементы И, первые входы которых соединены с нормально замкнутыми контактами переключателей, вторые входы элементов И соединены между собой и со счетным входом второго триггера, а выходы элементов И являются выходами формирователя одиночных импульсов, отличаю- щийся тем, что, с целью расширения функциональных возможностей, в него введены третий триггер, элемент И-ИЛИ-НЕ, дополнительный переключатель и выходная шина синхронизации, соединенная с вторыми входами элементов И и выходом третьего триггера, счетный вход которого соединен с шиной тактовых импульсов, а вход сброса - с выходом элемента И-ИЛИ-НЕ, первые входы первого и второго элементов И которого подключены к нормально разомкнутому контакту дополнительного переключателя, а вторые входы элементов И элемента И-ИЛИ-НЕ соединены соответственно .с единичными выходами первого и второго триггеров, вход сброса второго триггера соединен с нулевым выходом первого триггера, входы элемента ИЛИ соединены с соответствующими нормально замкнутыми контактами группы переключателей, вход сброса первого триггера соединен с нормально разомкнутыми контактами группы переключателей, средний вход дополнительного переключателя соединен с общей шиной.
    SU <..·! 157668 >
    1 157668
SU833596265A 1983-05-24 1983-05-24 Формирователь одиночных импульсов SU1157668A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833596265A SU1157668A1 (ru) 1983-05-24 1983-05-24 Формирователь одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833596265A SU1157668A1 (ru) 1983-05-24 1983-05-24 Формирователь одиночных импульсов

Publications (1)

Publication Number Publication Date
SU1157668A1 true SU1157668A1 (ru) 1985-05-23

Family

ID=21065203

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833596265A SU1157668A1 (ru) 1983-05-24 1983-05-24 Формирователь одиночных импульсов

Country Status (1)

Country Link
SU (1) SU1157668A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 743178, кл. И 03 К 5/00, 1980. 2. Авторское свидетельство СССР № 928625, кл. Н 03 К 5/01, 1982. . *

Similar Documents

Publication Publication Date Title
US4041403A (en) Divide-by-N/2 frequency division arrangement
SU1157668A1 (ru) Формирователь одиночных импульсов
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU987613A1 (ru) Устройство дл ввода информации
RU2105357C1 (ru) Сдвигающий регистр
SU1706026A1 (ru) Устройство дл формировани разностных частот импульсных сигналов
SU1070556A1 (ru) Устройство дл контрол последовательности импульсов
SU1707749A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1181128A1 (ru) Устройство дл получени разностной частоты импульсов
SU1361649A1 (ru) Коммутационное устройство
SU1381509A1 (ru) Устройство дл контрол логических блоков
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU1269244A1 (ru) Устройство дл устранени дребезга контактов
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1019600A1 (ru) Устройство дл формировани импульсных последовательностей
SU746912A1 (ru) Цифровой дифференциальный врем - импульсный модул тор
SU1554139A2 (ru) Счетное устройство с контролем
SU1277385A1 (ru) Г-триггер
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1472893A1 (ru) Устройство дл управлени синхронизацией пам ти
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
RU1788516C (ru) Выходной узел тестера дл контрол цифровых блоков
SU1497741A2 (ru) Устройство управлени реверсивным счетчиком