RU1795540C - Устройство дл формировани последовательности команд - Google Patents
Устройство дл формировани последовательности командInfo
- Publication number
- RU1795540C RU1795540C SU904837686A SU4837686A RU1795540C RU 1795540 C RU1795540 C RU 1795540C SU 904837686 A SU904837686 A SU 904837686A SU 4837686 A SU4837686 A SU 4837686A RU 1795540 C RU1795540 C RU 1795540C
- Authority
- RU
- Russia
- Prior art keywords
- counter
- input
- outputs
- bus
- output
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Abstract
Изобретение относитс к импульсной технике, автоматике и вычислительной технике . Цель изобретени - повышение надежности за счет упрощени . Устройство содержит генератор 1 импульсов, счетчик 3 времени, элемент И 5, шину 12 начальной установки, шину 10 запуска и выходы 13. Введение блока 6 пам ти, счетчика 8 ко манд, схемы И сравнени , демультиплексо- ра 7, устройства 2 выделени целых импульсов, инвертора 9 и шины 11 логической константы позвол ет повысить надежность устройства. 2 ил., 1 табл.
Description
М Л
/5
ЧН
Л
0 . . ,
/7
в
фг/г.1
Изобретение относитс к автоматике и вычислительной технике и может быть использовано при реализации технических средств в этих област х.
Известно устройство формировани функциональных зависимостей, которое может быть использовано дл реализации управл ющих кодовых последовательностей.
Недостатком этого устройства вл ютс большие аппаратурные затраты, особенно дл тех применений, где требуетс формирование нескольких дес тков команд с большим периодом повторени и малыми интервалами между некоторыми командами .
Известно устройство дл формирова - ни функциональной зависимости, состо щее мз счетчиков. При поступлении на входе счетчиков последовательности счетных сигналов на выходе по вл етс последователь- ность кодов, которые соответствуют необходимым временным командам.
Это устройство также требует значительных аппаратурных затрат ввиду того, что каждый шаг программы должен быть представлен отдельным кодом, а каждый разр д этого кода - отдельным счетчиком.
Известно-устройство дл формировани последовательности временных ко
манд, содержащее генератор импульсов,
счетчик времени и схемы фиксации (дешифрации ) команд. По своей технической сущности и достигаемому положительному эффекту это устройство вл етс наиболее близким к предлагаемому.
Недостатком этого устройства вл ютс большие аппаратурные затраты, и как следствие низка надежность.
Целью изобретени вл етс повышение надежности, котора достигаетс за счет упрощени .
Поставленна цель достигаетс тем, что в устройство дл формировани последовательности команд , содержащее генератор импульсов, счетчик времени, элемент И, ши- ну начальной установки, соединенную с установочным входом счетчика времени, шину запуска и выходные шины, введены шина логической константы, блока пам ти, счетчик команд, схема сравнени , демуль- типлексор, устройство выделени -целых импульсов , и инвертор, причем выход генератора импульсов через устройство выделени целых импульсов св зан с счетным входом счетчика времени, а также с первым входом элемента И, выход которого соединен с информационным входом д емультиплексора и через инвертор - со счетным входом счетчика команд, выходы разр дов счетчика времени соединены с первой груп5
5
0
5
0
5
0
5 0 5
пой входов схемы сравнени , втора группа входов которой соединена с выходами блока пам ти, адресные входы которого соединены с выходами счетчика команд и с информационными входами демультиплек- сора, выход схемы сравнени соединен с вторым входом элемента И, шина начальной установки соединена с установочным входом счетчика времени и с входом начальной установки счетчика команд, управл ющий вход блока пам ти соединен с шиной логической константы, шина запуска соединена с управл ющим входом устройства дл выделени целых импульсов, выходы де- мультиплексора соединены с выходами устройства .
Блок-схема предлагаемого устройства представлена на фиг.1, где 1 - генератор импульсов, 2 -устройство выделени целых импульсов, 3 - счетчик времени, 4 - схема сравнени , 5 -элемент И, 6-блок пам ти, 7 - демультиплексор, 8. - счетчик команд, 9. - инвертор, 10 - шина запуска, 11 - управл ющий вход, 12 - шина начальной установки , 13 - выходы устройства. Выход генератора 1 через устройство дл выделени целых импульсов 2 св зан с счетным входом счетчика- времени 3 и первым входом элемента. И 5, выход которого соединен с информационным входом демультиплексора 7 и через инвертор 9 с счетным входом счетчика команд 8 выходы разр дов которого соединены с адресным входом блока пам ти и с адресными входами демультиплексора 7. Шина начальной установки 12 соединена с входом начальной установки счетчика команд 8 и входам на- чальной установки счетчика времени 3. Выходы разр дов счетчика времени 3 соединены с первой группой входов схемы сравнени 4, втора группа входов которой соединена с выходами блока пам ти 6, а выход - с вторым входом элемента И 5. Управл ющий вход 11 блока пам ти G соединен с шиной логической константы, соответствующей режиму считывани . Шина запуска 10 соединена с управл ющим входом устройства дл выделени целых импульсов 2.
Выходы 13 демультиплексора 7 вл ютс выходами команд с 1-й по К, Перед нача лом работы сигналом по шине 12 в:исходные состо ни устанавливаютс устройства 3, 8, После подачи на шину 10 разрешающего сигнала (логической единицы) счетчик 3 осуществл ет пересчет импульсов генератора 1. Устройство 2 предназначено дл выделени целых импульсов генератора 1.. В исходном состо нии счетчика 8 на адресную шину устройства 6 подан адрес первой по очереди
команды. Код первой команды с устройства 6 подаетс на первую группу входов схемы 4. Этим же кодом счетчика 8 демультиплек- сор 7 настраиваетс на выбор шины, соответствующей первой команде. Когда текущий код счетчика 3 будет равен, коду на выходе устройства 6, открываетс элемент И - 5 и импульс с генератора 1 проходит на выход первой команды. Одновременно по заднему фронту импульса с элемента И 5, состо ние счетчика 8 увеличиваетс на 1, что приводит к выбору из устройства 6 кода следующей по очереди команды и подготовке соответствующего выхода в демультип- лексоре 7.
Аналогичным образом происходит формирование всех последующих команд.
Временна диаграмма работы устройства представлена на фиг.2, где а - выход генератора, б - вход запуска, в - выход устройства, дл выделени целых импульсов , г.- выход схемы сравнени , д - выход элемента И, ж - выходы команд, з - состо ние (код) счетчика команд.
После прихода разрешени б целые импульсы генератора поступают на счетный вход счетчика 3. Когда код в счетчике 3 будет равен коду, поступающему из блока пам ти 6 при нулевом коде в счетчике 8 на выходе блока пам ти присутствует код, соответствующий первой команде, на выходе схемы 4 возникает сигнал разрешени г и импульс д поступает на стробирующий вход демультиплексора 7, который начальным кодом счетчика команд 8 открыт дл пропуска сигнала по первому выходу. В результате на первом выходе 1 формируетс импульс первой команды. По заднему фронту сигнала д счетчик команд 8 переходит из состо ни 00...0 в состо ние 100...О, в результате чего на выходе блока пам ти 6 возникает код, соответствующий следующей команде, а демультиплексор 7открывает второй выход.
Когда текущий код счетчика времени 3 будет равен коду на выходе блока пам ти 6, импульс д пройдет на выход 2 демультиплексора 7.
Аналогичным способом будут сформированы следующие команды.
Демультиплексор состоит из комбинационной схемы, имеющей m выходов, где m
Claims (1)
- Формула изобретени Устройство дл формировани последовательности команд, содержащее генератор импульсов, счетчик времени, элемент И, ши log2K, - округление до ближайшего целого в большую сторону, и К - выходов, где К - число команд. Каждому коду на входах 3 соответствуют 1 только на одном 5 соответствующем выходе.В качестве счетчиков 3, 8 на фиг. 1 могут быть использованы синхронные двоичные счетчики с естественным пор дком счета и начальной установкой, соответствующей0 нул м во всех разр дах.Частота генератора fr, модуль счета счетчика 3 и число его разр дов выбираютс , исход из заданной программы выдачи команд и требуемых точностей.5 Дл реализации точных временных программ требуетс использование кварцевый генератор импульсов. Если А - погрешность формировани временных команд; выраженна в секундах, то частота генера0 тора может быть найдена из неравенства fr 2/ А Тогда модуль счёта счетчика 3 М fr Т. где Т - период выдачи команд, а его разр дность N 1од2М. Модуль работы счетчика 8 равен числу К требуемых команд,5 а число его разр дов п 1од2К.Приблизительные данные аппаратурных затрат дл различных значений N, К, () и двух типов серий интегральных схем приведены в таблице, Qi - число корпусов0 предлагаемого решени Qa - число корпусов прототипа.Из таблицы видно, что число корпусов интегральных схем, необходимое дл построени предлагаемого устройства мень5 ше, чем.дл известного решени .Следует также отметить, что в предлагаемом устройстве легко осуществить перенастройку программы выдачи команд за счет0 перезаписи содержимого блока пам ти, в то врем как, аналогична процедура в известном решении требует смены множества св - зей внутри схемы. Ввиду того, что количество требуемых в предлагаемом ре5 шении элементов существенно уменьшено конструктивна надежность предлагаемого устройства выше чем известного.Наиболее эффективно использование устройства при построении управл ющих0 цепей, характеризуемых большими значени ми N и К.ну начальной установки, соединенную с установочным входом счетчика времени, шину запуска и выходные шины, отличающеес тем, что, с целью повышени надежности за счет упрощени , в него введены шина логической константы, блок пам ти, счетчик команд, схема сравнени , демультиплексор, устройство выделени целых импульсов и инвертор , причем выход генератора импульсов через устройство выделени целых импульсов св зан со счетным входом счетчика времени, а также с первым входом элемента И, выход которого соединен с информационным входом демультиплексора и через инвертор со счетным входом счётчика команд, выходы разр дов счетчика времени соединены с первой группой входов схемы сравнени , втора&-ПЛ: Лг-ГШ-ГЬ JXnjlJnj-LTUfп-п-П-л.-- -ijijijn ari ni-iгруппа входов которой соединены с выходами блока пам ти, адресные входы которого соединены с выходами счётчика команд и с адресными входами демультиплексора, выход схемы сравнени соединен с вторым входом элемента И, шина начальной установки соединена с входом начальной установки счетчика команд, управл ющий вход- блока пам ти соединен с шиной логической константы, шина запуска соединена с управл ющим входом устройства выделени целых импульсов, выходы демультиплексора соединены с выходами устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904837686A RU1795540C (ru) | 1990-06-11 | 1990-06-11 | Устройство дл формировани последовательности команд |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904837686A RU1795540C (ru) | 1990-06-11 | 1990-06-11 | Устройство дл формировани последовательности команд |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1795540C true RU1795540C (ru) | 1993-02-15 |
Family
ID=21520045
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904837686A RU1795540C (ru) | 1990-06-11 | 1990-06-11 | Устройство дл формировани последовательности команд |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1795540C (ru) |
-
1990
- 1990-06-11 RU SU904837686A patent/RU1795540C/ru active
Non-Patent Citations (1)
Title |
---|
Справочник по ЦВТ, Киев: Техника, 1974. с. 260, рис. 5.31. Гольденберг Л.Н, и др. Цифровые устройства на интегральных схемах в технике СЁЯЗИ. - М,: Св зь, 1979, с. 61, 62, рис. 229. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU1795540C (ru) | Устройство дл формировани последовательности команд | |
US4493095A (en) | Counter having a plurality of cascaded flip-flops | |
SU1347162A1 (ru) | Генератор импульсной последовательности | |
SU824415A1 (ru) | Генератор пачек импульсов | |
SU1043827A1 (ru) | Делитель частоты следовани импульсов с управл емым дробным коэффициентом делени | |
SU792574A1 (ru) | Синхронизирующее устройство | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
SU790223A1 (ru) | Устройство задани выдержек времени | |
SU945914A1 (ru) | Программное реле времени | |
SU1381509A1 (ru) | Устройство дл контрол логических блоков | |
SU1034012A1 (ru) | Измеритель временных интервалов | |
SU1483622A2 (ru) | Коммутатор | |
SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU1166294A1 (ru) | Распределитель | |
SU661836A1 (ru) | Устройство цикловой синхронизации | |
SU957436A1 (ru) | Счетное устройство | |
SU1298708A1 (ru) | Устройство дл допускового контрол временных интервалов | |
SU980089A1 (ru) | Устройство дл сравнени чисел | |
SU798816A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1325452A1 (ru) | Устройство дл ввода информации | |
SU746182A1 (ru) | Отсчетно-измерительное устройство | |
SU714638A2 (ru) | Устройство дл задержки импульсов | |
SU993260A1 (ru) | Устройство дл логического управлени | |
SU1124319A1 (ru) | Устройство дл перебора сочетаний,размещений и перестановок | |
SU1213525A1 (ru) | Формирователь длительности импульсов |