SU790223A1 - Устройство задани выдержек времени - Google Patents

Устройство задани выдержек времени Download PDF

Info

Publication number
SU790223A1
SU790223A1 SU792750916A SU2750916A SU790223A1 SU 790223 A1 SU790223 A1 SU 790223A1 SU 792750916 A SU792750916 A SU 792750916A SU 2750916 A SU2750916 A SU 2750916A SU 790223 A1 SU790223 A1 SU 790223A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
bit
time
output
input
Prior art date
Application number
SU792750916A
Other languages
English (en)
Inventor
Святослав Данилович Вощенко
Иосиф Борольфович Казаков
Марк Абрамович Бек
Original Assignee
Предприятие П/Я А-1090
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1090 filed Critical Предприятие П/Я А-1090
Priority to SU792750916A priority Critical patent/SU790223A1/ru
Application granted granted Critical
Publication of SU790223A1 publication Critical patent/SU790223A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

Изобретение относитс  к автоматике и импульсной технике. Известно реле времени, содержащее формирователь врем задающих импульсов , счетчик импульсов и каскад совпадени . Счетчик импульсов состоит из двух дес тичных и восьми двоичных счетных элементов. Дес тичные элементы (декады) собраны по кольцевой синхронной схеме, каскад совпадени  собран на элементах 2И-НЕ с открытым коллектором. Данное реле времени позвол ет обеспечить высокую точность вьодержки времени и полу чить большую величину вьщержки 1} . Недостатком реле времени  вл етс  его сложность, обусловленна  боль шим количеством элементов. Сложность устройства еще больше возрастает при необходимости получени  не одной а нескольких различных выдержек вре мени, например дл  управлени  много входовым устройством, так как в это случае дл  каждого выхода требуетс  свой каскад совпадени . Известно устройство, состо щее из отдельных реле времени, подключенных к общему источнику эталонног напр жени . Количество реле времен определ етс  -числом необходимых выходов устройства. Каждое реле времени содержит врем задающую -КС-цепь, параметры которой определ ют выдержку -времени (КС-цепь подключена к затвору полевого .транзистора истокового повторител ). Кроме того, устройство содержит блоки сравнени  по числу реле времени. Это устройство обеспечивает получение нескольких различных выдержек времени, примен   в каждом реле времени различные врем задающие цепи 2 . Недостатки устройства - сложность схемы, обусловленна  зависимостью количеств отдельных реле времени от. количества необходимых выдержек времен, а также необходимость дл  получени  больших выдержек времени использовать врем задающие RС-цепи с большой посто нной времени, чт.о уменьшает точность и стабильность работы устройства. Цель изобретени  - упрощение устройства. Поставленна  цель достигаетс  тем, что в устройство, содер хащее врем задающие RC-цепи, введены П кольцевых регистров с числом разр дов т, причем врем задающие RC-цепи включены между разр дами только одного из регистров, соединенных таким образом, что выход первого разр да (п-1) регистра соединен со входом последнего разр да п регистра , выход второго разр да (п-1) регистра соединен со входом предпоследнего разр да п регистра и так далее - до соединени  последнего разр да (п-1) регистра с первым разр дом п регистра, nRS-триггеров каждый из пр мых выходов RS-триггеров соединен со входом первого разр да соответствующего регистра, а каждый из входов установки в О RS-триггеров - с выходом второго разр да соответствующего регистра, при этом входы установки В- .1 RS-триггеров объединены и подключены к клемме запуска.,
На чертеже представлена .принцМ- пиальна  электрическа  схема устройства .
Устройство содержит врем задающие КС-цепи 1-ifl-m кольцевых регистров 2-1 т 2-п, выходные шины 3-1 f 3-п 1Слемму 4 запуска, nRS-триггеров 5-1 f 5-п, шины 6-1 7 б-празрешени  Каждый кольцевой регистр состоит из разр дов, например, кольцевой регист 2-1 состоит из разр дов 7-lf7-rn. Врем задающие Т С-цепи включены между разр дами регистра 2-1, и число таки цепей равно т. Входы установки в 1 RS.-триггеров соединены между собой клеммой 4,входы установки в О с выходами вторых разр дов соответствующих регистров, а пр мые выходы RS-триггеров - со входами первых разр дов соответс-твующйх регистров.
Устройство работает следующим образом. .
В исходном состо нии все разр ды регистров и RS-триггеры 5-п выключены , и на выходных шинах З-п сигналы отсутствуют. Регистры 2-п построены таким образом, что запись 1 в m разр д возможна только при наличии входного и разрешающего сигналов на шине разрешени , то есть если включен (т-1). разр д. Устройство запускаетс  разовым импульсом, подаBaieMHM на клемму 4. При этом все . RS-триггеры 5-1 г Перебрасываютс  в противоположное состо ние, и на шинах разрешени  первых разр дов регистров по вл етс  разрешающий сигнал. Первый разр д первого регистра включаетс , так как его-шины разрешени  и входна  объединены. Занесенный в первый регистр сигнал 1 циркулирует в нем с периодом Т, определ емым параметрами RC-цепи 1-1. Включа сь, разр д 7-т регистра 2-1 включает разр д 7-1 регистра 2-2, так как на шину разрешени  разр да 7-2 поступает сигнал с триггера 5-2.
После следующего цикла работы с выхода разр да 7-3 регистра 2-1 на вход разр да 7-2 регистра 2-2 поступает входной сигнал, и регистр 2-2 включаетс ..Он подает сигнал J разрешени  на разр д 7-3 и перебрасывает триггер 5-2 в исходное состо ние , исключив его из дальнейшей работы. Таким .образом, после каждого цикла работы (п-1)-го регистра в п-м регистре сигнал 1 продвигаетс  на один разр д, и на выходных шинах имеем последовательность импульсов , следующих с периодом
.. т+( +...), количество членов п-2. j
5 где п - номер кольцевого регистра; m - номер разр да кольцевого регистра .
По сравнению с известным устройством предлагаемое проще, что достигаетс  использованием соответствующих св зей между разр дами регистров, вход щих в устройство. Благодар  этому различные выдержки времени обеспечиваютс  без применени  блоков совпадени .Формула изобретени 
Устройство задани  выдержек времени , содержащее врем задающие RC-цепи, отличающеес  тем, что, с целью упрощени  устройства , в него введены П кольцевых регистров с числом разр дов т, причем врем задающие КС-цепи включены между разр дами только одного из регистров, соединенных таким образом , что выход первого разр да (п-1) регистра соединен со входом последнего разр да п регистра, выход второго разр да -(n-l) регистра соединен со входом предпоследнего разр да п регистра и так далее до соединени  последнего разр да (п-1) регистра с первым разр дом п регистра, пRS-триггеров, каждый из пр мых выходов RS-триггеров соединен со входом первого разр да соответствующего регистра, а каждый из входов установки в О RS-триггеров - с выходом второго разр да соответствующего регистра, при этом входы установки в 1 RS-триггеров объединены и Подключены к клемме запуска.
Источники информации, прин тые во внимание при экспертиз
1.Синельников А.Х. Электронные реле времени, М., Энерги ,-1974. с. 154-156.
2.Патент Японии № кл. 98 (5) 1о, 77 (прототип).

Claims (2)

  1. Формула изобретения «β Устройство задания выдержек времени, содержащее времязадающие RC-цепи, отличающееся тем, что, с целью упрощения устройства, в него введены П кольцевых регистров с числом разрядов т, причем времязадающие RC-цепи включены между разрядами только одного из регистров, соединенных таким образом, что выход первого разряда (п-1) регистра соединен со входом 40 последнего разряда η регистра, выход второго разряда (п-1) регистра соединен со входом предпоследнего разряда η регистра и так далее до соединения последнего разряда (п-1) регистра с первым разрядом η регистра, иRS-триггеров, каждый из прямых выходов RS-триггеров соединен со входом первого разряда соответствующего регистра, а каждый из входов установки в 0 RS-триггеров - с выходом второго разряда соответствующего' регистра, при этом входы установки в 1” RS-триггеров объединены и подключены к клемме запуска.
    Источники Информации, принятые во внимание при экспертизе
    1. Синельников А.Х. Электронные реле времени, М., Энергия, 1974.
    эд с. 154-156.
  2. 2. Патент Японии № 52-1^070, кл. 98 (5) 1о, 77 (прототип).
SU792750916A 1979-04-12 1979-04-12 Устройство задани выдержек времени SU790223A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792750916A SU790223A1 (ru) 1979-04-12 1979-04-12 Устройство задани выдержек времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792750916A SU790223A1 (ru) 1979-04-12 1979-04-12 Устройство задани выдержек времени

Publications (1)

Publication Number Publication Date
SU790223A1 true SU790223A1 (ru) 1980-12-23

Family

ID=20821306

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792750916A SU790223A1 (ru) 1979-04-12 1979-04-12 Устройство задани выдержек времени

Country Status (1)

Country Link
SU (1) SU790223A1 (ru)

Similar Documents

Publication Publication Date Title
SU790223A1 (ru) Устройство задани выдержек времени
US4565934A (en) Dynamic clocking system using six clocks to achieve six delays
SU738177A1 (ru) Счетчик на кольцевом регистре
SU1444892A1 (ru) Программируемое логическое устройство
SU604154A1 (ru) -Канальный кольцевой распределитель
RU1795540C (ru) Устройство дл формировани последовательности команд
SU372690A1 (ru) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВЭСЕСс;;;-х:':...о, "'1 [ЙЙШ'ШО^Я;;;:';;;-',:,!
SU705689A1 (ru) Счетчик
SU824415A1 (ru) Генератор пачек импульсов
SU930626A1 (ru) Устройство дл задержки импульсов
SU1043827A1 (ru) Делитель частоты следовани импульсов с управл емым дробным коэффициентом делени
SU474803A1 (ru) Устройство дл управлени сдвигами
SU1160479A1 (ru) Многоканальное программное реле времени
SU1529444A1 (ru) Двоичный счетчик
SU1275427A1 (ru) Устройство дл вычислени минимального покрыти
SU646325A1 (ru) Устройство дл обмена информацией
SU1193822A1 (ru) Преобразователь интервалов времени в код
SU1305677A1 (ru) Множительно-делительное устройство
SU953714A1 (ru) Устройство задани выдержек времени
SU841123A1 (ru) Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ
SU1443151A1 (ru) Комбинированное устройство временной задержки и формировани импульсов
SU792574A1 (ru) Синхронизирующее устройство
SU1273923A1 (ru) Генератор импульсов со случайной длительностью
SU1247828A2 (ru) Устройство дл коррекции шкалы времени
SU1091350A1 (ru) Кольцевое пересчетное устройство