SU841123A1 - Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ - Google Patents

Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ Download PDF

Info

Publication number
SU841123A1
SU841123A1 SU792833001A SU2833001A SU841123A1 SU 841123 A1 SU841123 A1 SU 841123A1 SU 792833001 A SU792833001 A SU 792833001A SU 2833001 A SU2833001 A SU 2833001A SU 841123 A1 SU841123 A1 SU 841123A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
outputs
input
output
pulse
Prior art date
Application number
SU792833001A
Other languages
English (en)
Inventor
Георгий Анатольевич Пыко
Original Assignee
Предприятие П/Я А-1554
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1554 filed Critical Предприятие П/Я А-1554
Priority to SU792833001A priority Critical patent/SU841123A1/ru
Application granted granted Critical
Publication of SU841123A1 publication Critical patent/SU841123A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ С ПРОГРАММНЫМ УПРАВЛЕНИЕМ
1
Изобретение относитс  к импульсной технике и может использоватьс  в устройствах автоматики, вычислительной и измерительной техники.
Известен делитель частоты апедовани  импульсов с переменным коэффициентом , содержащий 2 п-разр дных счетчика, элемент задержки и п элементов совпадени , причем п-й разр д первого п-разр дного счетчика соединен с входом элемента задержки и входом второго п-разр дного счетчика, а выход элемента задержки со вторыми вхрдами элементов совпадени , первые входы которых соединены с выходами второго п-разр дного счетчика соответственно l.
Недостатке известного устройства  вл етс  невозможность программировани  его работы.
Наиболее близким по технической сущности к предлагаемому  вл етс  устройство, содержащее счетчик импульсов , нулевые входы разр дных  чеек которого соединены с выходами управл емых вентилей, а выходы - через элемент совпадени  с управл ющим входом переключател , его другой вход подключен к выходу генератора, а выход - ко входу программного блока и к одному из входов управл емых вентилей, инвертор, вход которого подключен к выходу элемента совпаде- ни , а выход - ко входу  чейки первого разр да счетчика, счетный зход последнего соединен с выходом гене-: ратора, причем выходы программного блока подключены к управл ющим входам управл емых вентилей 2.
0
Недостатками известного устройства  вл ютс  ограниченные функциональные возможности, не обеспечивающие получение выходных импульсов, отличающихс  по фазе.
5
Цель изобретени  - расширение фиункционсшьных возможностей.
Поставленна  цель достигаетс  тем, что в делитель частоты следовани  импульсов с программным управлением,
0 содержащий счетчик импуль.сов, счетный вход которого подключен к входной шине, элементы совпсщени , первые входы которых соединены с выходами программного блока, а выходы - с вхо5 дами управлени  счетчика импульсов, введен распределитель импульсов, вход которого подключен к выходу счетчика импульсов и вторым входам элементов совпадени , перва  группа
0 выходов - к управл ющим входам программного блока, а втора  группа выходов - к йыходным шинам, На чертеже представлена структурна  схема устройства. Устройство содержит счетчик 1 импульсов , блок 2 программный, элемент 3-1-3-п И, распределитель 4 импульсо включан ций в себ  счетчик 4-1 импуль сов и дешифратор 4-2. Цифрами 5 к6-1-6-2 обозначены входна  и выходные шины. Счетчик 1 представл ет собой двои ный, счетчик, входы управлени  которо го размещают срабатывание каждого разр да по счетном / входу при наличии логической 1 на соответствующе входе. При логическом О на входе управлени  соответствующий разр д не может изменить свое состо ние при по даче импульсов на его счетный вход. На выходе переноса () сигнал при нимает значение логической 1 тольк при установке всех разр дов счетчика 1 в состо ние единицы. При любых других состо ни х счетчика 1 на вы . ходе () сигнал соответствует логическому 1. Распределитель 4 обеспечивает поочередное подключение к шинам 6.-1.-б.-2. В состав распределител 4 вход т, например к-разр дный счет чик 4-1 и дешифратор 4-2 со стробир ванием входными импульсами. Счетчик 4-1 измен ет свое состо ние по спс1д входных импульсов. Дииифратор 4-2 подключает шины 6-1-6-2 в соответс вии с состо ни ми счетчика 4-1. Выходы счетчика 4-1, управл ющие дешифратором 4-2,  вл ютс  выходами распределител  4, управл ющими блоком 2. Блок 2 обеспечивает хранение и установку кодов коэффициентов делен в зависимости от состо ни  первой группы выходов распределител  4 и о состо ни  пересчетного узла, вход щего в блок 2. Элементы 3-1-3-п И формируют сиг нал логического О на выходе при п даче на оба входа сигнала единицы. При других комбинаци х входных сигналов на выходе устанавливаетс  логическа  1. Устройство работает следукнцим образом, В исходном состо нии счетчик 4-1 пересчетный узел блока 2 обнулены. Счетчик 1 срабатывает под воздействием тактовых импульсов с шины 5. Сигнал на выходе счетчика 1 соответ ствует логическому О. Код коэффициента делени  на выходах блока 2 устанавливаетс  и соответствует нулевому состо нию счетчика 4-1 и пересчетных узлов блока 2. На выход элементов 3-1-3-п И сигнал соответствует логической 1. Дешифратор 4 подколючает в шине 6-1 вход распределител  4. В момент заполнени  счетчика 1 на выходе по вл етс  сигнал логической 1. Код коэффициента делени  через элементы 3-1-3-п И поступает на входы управлени  счетчика 1. После прихода следующего тактового импульса с шины 5 разр ды счетчика 1, на управл емые входы которых поступает логический О, остаютс  в состо нии единицы, остальные разр ды обнул ютс , на выходе устанавливаетс  логический О, а на выходах элементов 3-1-3-п И 1. Импульс, сформировавшийс  на выходе счетчика 1, проходит на выходную шину 6-Т. На выходах блока 2 устанавливаетс  код коэффициента делени , соответствующий первому состо нию счетчика 4-1 и нулевому состо нию пересчетного узла блока 2. По окончании импульса на выходе счетчика 1 счетчик 4-1 устанавливаетс  в первое состо ние, а дешифратор 4-2 подключает вход распределител  4 к шине 6-2. Интервал времени до следующего момента заполнени  счетчика 1 определ етс  состо нием, в которое сбрасываетс  счетчик 1 после заполнени , т.е. предыдущим кодом коэффициента делени . После заполнени  счетчика 1 снова происходит сброс счетчика 1 в состо ние , определ емое кодом блока 2, смена состо ни  счетчика 4-1, и смена кода коэффициента делени  на выходе блока 2, который определ етс  вторым состо нием счетчика 4-1 и нулевым состо нием пересчетного узла блока 2. Импульс проходит на выходную шину 6-2, после этого дешифратор 4-2 поключает вход распределител  4 к шине 6-3. Устройство работает аналогичньли образом до момента переполнени  счетчика 4-rl. После того, как импульс проходит на шину 6-2, счетчик 4-1 обнул етс , пересчетный узел блока 2 устанавливаетс  9 первое состо ние, а вход распределител  4 подключаетс  к шине 6-1. Начина  с этого момента, интервалы между импульсами на шинах 6-1-6-2 определ ютс  состо ни ми счетчика 4-1 и первым-состо нием пересчетного узла блока 2 и т.д. Схема возвращаетс  в исходное состо ние в момент переполнени  пересчетного узла блока 2. В этот момент пересчетный узел блока 2 и счетчик 4-1 распределител  4 обнул етс . В дальнейшем цикл работы повтор етс . Интервгшы между импульсами, на шинах 6-1...6-2 определ ютс  коэффициентами делени  счетчика 1. Количество выходов делител  частоты не превышает число состо ний счетчика 4-1. Период импульсов на каждом выходе равен сумме интервалов между импульсёили на шинах 6-1...6-2. Так как коды коэффициентов делени  определ ютс  состо нием счетчика 4-1 в распределителе 4 и состо нием пересчетного узла блока 2, то предлагаемое устройство обеспечивае программирование не только частоты повторени  выходных импульсов, но и интервалов между импульсами. формула изобретени  Делитель частоты следовани  импу сов с программным управлением, соде жащий счетчик импульсов, счетный вход которого подключен к входной шине, элементы-совпадени , первые входы которых соединены с выходами программного блока, а выходы - с входами управлени  счетчика импульсов , отличающийс  тем, что, с целью расширени  функциональных возможностей, в него.введен распределитель импульсов, вход которого подключен к выходу счетчика импульсов и вторым входам элементов совпадени , перва  группа выходов к управл ющим входам программного блока, а втора  группа выходов - к выходным шинам. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 563725, кл. Н-03 К 23/00, 30.09.75. 2.Авторское свидетельство СССР 652709, кл. Н 03 К 23/24, 07.09.76

Claims (1)

  1. формула изобретения
    Делитель частоты следования импульсов с программным управлением, содержащий счетчик импульсов, счетный вход которого подключен к входной шине, элементы -совпадения, первые входа которых соединены с выходами программного блока, а выхода - с входами управления счётчика импульсов, отличающийся тем, что, с целью расширения функциональных возможностей, в него.введен е распределитель импульсов, вход которого подключен к выходу счетчика импульсов и вторым входам элементов совпадения, первая группа выходов к управляющим входам программного блока, а вторая группа выходов - к выходным шинам.
SU792833001A 1979-09-12 1979-09-12 Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ SU841123A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792833001A SU841123A1 (ru) 1979-09-12 1979-09-12 Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792833001A SU841123A1 (ru) 1979-09-12 1979-09-12 Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ

Publications (1)

Publication Number Publication Date
SU841123A1 true SU841123A1 (ru) 1981-06-23

Family

ID=20856335

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792833001A SU841123A1 (ru) 1979-09-12 1979-09-12 Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ

Country Status (1)

Country Link
SU (1) SU841123A1 (ru)

Similar Documents

Publication Publication Date Title
SU841123A1 (ru) Делитель частоты следовани импульсовС пРОгРАММНыМ упРАВлЕНиЕМ
SU884151A1 (ru) Счетчик импульсов
SU997255A1 (ru) Управл емый делитель частоты
SU982200A1 (ru) Управл емый делитель частоты
SU993260A1 (ru) Устройство дл логического управлени
SU756637A1 (ru) Счетное устройство i
UA58381A (ru) Делитель частоты импульсов с порограммным управлением
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1504801A1 (ru) Управляемый делитель частоты следования импульсов
SU652709A1 (ru) Делитель частоты с програмным управлением
SU1272342A1 (ru) Устройство дл вычислени показател экспоненциальной функции
SU752814A1 (ru) Многодекадное пересчетное устройство с управл емым коэффициентом пересчета
SU547031A1 (ru) Устройство формировани переменных временных интервалов
SU1226619A1 (ru) Формирователь последовательности импульсов
SU546937A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1437859A1 (ru) Генератор потоков случайных событий
SU669478A1 (ru) Устройство дл формировани импульсных последовательностей
SU1193822A1 (ru) Преобразователь интервалов времени в код
SU1167730A1 (ru) Счетчик-умножитель импульсов
SU788358A1 (ru) Многоканальное устройство дл формировани последовательностей импульсов переменной длительности
SU1141408A1 (ru) Генератор потоков случайных событий
SU1247773A1 (ru) Устройство дл измерени частоты
SU754409A1 (ru) Устройство длясравнения чисел 1
SU1596453A1 (ru) Делитель частоты следовани импульсов