SU395989A1 - Накапливающий двоичный счетчик - Google Patents
Накапливающий двоичный счетчикInfo
- Publication number
- SU395989A1 SU395989A1 SU1692008A SU1692008A SU395989A1 SU 395989 A1 SU395989 A1 SU 395989A1 SU 1692008 A SU1692008 A SU 1692008A SU 1692008 A SU1692008 A SU 1692008A SU 395989 A1 SU395989 A1 SU 395989A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- circuit
- input
- output
- trigger
- dynamic register
- Prior art date
Links
Description
1
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл построени узлов автоматических и вычислительных устройств.
Известен накапливающий двоичный счетчик, содержащий динамический регистр и схему синхронизации,
Предлагаемый счетчик отличаетс от известных тем что дополнительно содержит три схемы .совпадени , инвентор, триггер, элемент «ИЛИ и элемент задержки, причем перва схема совпадени входами соединена с выходом динамического регистра и нулевым выходом триггера, выход первой схемы совпадени соединен с одним входом элемента «ИЛИ, выход которого соединен со входом динамического регистра; втора схема совпадени по входам соединена через инвертор с выходо м динамического регистра и единичным выходом триггера , выход второй схемы совпадени соединен с другим входом элемента «ИЛИ и через элемент задержки с нулевым входом триггера; треть схема совпадени входом соединена со схемой синхронизации, выходом с .единичным входом триггера.
TaiKoe выполнение позвол ет упростить схему накапливающего двоичного счетчика.
На чертеже изображена схема предлагаемого «четчика.
Счетчик содержит схему синхронизации, состо щую пз генератора /, пересчетной схемы 2 и схемы совпадени 3: динамический регистр 4, а схемы совпадени 5, 6, 7, инвертор 8, триггер 9, элемент «ИЛИ W, элемент задержки ;/.
Счетчик работает следующим образом.
Генератор 1 предназначен дл выработки тактирующих сигналов всего устройства. Выход генератора поступает па вход пересчетной схемы 2, определ ющей емкость счетчика Л по формуле
N-2,(1)
где k - число состо ний пересчетиой схемы 2, определ емое по формуле
k 2,(2)
где п-число разр дов пересчетной схемы. Все нулевые выходы триггеров пересметной
схемы 2 подключаютс к входу схемы совпадени 3, выход которой соединен с одним из входов схемы совпадени 5. Второй вход схемы совпадени 5 вл етс входом накапливающего двоичного счетчика.
Если на вход схемы не поступают счетные импульсы, то триггер 9 находитс в нулевом состо нии и код, записанный в дпиамическом регистре 4, пир кулирует по цепи; выход динамического регистра 4- схема совпадени 6-
схема «ИЛИ 10- вход дппампческого регистpa 4. При поступлении па вход схемы счетного импульса триггер 9 устанавливаетс в единичное состо ние. При этом схема совпадели 6 закрываетс , а схема совпадени 7 открываетс и код с динамического регистра 4, начина с младшего разр да, будет проходить через инвертор 8 и схему совпадени 7. Первый нуль затгисанного в динамическом регистре 4 кода, проипвертировавшись, записываетс через схему «ИЛИ 10 в динамический регистр единицей, а также, пройд элемент задержки //, сбрасываетс триггер 9 в нулевое состо ние. При этом закрываетс схема сов1падени 7 и открываетс схема совладени б и остальные старшие разр ды пе.резаниеываютс в диналшчеюкий регистр 4 без изменени . Элемент задержки на полтакта необходим дл четкой работы схемы. В результате код в динамическом регистре 4 увелич-итс на единицу. Так, HainpHMep, если в динамическом регистре 4 был записан код 1010111 и поступил один входной илтульс, то первые три младшие единицы , -пройд инвертор 8, запишутс IB дина-мичеокий регистр 4 нул ми; nepiBbift нуль, проинвертировавшись в единицу, перебросит триггер 9 в нулевое состо ние и запишетс в динамический регистр. Остальные разр ды кода перезаписываютс без изменени . Теперь в динамическом регистре будет хранитьс код 1011000. Предмет изобретени Пакапливаюш,ий двоичный счетчик, содержаший динамический регистр и схему сиихронизации , отличающийс тем, что, с цельюупрош,ени счетчика, он содержит три схемы совпадени , инвертор, триггер, элемент «ИЛИ и элемент задержки, причем иерва схема совпадени входами соединена с выходом динамического регистра и иулевым выходом триггера, выход первой схемы совпадени соединен с одним входом элемента «ИЛИ, выход которого соединен со входом динамического регистра; втора схема совпадени входами соединена через инвертор с выходом динамического регистра и единичным выходом триггера, выход второй схемы совпадени соединен с другим входом элемента «ИЛИ и через элемент задержки с иулевым входом триггера; треть схема совнадени входом соединена со схемой синхронизации , а выходом с единичным входом триггера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1692008A SU395989A1 (ru) | 1971-08-09 | 1971-08-09 | Накапливающий двоичный счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1692008A SU395989A1 (ru) | 1971-08-09 | 1971-08-09 | Накапливающий двоичный счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU395989A1 true SU395989A1 (ru) | 1973-08-28 |
Family
ID=20486292
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1692008A SU395989A1 (ru) | 1971-08-09 | 1971-08-09 | Накапливающий двоичный счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU395989A1 (ru) |
-
1971
- 1971-08-09 SU SU1692008A patent/SU395989A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU440795A1 (ru) | Реверсивный двоичный счетчик | |
SU416711A1 (ru) | Устройство для деления напряжений в число-импульсной форме | |
SU397942A1 (ru) | ||
SU553749A1 (ru) | Пересчетное устройство | |
SU496570A1 (ru) | Интегратор | |
SU708253A1 (ru) | Устройство дл измерени временных интервалов | |
SU423176A1 (ru) | Устройство для сдвига информации | |
SU485564A1 (ru) | Вычитающий двоичный счетчик | |
SU739527A1 (ru) | Устройство дл упор доченной выборки значений параметра | |
SU949823A1 (ru) | Счетчик | |
SU970670A1 (ru) | Селектор импульсов по длительности | |
SU739654A1 (ru) | Парафазный сдвигающий регистр | |
SU538492A1 (ru) | Счетчик последовательности импульсов | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU397907A1 (ru) | УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ | |
SU1084901A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1150760A1 (ru) | Устройство дл подсчета числа импульсов | |
SU430372A1 (ru) | Устройство формирования временной последовательности импульсов | |
SU485452A1 (ru) | Устройство дл определени числа деревьев графа | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU890357A2 (ru) | Устройство дл измерени временного интервала между периодическими радио импульсами | |
SU369542A1 (ru) | Измеритель серии временных интервалов | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
SU374722A1 (ru) | УСТРОЙСТВО дл ФОРА1ИРОВАНИЯ ИМПУЛЬСОВ ПРИ ДИСКРЕТНОМ ИЗМЕРЕНИИ ЧАСТОТЫ |