SU485564A1 - Вычитающий двоичный счетчик - Google Patents

Вычитающий двоичный счетчик

Info

Publication number
SU485564A1
SU485564A1 SU1733186A SU1733186A SU485564A1 SU 485564 A1 SU485564 A1 SU 485564A1 SU 1733186 A SU1733186 A SU 1733186A SU 1733186 A SU1733186 A SU 1733186A SU 485564 A1 SU485564 A1 SU 485564A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
binary counter
dynamic register
coincidence
Prior art date
Application number
SU1733186A
Other languages
English (en)
Inventor
Владимир Леонидович Баранов
Вадим Здиславович Ляхович
Эрнест Леонидович Онищенко
Николай Кириллович Ференец
Original Assignee
Институт Автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Автоматики filed Critical Институт Автоматики
Priority to SU1733186A priority Critical patent/SU485564A1/ru
Application granted granted Critical
Publication of SU485564A1 publication Critical patent/SU485564A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ВЫЧИТАЮЩИЙ ДВОИЧНЫЙ СЧЕТЧИК
1
Изобретение относитс  к автоматике ь I вычислительной технике.
Известен вычитающий двоичный счетчик содержащий триггер, выходы которого подключены к первым входам двух элементов совпадени .
Однако известный счетчик не обладает большими функциональными возможност ми Целью изобретени   вл етс  расширение функциональных возможностей счетчика. Дл  этого в счетчике установлены динамический регистр, инвертор, элемент задержки и разделительный элемент, причем выход динамического регистра через элемент задержки, инвертор и непосредственно соединен соответственно с входом триг1ера , с вторым входом первого элемента совпадени  и с вторым входом второго элемента совпадени , а выходы обоих элеме )1тов совпадени  подключены к входам разделительного элемента, выход которого coeioineH с вьосодом динамического регистiJa ,
На чертеже приведена структурна  электрическа  схема счетчика.
Вычитающий двоичиьп счетчик содержит синхронизатор, состо щий из генератора 1; пересчетного элемента 2 и элементов совпадени  3 и 4j триггера входного сигнала 5, элемента задержки 6, элементов совпадени  7 и 8, инвертора 9, динамического регистра 10, разделительного элемента „ Генерато.1 1 предназначен Д1Ш выработки тактовых сигналов дл  всего счетчика. Выход генератора 1 соединен с входом пересчетного элемента 2, определ5пошего емкость М счетчика по формуле
(1)
где 1 - число состо ний пересчетного элемента 2, определ емое по формуле
(2)
где Л - число разр дов пересчетного элемента 2,
Все н левые выходы пересчетного элемента 2 под1слючаютс  к входу элемента совпадени  3, выход которого соединен с одник из входов элемента совпадени  4. Второй вход элекюнта совпадени  4  вл етс  счетным входом вычитающего двоичного счетчика. Счетчик работает следующим образом. При отсутствии входного импульса информаци  вычитающего двоичного счетчика циркулирует без изменени . При поступлении входного импульса осуществл етс  jffiBejgrjj OBaHiie (начина  с млад1дих разр дов) содержимого счетчика до первой единицы включительно, а осталЬ; на  часть числа (cTapmjje разр ды) пропускаетс  без изменени . . Еслина вход счетчика не поступают счетные импульсы то триггер входного сигнала 5 находитс  в нулевом состо нии и код, записанный в динамическом регистре 10, циркулирует по цепи выход динамического регистра 10 - элемент совпадени  8 - разделительньга элемент 11 - вход динакического регистра 10. Единицы кода, проход щие через; элементы задержки 6 на вход триггера 5 подтвер дают его нулевое состо ние. При поступлен на вход счетчика счетного импульса три1 гер входного сигнала 5 устанавливаетс  в единичное состо ние. При этом элемент совпадени  8 закрываетс , а элемент совпадени  7 открываетс  и код с динамИ ческого регистра 10, начина  с младшего разр да, будет проходить через инвертор 9и элемент совпадени  7, Перва  млад1 та  единица кода, записахшого в динамический регистр 10, проинвертировавшись инвертором 9, записываетс  через раздел ,ющий элемент 11 в динамический регистр 10нулем, а также, пройд  элемент 6s сбрасывает триггер 5 в пулевое состо ние При этом закрываетс  элемент совпадени  7 и открываетс  элемент совпадени  8 и остальные старшие разр ды перезаписываю с  в динамический регистр 10 без изменени . Задерживающий эпемепт 6 на полтакта необходим дл  четкой работы счетчика . В результате код в динамическом : регистре 10 :уменьшитс 1 на единицу. Так, например, если в динамическом регистре 10 был записан начина  с младших разр дов код 0001101... и поступил один входной импульс, то первые три нул , пройд  инвертор 9, запишутс  в динамическом регистре 10 единицами: перва  единица, проинвертировавщись, запищетс  -В-ДЙЯМ э динамический регистр 10 нулем, а пройд  элемент 6, перебросит триггер 5 в нулевое состо ние. Остальные разр ды кода перезаписываютс  без изменени . Теперь э динамическом регистре 10 будет хранитьс  код 111О101.,. Предмет изобретени  Вычитающий двоичный счетчик, содержащий триггер, выходы которого подключены к первым входам двух элементов совпадени  ,отличающийс  тем, что, с целью расширени  функциональных возможностей счетчика, в нем дополнительно установлены динамический регистр, инвертор, элемент задержки и разделительный элемент, причем выход динамического регистра через элемент задержки, инвертор и ,непосредственно соединен соответственно с входом триггера, с вторым входом первого элемента совпадени  и с вторым входом элемента совпадени , а выходы обоих элементов совпадени , подключены к входам разделительного элемента, выход которого соединен с входом динамического регистра.
//
-
Вход о
SU1733186A 1972-01-04 1972-01-04 Вычитающий двоичный счетчик SU485564A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1733186A SU485564A1 (ru) 1972-01-04 1972-01-04 Вычитающий двоичный счетчик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1733186A SU485564A1 (ru) 1972-01-04 1972-01-04 Вычитающий двоичный счетчик

Publications (1)

Publication Number Publication Date
SU485564A1 true SU485564A1 (ru) 1975-09-25

Family

ID=20498750

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1733186A SU485564A1 (ru) 1972-01-04 1972-01-04 Вычитающий двоичный счетчик

Country Status (1)

Country Link
SU (1) SU485564A1 (ru)

Similar Documents

Publication Publication Date Title
US4160154A (en) High speed multiple event timer
SU485564A1 (ru) Вычитающий двоичный счетчик
SU440795A1 (ru) Реверсивный двоичный счетчик
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1247773A1 (ru) Устройство дл измерени частоты
SU666583A1 (ru) Регистр сдвига
SU1471189A2 (ru) Устройство дл вычислени разности квадратов двух чисел
SU400035A1 (ru) Накопитель импульсов
SU949823A1 (ru) Счетчик
SU443486A1 (ru) Дес тичный счетчик импульсов
SU842792A1 (ru) Устройство дл сравнени чисел
SU1322256A1 (ru) Устройство дл сортировки информации
SU647643A1 (ru) Измеритель интервалов времени
SU1244717A1 (ru) Формирователь адресных сигналов дл буферной пам ти
SU1443172A1 (ru) Делитель частоты с переменным коэффициентом делени
SU559395A1 (ru) Счетчик с посто нным числом единиц в коде
SU1290423A1 (ru) Буферное запоминающее устройство
SU978196A1 (ru) Ассоциативное запоминающее устройство
SU763898A1 (ru) Микропрограммное устройство управлени
SU451080A1 (ru) Микропрограммное устройство управлени
SU538492A1 (ru) Счетчик последовательности импульсов
SU1072042A1 (ru) Устройство дл извлечени корн третьей степени
SU1283756A1 (ru) Устройство дл вычислени квадратного корн
SU1462247A1 (ru) Цифровой линейный интерпол тор