SU1056467A1 - Делитель частоты следовани импульсов с переменным коэффициентом делени - Google Patents

Делитель частоты следовани импульсов с переменным коэффициентом делени Download PDF

Info

Publication number
SU1056467A1
SU1056467A1 SU802989273A SU2989273A SU1056467A1 SU 1056467 A1 SU1056467 A1 SU 1056467A1 SU 802989273 A SU802989273 A SU 802989273A SU 2989273 A SU2989273 A SU 2989273A SU 1056467 A1 SU1056467 A1 SU 1056467A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
trigger
elements
Prior art date
Application number
SU802989273A
Other languages
English (en)
Inventor
Владимир Александрович Сергеев
Владислав Антонович Коноплев
Игорь Анатольевич Однопалов
Original Assignee
Предприятие П/Я А-3741
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3741 filed Critical Предприятие П/Я А-3741
Priority to SU802989273A priority Critical patent/SU1056467A1/ru
Application granted granted Critical
Publication of SU1056467A1 publication Critical patent/SU1056467A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

1. ДЕЛИТЕЛЬ ЧАСТОТЫ СЛВДОВАНИЯ ИМПУЛЬСОВ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий счетчик импульсов, вход которого соединен с первыми входами первого и второго блоков фиксации и входной шиной, а выход - с вторыми входами первого и второго блоков фиксации, блок задани  кода, выходы которого соединены с первыми входами первого, второго и третьего элементов И-НЕ и третьим входом второго блока 1 иксадии, чет вертый и п тый вход которого подключены к пр мым выходам соответственно первого и третьего триггеров счетчика импульсов, а выход первого элемента И-НЕ соединен с R-входом первого триггера счетчика импульсов, отличающийс  тем, что, с целью расширени  функциональных ; возможностей, в него введены четвертый и п тый элементы И-НЕ, первые входы которого соединены с соответствующими выходами блока задани  кода, вторые входы всех элементов И-НЕ соединены с первым выходом второго блока фиксации, второй выход которого соединен с К входами первого и последнего триггеров счетчика импульсов , третьим входом первого блока фиксации и с I-входами второго и третьего триггеров счетчика импульсов , третий вход первого элемента И-НЕ соединен с входной шиной, вы-, ходы второго и третьего элементов И-НЕ соединены с S-входами соответствующих триггеров счетчика импульсов , а выходы четвертого и п того элементов И-НЕ - соответственно с R-входом четвертого триггера счетчика о импульсов и R-входом первого блока со . фиксации. 2. Делитель по.п. Г, отличающий с   тем, что второй блок фиксации выполнен в виде 1-К-триггера , входы С, первый I и S  вл ютс  соответственно первым, вторым и третьим входами второго блока фикса .й а ции, пр мой выход 1-К-триггера coet- , СП динен с первым входом элемента И-НЕ и  вл етс  первым выходом второго блока фиксации, а инверсный выход соединен с первым входом R-S-триггера и  вл етс  вторым выходом второго блока фиксации, при этом вход элемента И-НЕ подключен к С-входу I-К-триггера, второй 1-вход которого соединен с инверсным выходом R-S-триггера, второй вход котоi t рого соединен с входом управлени . .

Description

Изобретение относитс  к импульсной технике и может быть использовано в цифровых синтезаторах частоты. Известен делитель частоты, содержащий декадный счетчик импульсов на четырех триггерах, входом соединенный с выходом элемента И-НЕ, первый вход которого .соединен с выходной ШШ1ОЙ, а второй вход - с выходом коммутирующего триггера, два блока фиксации, блок установки триггеров декадного счетчика импульсов и блок задани  кода m . Недостаток устройства ограниченные функциональные возможности. Наиболее близким к изобретению  вл етс  делитель частоты следовани  импульсов с переменным коэффициентом делени , содержащий счетчик. импульсов на триггерах, вход которого соединен с первыми входами первого и второго блоков фиксации и вхоД нок шиной, а выход - с вторыми входа ми первого и второго блоков фиксации , блок задани  кода, выходы которого соединены с первыми входами первого, второго и третьего элементо . И-НЕ и третьим входом второго блока фиксации, четвертый и п тый входы. которого подключены к пр мым выходам соответственно первого и третьего триггеров счетчика импульсов, а выхо первого элемента И-НЕсоединен с R-входом первого триггера счетчика импульсов zl Недостатком известного устройства . вл ютс  ограниченные функциональные возможности, так как оно имеет ограниченный диапазон изменени  коэффици ента делени . . Кроме того, известное устройство невозможно применить в качестве датчика двоично-дес тичного кода, на- пример, в цеп х индикации, дешифра:торах , так как вход щий в состав счетчика импульсов элемент И-НЕ изме н ет естественньш пор док счета, соответствую ций двоично-дес тичному .коду. При достижении триггерами счетчика состо ний соответственно с приходом следующих входных , импульсов возникает состо ние 0111, а затем iI11. Целью изобретени   вл етс  расширение функциональных возможностей. Цель достигаетс  тем, что в делитель частоты следовани  импульсов с переменным коэффициентом делени , содержащий счетчик импульсов, вход которого соединен с первыми входами i первого и второго блоков фиксации и входной птной, а выход - с вторыми входами первого и второго блоков фиксации , блок задани  кода, которого соединены с первыми входами первого, второго и третьего элементов И-НЕ и третьим входом второго блока фиксации, четвертый и п тый входы которого подключены к пр мым выходам соответственно первого и третьего триггеров счетчика импульсов, а выход первого элемента И-НЕ Соеди-, нен с R-входом первого Триггера счетчика импульсов, введены четвертый и п тый элементы И-НЕ, первые входы которых соединены с соответствующими выходами блока задани  кода, вторые входы всех элементов И-НЕ соединены с первым выходом второго блока фиксации , второй выход которого соединен с К-входами первого и последнего триггеров счетчика.импульсов, третьим входом первого блока фиксации и с 1--входами второго и третьего триггеров счетчика Импульсов, третий вход первого элемента И-НЕ соединен с входной шиной, выходы второго и третьего элементов И-НЕ соединены с S-входами соответствующих триггеров счетчика импульсов, а выходы четвертого и п того элементов И-НЕ - соответственно с R-входом четвертого триг гера счетчика импульсов и R-входом первого блока фиксации. При этом .второй блок фиксации выполнен .в виде I-К-триггера, входы С первый I и, S  вл ютс  соответствен-. но первым, вторым и третьим входами второго блока фиксации, пр мой выход -К-триггера соединен с. первым .входом элемента И-НЕ и  вл етс  первым выходом второго блока фиксации, а инверсный выход соединен с первым входом R-S-триггера и  вл етс  вторым выходом второго блока фиксации, при этом второй вход элемента И-НЕ подключен к С-входу t-К-триггера, второй I-вход которого соединен с инверсным выходом R-S-триггера, второй вход которого соединен с входом управлени :. На чертеже представлена структурна  схема предлагаемого устройства. Устройство содержит счетчик 1 импульсов ,включающий триггеры,входкО соединен с первыми входами первого 2 и второго 3 блоков фиксации и входной шиной, а выход - с втврымн входами первого и второго блоков фиксации, блок 4 задани  кода, выходы которого соединены с первыми входами первого 5, второго 6 и третьего 7 элементов И-НЕ и третим входом второго блока фиксации , четвертый и п тый входы которого подключены к пр мым выходам соответственно первого и третьего триг геров счетчика 1 импульсов, а выход первого элемента И-НЕ 5 соединен с R-входом первого триггера счетчика 1импульсов, четвертый 8 и п тый 9 . элементы И-НЕ, первые входы которых соединены с соответствующими выходами блока задани  кода, вторые входы всех элементов И-НЕ соединены с пер вым выходом второго блока 3 фиксации , второй выход которого соединен с К-входами первого и последнего триггеров счетчика 1 импульсов, третьим входом первого блока-2 фиксации и с I-входами второго и третьего триггеров счетчика 1 импульсов, третий вход первого элемента И-НЕ 5 сое динен с входной шиной, выходь второго и третьего .элементов И-НЕ 6 и 7 соединены с S-входами соответствующих триггеров счетчика 1 импульсов а выходы четвертого и п того элементов И-НЕ 8 и 9 соответственно с R-вх дом четвертого триггера. счетчика. I импульсов и R-входом первого блока 2фиксации. При этом второй блок 2 фиксации выполнен в виде 1-К-триггера 10, , входы С, I и S которого  вл ютс  соответственно первым, вторым и третьим входами второго блока 3 фикса .ции. Пр мой выход -К-триггера 10 соединен с первым входом элемента И-НЕ 11 и  вл етс  первым выходом второго блока 3 фиксации, а инверсный выход соединен с первьгм входом R-S-триггера 12 и  вл етс  вторым .выходом второгоблока 3 фиксации, при этом второй вход элемента И НЕ 11 подключен к С-нходу 1-К-триггера 10, второй I-вход которого соединен с инверсным выходом R-S-триггера 12, второй вход которого соеди иен с входом 13 управлени . Кроме то го, устройство содержит входную шину 14, выходные шины 15-17. Второй блок 2 фиксации.может, например, состо ть из 1-К-триггера. Устройство представл ет из себ  управл емую декаду с коэффициентом делени  от 1 до 20. Путем последовательного соединени  нескольких таких декад можно построить многоразр дный делитель с переменным коэффициентом делени ..Дл  этого необходимо соединить шины 14 и 15 каждой последующей декады соответственно с выходом три1 гера блока 2 фиксации и с входом I3 управлени  каждой предыдущей дек.-зды. В старшем разр де получившегос  устройства , а также при использовании только одной такой декады, необходимо шину 15 соединить с входом 13 управлени  . При рассмотрении цикла работы уст ройства необходимо учитывать, что счетчик 1, блок 2 и I-К-триггер 10 построены на счетных триггерах с внутренней задержкой, т.е. переключение разр дов происходит после окончани  входного импульса. Кроме того, каждый триггер имеет синхронные входы I и К, а также синхронные i установочные входы R и S, Устройство работает следующим образом . . . Счетчик 1 с естественным пор дком счета имеет дес ть состо ний. Если коэффициент делени  Кд находитс  в пределах от I до 10 включительно, с блока 4 на вход элемента 9. поступает сигнал с уровней логической единицы , а если Ki...20, то на тот же вход поступает сигнал с уровнем логического нул . В начальный момент триггер 10 находитс  в состо нии логического нул , поэтому с выходов элементов И-НЕ 5-9 поступает сигнал уровнем логической единицы, разрешающий работу счетчика 1 и блока 2, Блок 2 срабатывает, когда счетчик 1 находитс  в п том состо н ш, и выдает сигнал уровнем логического нул  с инверсного выхода триггера на старшую декаду в составе устройства или логической единицы с пр мого выхода на вход управлени  при использовании только одной декады. При поступлении этого сигнала на вход 13 или сигнала соСтаршей декады на первый вход I 1-К-триггера 10 с R-S-триггера 12 поступает cигпaJ уровнем логической единицы. При достижении счетчиком 1 восьмого состо ни , с четвертого триггера счетчика, на второй вход I-триггера 10 пос-Ьупит сигнал . уровнем логической единицы и подготовит тем самым триггер 10 к срабат тьшанию. Следующий входной импульс переводит триггер 10 .в состо ние логической единицы и происходит установка соответствуюпщх триггеров счетчика I и блока 2 через элементы 6-9,; если на последние поданы с блок 4 сигналь уровнем логической единицы. Одновременно открываетс  элемент 11. Сигнал уровнем логического нул  с инверсного выхода триггера 10 поступает на входы 1 или К триггеров счетчика 1 и блока 2 и возвращает в начальное состо ние R-S-триггер 12 блока 3. .
Первый триггер счетчика 1 устанавливаетс  с приходом следующего входного импульса на вход элемента:, одновременнб этот импульс Проходит на выход устройства через открытый элемент И-НЕ I1 блока 3 и по счетному входу возвращает триггер 10 в начальное положение..
Установка счетчика 1 производитс  в состо ние ().
Дев тому состо нию счетчика 1 соответствуют состо ни  четырех триг- геров сче -чика 1 соответственно 1001 Из этого состо ни  и производитс  установка. Поэтому дл  перевода триггеров в противоположные состо ни  необходимо в зависимости от коэффици- 30 ента делени  подать установочный импульс на входы R первого и четвертого триггеров и на входы S второго и третьего, триггеров. Если необходимо .сохранить прежнее состо ние, то триг геры закрьюаютс  по входам I или К, и одновременно закрываютс  соответст вующие элементы И-НЕ сигналами уровн погического нул , приход щими на. их входы с блока 4, . Например, необходимо иметь коэффициент делени  . Значит счетчик 1 должен устанавливатьс  в состо ние 3, т.е. все триггеры соответственно в состо нии 1100. С блока 4 на элементы И-НЕ должны подаватьс  сигналы с уровн ми: элементы 5, 7 - логический нуль, элементы 6, 8 - ло.ги ;ческа  единица, тогда первый и третий триггеры счетчика 1 не переброс тс  при срабатывании триггера 10 а,их состо ни  1 и О будут подтверждатьс  по входам соответственно К и 1. Второй и четвертый триггеры счетчика 1 измен т свое состо ние. Таким образом, дальнейшее заполнение
логической единицы, поэтому за счет св зи щина 15 - вход 13 с триггера 12 блока будет поступать сигна с уровнем логического нул  на второй I-вход триггера lOjзапрещающий его . срабатывание, триггер 10 в этом цикле не сработает и счетчик 1 после дев того состо ни  перейдет в нулевое состо ние 0000.
Блок. 2 сработает по входу К и перейдет в состо ние логического нул . За счет этого с R-S-триггера 12 на вход триггера 10 поступит разрешающий сигнал уровнем логической единицы . В следующем цикле оп ть про- изойдет срабатывание триггера 10 и установка счетчика 1 в начальное положение. Благодар  этому выходной счетчика 1 будет продолжатьс  из третьего состо ни  и после семи входных импульсов процесс установки будет повтор тьс  и будет по вл тьс  выходной импульс. в том случае, если элемент 9 закры поступающим на него с блока 4 сиг-гналом с уровнем логического нул , триггер блока 2 по окончании процесса устанойки останетс  в состо нии импульс по вл етс  не в каждом цикле. а через один и коэффициент делени  устанавливаетс  больше 10. Коэффициент делени  Достигаетс  с помощью дополнительного сигнала уровнем логического нул , поступающего с блока 4 на установочньй вход триггера 10. В этом случае с триггера 10 посто нно поступает на вход элемента И-НЕ 11 разрешающий уровень. При коэффициенте делени  2,..20 на вход триггера 10 поступает сигнал с посто нньш уровнем логической единицы. Минимальна  величина периода входного сигнала равна времени срабатывани  триггеров счетчиков 1, т.е. делитель частоты с переменным коэффициентом делени  реализует максимальное быстродействие вход щих в него 1-К-триггеров. Предлагаемое устройство отличаетс  тем, что при одинаковом количестве вход щих элементов его можно использовать с коэффициентом делени  от 1 до 20, а также тем, что код его работы соответствует двоично-дес тичному коду.
Вход управлени 
(От старшей денады)

Claims (2)

1. ДЕЛИТЕЛЬ ЧАСТОТЫ СЛеДО- ’ ВАНИЯ ИМПУЛЬСОВ С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ, содержащий счетчик импульсов, вход которого соединен с первыми входами первого и второго блоков фиксации и входной шиной, а выход - с вторыми входами первого и второго блоков фиксации, блок задания кода, выходы которого соединены с первыми входами первого, второго и третьего элементов И-НЕ и третьим •входом второго блока фиксации, четвертый й пятый входы которого подключены к прямым выходам соответственно первого и третьего триггеров счетчика импульсов, а выход первого элемента И-НЕ соединен с R-входом первого триггера счетчика импульсов, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены четвертый и пятый элементы И-НЕ, первые входы которого соединены с соответствующими выходами блока задания кода, вторые входы всех элементов
И-НЕ соединены с первым выходом второго блока фиксации, второй выход которого соединен с К-входами первого и последнего триггеров счетчика импульсов , третьим входом первого блока фиксации и с I-входами второго и третьего триггеров счетчика импульсов, третий вход первого элемента И-НЕ соединен с входной шиной, вы-, ходы второго и третьего элементов И-НЕ соединены с S-входами соответ ствующих триггеров счетчика импульсов, а выходы четвертого и пятого элементов И-НЕ - соответственно с
R-входом четвертого триггера счетчика импульсов и R-входом первого блока фиксации,
2. Делитель поп. 1, отличающий с я тем, что второй блок фиксации выполнен в виде 1-К-триггера, входы С, первый I и S являются соответственно первым, вторым и третьим входами второго блока фиксации, прямой выход !-К-триггера сое-~. . динен с первым входом элемента И-НЕ и является первым выходом второго блока фиксации, а инверсный выход соединен с первым входом R-S-триггера и является вторым выходом второго блока фиксации, при этом второй вход элемента И-НЕ подключен к С-входу I-К-триггера, второй |-вход которого соединен с инверсным выходом R-S-триггера, второй вход которого соединен с входом управления.
1056467.
SU802989273A 1980-08-07 1980-08-07 Делитель частоты следовани импульсов с переменным коэффициентом делени SU1056467A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802989273A SU1056467A1 (ru) 1980-08-07 1980-08-07 Делитель частоты следовани импульсов с переменным коэффициентом делени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802989273A SU1056467A1 (ru) 1980-08-07 1980-08-07 Делитель частоты следовани импульсов с переменным коэффициентом делени

Publications (1)

Publication Number Publication Date
SU1056467A1 true SU1056467A1 (ru) 1983-11-23

Family

ID=20920506

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802989273A SU1056467A1 (ru) 1980-08-07 1980-08-07 Делитель частоты следовани импульсов с переменным коэффициентом делени

Country Status (1)

Country Link
SU (1) SU1056467A1 (ru)

Similar Documents

Publication Publication Date Title
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU982200A1 (ru) Управл емый делитель частоты
SU692092A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1596453A1 (ru) Делитель частоты следовани импульсов
SU1150731A1 (ru) Импульсный генератор
SU583436A1 (ru) Устройство дл проверки схем сравнени
SU864538A1 (ru) Устройство допускового контрол
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU540269A1 (ru) Цифровой интегратор с контролем
SU417896A1 (ru)
SU894862A1 (ru) Формирователь многофазного сигнала
SU997255A1 (ru) Управл емый делитель частоты
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика
SU1228268A1 (ru) Счетное устройство
SU886238A1 (ru) Преобразователь интервала времени в цифровой код
SU612414A1 (ru) Делитель частоты
SU1150745A1 (ru) Устройство дл обнаружени потери импульса
SU1547057A2 (ru) Делитель частоты с переменным коэффициентом делени
SU437229A1 (ru) Делитель частоты
SU839066A1 (ru) Делитель частоты следовани иМпульСОВ
SU1008893A1 (ru) Генератор последовательностей импульсов
SU1298910A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1169186A1 (ru) Датчик тестовых сигналов коротковолновых радиотрактов
RU1780161C (ru) Трехальтернативный частотный компаратор