SU1051727A1 - Устройство дл контрол работоспособности счетчика - Google Patents

Устройство дл контрол работоспособности счетчика Download PDF

Info

Publication number
SU1051727A1
SU1051727A1 SU823466014A SU3466014A SU1051727A1 SU 1051727 A1 SU1051727 A1 SU 1051727A1 SU 823466014 A SU823466014 A SU 823466014A SU 3466014 A SU3466014 A SU 3466014A SU 1051727 A1 SU1051727 A1 SU 1051727A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
delay
trigger
Prior art date
Application number
SU823466014A
Other languages
English (en)
Inventor
Анатолий Александрович Чечин
Original Assignee
Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училище
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училище filed Critical Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училище
Priority to SU823466014A priority Critical patent/SU1051727A1/ru
Application granted granted Critical
Publication of SU1051727A1 publication Critical patent/SU1051727A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТОСПОСОБНОСТИ СЧЕТЧИКА, содержащее входную шину, счетчик, два элемента И, первый элемент задержки и триггер, инверсный выход которого соединен с первым входом первого v элемента И, второй вход которого соединен с входной шиной и с счетным, входом счетчика, выход первого элемента И соединен через первый элемент задержки с первьам входом второго элемента И, отличающийс   тем, что с целью повбниени  быстродействи , в него введены второй, третий, четвертый элементы задержки и третий элемент И, первый и второй входы которого соединены соответственно с инверснь выходом последнего разр да счетчика и с выходом второго элемента задержки, вход которого соединен с выходом второго элемента И и с входом третьего элемента задержки, выход которого соединён с входом установки в ноль триггера, вход установки в единицу которого соединен через четвертый элемент задержки с выходом первого элемента И, дополнительные входы второго элемента И соединены с пр мыми выхода| и разр дов счетчика. Р :f% SI ND -si

Description

Изобретение относитс  к вычислительной и измерительной цифровой технике и может быт-ь использовано дл  контрол  суммирующих счетных схем. Известно устройство дл  контрол  счетчика, содержащее счетчик, элементы задержки, элементы И, элементы ИЛИ, делители на два ij. Недостатком известного устройства  вл етс  его относительна  сложность . Известно устройство дл  контрол  работоспособ.ности счетчика, содержа щее входную шину, счетчик, два элемента И, элемент задержки и триггер , инверсный выход которого соеди нен с первым входом первого элемента И, второй вход которого соединен с входной шиной и со счетным входом счетчика, выход первого элемента И соединен через первый элемент задержки с первым входом второго элемента И и с первым входом установки триггера. Второй вход установ ки которого соединен с выходом первого элемента И, остальные входы вт рого элемента И соединены с инверсными выходЬми разр дов счётчика и с выходом одновибратора, вход которого соединен с пр мым выходом последнего разр да счетчика 2. Недостаток известного устройст-i ва обусловлен ограничением на период следовани  входных импульсов, вытекающим из соотношени  . .у ; . ;.. где Т - период следовани  входных импульсов; п - число триггеров в счетчике t - врем  перехода одного триггера из состо ни  1 в состо ние О. Это соотношение получено из усло ви  рабЬты рассматриваемого прототи па. При нахождении всех триггеров в состо нии 1 поступает импульс, который переводит счетчик, а, следовательно , и все триггеры в состо  ние О. Состо ние О должно быть деМйфровано, но оно будет дешифро вано На втором элементе И только тогда, когда за врем  последователь ного перехода всех триггеров счетчи ка в состо ние О, равного п- ( на .вход счетчика не поступит очередной импульс. Таким образом, устройство контро л  прототипа накладывает дополнител ное ограничение при больших п и 1 на частоту следовани  входных импульсов , что снижает быстродействие Цель изобретени  - повышение быс родействи  устройства. Дл  достижени  поставленной цели в устройство дл  контрол  работо:способности счетчика, содержащее входную шину, счетчик, два элемен .та И, первый элемент задержки и триггер, инверсный выход которого соединен с первым входом первого элемента И/ второй вход которого соединен с входной шиной и со счетным входом счетчика, выход первого элемента И соединен через первый элемент задержки с первым входом второго элемента И, введены второй, третий, четвертый элементы задержки и третий элемент И, первый и второй входы -которого соединены соответственно с инверсным выходом послед- . rfero разр да счетчика и с выходом второго элемента задержки, вход которого соединен с выходом второго элемента И и с входом третьего .элемента задержки, выход которого соединен с входом установки в ноль триггера, вход установки в единицу которого соединен через четвертый элемент задержки с выходом первого элемента И, дополнительные входы вторЬг 3| элемента И соединены с пр мы мй выходами разр дов счетчика. На чертеже приведена схема устройства дл  контрол  .работоспособности счетчика., Устройство состоит из счетчика 1, элемента И 2, триггера 3, Элементов 4 и 5 задержки, элементов И 6 и 7, элементов 8 и 9 задержки и входной шины 10. Входна  шина 10 Соединена со счетНым входом счетчика 1 и с первым входом элемента И 2, ВТОРОЙ вход которого соединен с инверсным выходом триггера 3, входы установки в единицу и в ноль соединены соответ-. ственно с выходами элементов 8 и 9 задержки, вход последнего йэ котарглх соединен с входом элемента 5 задержки и с выходом элемента И 6, входы которого соединены соответственно с вйходами разр дов счетчика 1 и с выходом элемента 4 задержки , вход которого соединен с входом элемента В задер кки и с рыходом элемента И 2,входал элемента И 7 соединены соответственно с выходом элемента 5 задержки и с инверсным выходом последнего разр да счетчика 1. Устройство работает Следующим образом . . .-.- : При подаче импульсной последовательности на счетный вход счетчика 1 первый импульс после прохождени  через элемент И 2 запускает эле мент 8 задержки. Элемент И 2 срабатывает вследствие того, что на другом входе его присутствует импульс разрешени , снимаемый с инверсного выхода триггера 3. После запуска элемента 8 задержки триггер 3 опрокидываетс  импульсом, снимаемым с выхода элемента 8 задержки, и-на
другой вход элемента И 2 вьщаетс  сигнал запрета. Длительность эадерж ки импyльc a в элементе 8 задержки адл,.8 должна удовлетвор ть условию
gSaA..
tg - длиЯгельность входных имгде пульсов .
Длительнос1ь задержки импульса , в элементе 4 задержки должна быть . равна прс «ежутку времени от момента срабаТ1юани  первого разр да счетчика 1 от первого поступившего в. цикле импульса до момента времени, когда все разр ды исправного работающего счетчика под действием входной последовательности импульсов, будут установлены в состо ние 1. В этом случае импульс задержанный в элементе 4 пройдет на выход эле- / меНта И б и поступит .на входы элементов 5, 9 задержки. В элементе 5 задержки импульс задерживаетс  на врем  q,.5 выбирающеес  иэ услови 
Т .5
И Необходимое дл  перевода всех разр дов счетчика 1 в нулевое состо ние П-ным импульсом. После перевода последнего разр да счетчика 1 в нулевое состо ние, на соответствующем входе, элемента И 7 будет разрешающий потенциал , обеспечивакиций передачу им|Пульса с выхода элемента 5 задержки
на выход устройства.
Импульс с выхода элёмента И 6, за .держиваемый в элементе 9 задержки на
врем  t %ад,.9 выбираемое из услови 
обеспечивает подготовку триггера 3 к следующему циклу работы схемы. Очевидно, что только в случае
10 правильной работы контролируемого с/1етчика 1 на входах элемента И 6, сигналы, снимаемые с выхода элемента 4 задержки, -выходов всех разр дов счетчика 1 совпадут- по време5 ни, и будет выдан сигнал через элемент 5 задержки, который совпадает по времени с по влением разрешающего потенциала с инверсного выхода последнего разр да счетчика 1.Таким
0 образом, на выходе элемента И 7 формируетсй сигнал исправной работы счетчика.
В св зи с тем, что в предлагаемом устройстве осуществл етс  дешифраци 
5 состо ни  счетчика 1, при которой все разр ды наход тс  в состо нии 1, а переход в это состо ние осуществл етс  изменением состо ни  только первого разр да импульд .сов в цикле счета, то снимаетс  ограничение на частоту поступлени  входных импульсов, которое линейно зависит от числа разр дов счетчика в ус Ветве - врототмпе.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТОСПОСОБНОСТИ СЧЕТЧИКА, содержащее входную шину, счетчик, два элемента И, первый элемент задержки и триггер, инверсный выход которого соединен с первым входом первого элемента И, второй вход которого соединен с входной шиной и с счетным, входом счетчика, выход первого элемента И соединен через первый эле- мент задержки с первым входом второго элемента И, отличающийс я тем, что с целью повышения быстродействия, в него введены второй, третий, четвертый элементы задержки и третий элемент И, первый и второй входы которого соединены соответственно с инверсна выходом последнего разряда счетчика и с выходом второго элемента задержки, вход которого соединен с выходом второго элемента И и с входом третьего элемента задержки, выход которого соединён с входом установки в ноль триггера, вход установки в единицу которого соединен через четвертый элемент задержки с выходом первого элемента И, дополнительные входа второго элемента И соединены с прямыми выходами разрядов счетчика.
    SU „„1051727
SU823466014A 1982-07-05 1982-07-05 Устройство дл контрол работоспособности счетчика SU1051727A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823466014A SU1051727A1 (ru) 1982-07-05 1982-07-05 Устройство дл контрол работоспособности счетчика

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823466014A SU1051727A1 (ru) 1982-07-05 1982-07-05 Устройство дл контрол работоспособности счетчика

Publications (1)

Publication Number Publication Date
SU1051727A1 true SU1051727A1 (ru) 1983-10-30

Family

ID=21020969

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823466014A SU1051727A1 (ru) 1982-07-05 1982-07-05 Устройство дл контрол работоспособности счетчика

Country Status (1)

Country Link
SU (1) SU1051727A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 664298, кл. Н 03 К 21/34, 1977. 2. Авторское свидетельство СССР № 633018, кл. G 06 F 11/00, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU744951A1 (ru) Пересчетное устройство
SU1200388A1 (ru) Устройство доя формирования импульсных последовательностей
SU1702396A1 (ru) Распределитель импульсов
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU1226619A1 (ru) Формирователь последовательности импульсов
SU1591010A1 (ru) Цифровой интегратор
SU1166280A1 (ru) Устройство дл формировани серий импульсов
SU1045233A1 (ru) Цифровой коррел тор
SU1193672A1 (ru) Числоимпульсный квадратор
SU738177A1 (ru) Счетчик на кольцевом регистре
SU1277386A1 (ru) Устройство дл контрол работоспособности счетчика
SU1529444A1 (ru) Двоичный счетчик
SU1487179A1 (ru) Устройство для счета импульсов
SU1015496A1 (ru) Коммутирующее устройство
SU1010611A1 (ru) Устройство дл синхронизации многомашинных комплексов
SU1569954A1 (ru) Цифровой частотный различитель
SU1291985A1 (ru) Устройство дл контрол распределител импульсов
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU1691938A1 (ru) Селектор импульсной последовательности
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1522411A1 (ru) Преобразователь двоичного кода в двоично-дес тичный