SU1695389A1 - Устройство дл сдвига импульсов - Google Patents

Устройство дл сдвига импульсов Download PDF

Info

Publication number
SU1695389A1
SU1695389A1 SU894773532A SU4773532A SU1695389A1 SU 1695389 A1 SU1695389 A1 SU 1695389A1 SU 894773532 A SU894773532 A SU 894773532A SU 4773532 A SU4773532 A SU 4773532A SU 1695389 A1 SU1695389 A1 SU 1695389A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulses
clock
pulse
output
Prior art date
Application number
SU894773532A
Other languages
English (en)
Inventor
Сергей Григорьевич Малюк
Original Assignee
Войсковая часть 13991
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 13991 filed Critical Войсковая часть 13991
Priority to SU894773532A priority Critical patent/SU1695389A1/ru
Application granted granted Critical
Publication of SU1695389A1 publication Critical patent/SU1695389A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к цифровой технике и может быть использовано при создании электронных линий задержки. Целью изобретени   вл етс  упрощение устройства дл  сдвига импульсов и получение выходного импульса, длительность которого во всех случа х кратна полупериоду тактового импульса. Устройство осуществл ет сдвиг импульсов, длительность которых не менее Т/2, на врем  от 0 до Т/2, где Т - период следовани  тактовых импульсов длительностью Т/2. Поставленна  цель достигаетс  введением в устройство элемента ЗАПРЕТ 4, инверсный вход которого и второй вход элемента И 3  вл ютс  тактовым входом устройства. 1 ил.

Description

сл
с
г
Г
в
о
а
Ю СЛ СО 00 Ч)
Изобретение относитс  к цифровой вычислительной технике и может быть использовано при создании линий задержки.
Целью изобретени   вл етс  упрощение устройства дл  сдвига импульсов.
На чертеже приведена схема предлагаемого устройства,
Устройство содержит первый и второй D-триггеры 1 и 2, элемент И 3, элемент ЗАПРЕТ 4. элемент ИЛИ 5, информационный вход 6, тактовый вход 7 и выход 8.
Устройство функционирует следующим образом.
S исходном состо нии входные импульсы на информационном входе 6 устройства отсутствуют, на тактовый вход 7 устройства поступают тактовые импульсы, первый и второй D-триггеры 1 и 2 обнулены. Если по какой-либо причине, например, после включени  устройства первый и второй D-триггеры 1 и 2 окажутс  в единичном состо нии, то по ближайшему положительному фронту тактовых импульсов обнулитс  первый D- триггер 1, а по ближайшему отрицательному фронту тактовых импульсов обнулитс  второй D-триггер 2.
Устройство осуществл ет сдвиг импульсов , длительность которых не менее Т/2, на врем  от 0 до Т/2, где Т - период следовани  тактовых импульсов длительностью Т/2.
Предположим, что положительный фронт входного импульса на информационном входе 6 устройства совпадает с единичным полупериодом тактовых импульсов на тактовом входе 7 устройства. В этом случае по отрицательному фронту тактового импульса устанавливаетс  в единичное состо ние трип ер 2, на его пр мом выходе по вл етс  единичный потенциал. Если длительность входного импульса меньше периода гактовых импульсов и при этом за врем  действи  входного импульса по вл етс  только отрицательный фронт тактового импульса, то срабатывает только D-триггер 2. На выходе элемента ЗАПРЕТ А по вл етс  единичный импульс, синхронный и равный по длительности нулевому полупериоду тактовых импульсов на тактовом входе 7 устройства. Этот единичный импульс через элемент ИЛ И 5 поступает на выход 8 устройства , В случае окончани  входного импульса по следующему отрицательному фронту тактового импульса D-триггер 2 устанавливаетс  в исходное нулевое состо ние.
Если за врем  действи  входного импульса вслед за отрицательным по вл етс  положительный фронт тактового импульса, то по отрицательному фронту срабатывает D-триггер 2, а по положительному фронту - О-триггер 1. На выходе элемента ЗАПРЕТ 4
по вл етс  единичный импульс, синхронный и равный по длительности нулевому полупериоду тактовых импульсов. Вслед за этим на выходе элемента И 3 по вл етс 
единичный импульс, синхронный и равный по длительности единичному полупериоду тактовых импульсов. Оба единичных импульса последовательно во времени поступают на элемент ИЛИ 5. На выходе 8
0 устройства по вл етс  сдвинутый относительно входного выходной импульс, длительность которого соответствует длительности входного импульса,
По окончании входного импульса по
5 следующим отрицательному и положительному фронтам тактовых импульсов соответственно D-триггеры 1 и 2 устанавливаютс  в исходное нулевое состо ние.
Работа устройства в случа х, когда по0 ложительный фронт входного импульса совпадает с нулевым полупериодом тактовых импульсов, осуществл етс  аналогично вышеописанной. Нотак как ближайшим фронтом тактовых импульсов  вл етс  по5 ложительный фронт, сначала срабатывает D-триггер 1.
Следовательно, передний фронт входного импульса по вл етс  на выходе устройства с задержкой, наход щейс  в
0 интервале О-Т/2 в зависимости от того, в какой момент полупериода тактового импульса поступает входной импульс. Задний фронт входного импульса по вл етс  на вы- ходе устройства с задержкой, также наход 5 щейс  в интервале О -Т/2,
С помощью предлагаемого устройства (использу  его в качестве одного разр да) можно строить регистры сдвига любой разр дности . На выходе второго и всех после0 дующих разр дов регистра сдвига входной импульс по вл етс  с задержкой Т/2 по отношению к входному импульсу на выходе предыдущего разр да. При длительности входных импульсов больше полупериода,
5 но меньше периода тактовых импульсов, когда за врем  действи  входного импульса по вл етс  или только положительный, или только отрицательный фронт тактового импульса , длительность выходных импульсов

Claims (1)

  1. 0 устройства-прототипа оказываетс  меньше полупериода тактовых импульсов. Формула изобретени  Устройство дл  сдвига импульсов, содержащее первый и второй D-триггеры, D5 входы которых  вл ютс  информационным входом устройства, а пр мой и инверсный С-входы первого и второго D-триггеров  вл ютс  входом устройства, элемент И, первый вход которого соединен с пр мым выходом первого D-триггера, и элемент
    51695389 6
    ИЛИ, первый вход которого соединен с вы-рого соединен с пр мым выходом второго
    ходом элемента И, а выход  вл етс  выхо-D-триггера, выход - с вторым входом эледом устройства, о т л и ч а ю щ е е с   тем,мента ИЛИ, а инверсный вход и второй
    что, с целью упрощени  устройства, оно со-вход элемента И - с С-входом первого Dдержитэлемент ЗАПРЕТ, пр мой вход кото-5 триггера.
SU894773532A 1989-10-03 1989-10-03 Устройство дл сдвига импульсов SU1695389A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894773532A SU1695389A1 (ru) 1989-10-03 1989-10-03 Устройство дл сдвига импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894773532A SU1695389A1 (ru) 1989-10-03 1989-10-03 Устройство дл сдвига импульсов

Publications (1)

Publication Number Publication Date
SU1695389A1 true SU1695389A1 (ru) 1991-11-30

Family

ID=21486913

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894773532A SU1695389A1 (ru) 1989-10-03 1989-10-03 Устройство дл сдвига импульсов

Country Status (1)

Country Link
SU (1) SU1695389A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Ms 1086459,кл.G 11 С 19/00,1981. Авторское свидетельство СССР № 1381599,кл. G 11 С 19/00, 1986. *

Similar Documents

Publication Publication Date Title
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1381599A1 (ru) Устройство дл сдвига импульсов
SU1751748A1 (ru) Устройство дл умножени комплексных чисел
SU1361527A1 (ru) Распределитель импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1140234A2 (ru) Генератор последовательности импульсов
SU1370750A1 (ru) Устройство тактовой синхронизации
SU1739363A1 (ru) Многостоповый преобразователь врем - код
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1374418A1 (ru) Устройство дл задержки импульсов
SU1510092A1 (ru) Преобразователь кода Миллера
SU1310898A1 (ru) Запоминающее устройство
SU628630A1 (ru) Анализатор рекурентного сигнала фазового пуска
SU1624664A1 (ru) Устройство дл синхронизации М-последовательности
SU1070687A1 (ru) Устройство дл синхронизации импульсов
SU1631509A1 (ru) Многотактный рециркул ционный преобразователь врем - код
SU1591010A1 (ru) Цифровой интегратор
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU1438008A1 (ru) Преобразователь кодов
SU1045233A1 (ru) Цифровой коррел тор
SU661748A1 (ru) Устройство промежуточной пам ти разравнивающего типа
SU1357914A1 (ru) Устройство дл измерени временных интервалов
SU1160550A1 (ru) Формирователь одиночного импульса
SU1150737A2 (ru) Генератор последовательности импульсов
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел