SU1624664A1 - Устройство дл синхронизации М-последовательности - Google Patents

Устройство дл синхронизации М-последовательности Download PDF

Info

Publication number
SU1624664A1
SU1624664A1 SU884396617A SU4396617A SU1624664A1 SU 1624664 A1 SU1624664 A1 SU 1624664A1 SU 884396617 A SU884396617 A SU 884396617A SU 4396617 A SU4396617 A SU 4396617A SU 1624664 A1 SU1624664 A1 SU 1624664A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
shift register
bus
Prior art date
Application number
SU884396617A
Other languages
English (en)
Inventor
Владимир Владимирович Кацман
Original Assignee
Предприятие П/Я Р-6856
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6856 filed Critical Предприятие П/Я Р-6856
Priority to SU884396617A priority Critical patent/SU1624664A1/ru
Application granted granted Critical
Publication of SU1624664A1 publication Critical patent/SU1624664A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение может быть использовано в технике св зи. Целью изобретени   вл етс  повышение быстродействи . Цель достигаетс  тем, что в устройство дд  синхронизации М-после- довательности, содержащее триггеры 2,8,9,10, счетчик 6 импульсов, блок 1 регулируемой задержки, регистр 7 сдвига , элементы ИЛН-НЕ 5, 13, cvMMaTop 4 по модулю два, введены регистр 12 сдвига, сумматор 11 по модулю два и повторитель 3. 1 ил.

Description

Изобретение относится к ймпульс(ной технике и может быть использовано в технике связи.
Целью изобретения является повыше- $ ние быстродействия.
На чертеже приведена функциональная электрическая схема устройства. Устройство для синхронизации М-последовательнбсти содержит блок 1 регулируемой- задержки, выход которого соединен с вторым входом первого триггера 2, повторитель 3, выход которого соединен с входом второго' сумматора 4 по модулю два, первый элемент 15 ИЛИ-НЕ'.5, счетчик 6 импульсов, первыйрегистр 7 сдвига, третий триггер. 8, второй вход которого соединен с-вторым выходом второго триггера 9, второй вход которого соединен с входом син- jq хронизации четвертого триггера 10, последовательно соединенные первый сумматор 1 1 по модулю два·, второй регистр 12 сдвига и второй элемент ИЛИНЕ 13, входную шину 14, шину 15 Такт-5 и шину 16 Пуск,, соединенную с первым входом второго триггера 9 и с входом повторителя 3, выход которого соединен с- входом, установки счетчика 6 импульсов, выход которого соединен с входом синхронизации четвертого триггера 10, вход установки которого соединен с выходом третьего триггера 8, первый вход которого соединен с первым выходом.второго, регистра 12 сдвига
С и с первым входом второго сумматора 4 по модулю два, второй вход которого соединён с вторым, выходом первого триггера 2, первый выход которого соединен с первым входом первого элемендо та ИЛИ-НЕ 5, выход которого соединен свыходом второго элемента ИЛИ-НЕ 13 и с информационным входом первого регистра 7 сдвига, соответствующие выходы которого соединены с входами первого сумматора 11 по модулю два. Вход синхрЪнизалии второго регистра 12 сдвига соединен с входом синхронизации первого регистра 7 сдвига, с выходом блока 1 . регулируемой задержки, с входом синхронизации счетчика 6 импульсов и с третьим входом второго триггера 9, первый выход которого соединен с вторым входом первого элемента ИЛИ-НЕ 5. Второй выход второго триггера 9 соединен с первым входом .’второго, элемента ИЛИНЕ 13. Шина. 15 Такт соединен с входом блока 1 регулируемой задержки.
'
Входная шина 14 соединена с первым входом первого триггера 2. Информационные входы второго 9, третьего 8 и четвертого 10 триггеров соединены с шиной логической единицы..
Устройство для синхронизации ^-последовательности работает следующим образом.
Анализируемая последовательность с входной шины 14 поступает на первый . (информационный) вход первого триггера 2, на второй вход (синхронизации) которого поступает, синхросигналы с выхода блока 1 регулируемой задержки, обеспечивающего опережение сигналами с входной шины 14 сигналов с шины 15 Такт.
Последовательность с первого выхода триггера 2 через элемент'ИЛИ-НЕ 5 поступает на первый регистр 7 сдвига, на‘выходах которого формируются сдвинутые’последовательности, задержанные по отношению к анализируемой последовательности на соответствующее число .тактов. Эти последовательности суммируются сумматором 11 по модулю два, сигналы с выхода которого задерживаются в регистре 12' сдвига.
Сигналом по шине 16 Пуск устанавливаются в нулевое состояние триггер 9 и счетчик 6 импульсов, а также триггеры 8 и 10. Последовательности с второго выхода триггера 2 и с первого выхода регистра 12 сдвига суммируются сумма тором 4 по модулю два, .. придем сигнал на выходе последнего появляется лишь при наличии ошибок в информации., записываемой в регистр 7 сдвига. При отсутствии таких ошибок счетчик 6 импульсов переполняется и сигналом, со. своего выхода, поступающим на второй вход триггера 9, разрешает последнему срабатывание от тактового импульса, поступающего ’ на- его третий вход. Триггер 9 изменяет свое состояние и выдает сигнал запрета 1 со своего первого выхода на второй вход элемента ИЛИ-НЕ 5,' а своего второго выхода - сигнал, разрешения на первый вход элемента ИЛИ-НЕ 13, Сигнал с второго выхода триггера 9 также разблокирует триггер 8 (по входу установки), который первым же фронтом импульса с первого выхода регистра 12. сдвига установится в противоположное (единичное) состояние. Сигнал с выхода триггера 8 (нулевой, так как выход . инверсный) характеризует генерируемую последовательность как эталонную·, а также разблокирует' триггер 10 по входу установки. В случае отсутствия ошибок,- т.е., генерации эталонной последовательности, триггер 10 также (сигналом с выхода счетчика 6 импульсов) устанавливается в единичное состояние .
Таким образом,, работа устройства , индицируется изменением состояний триггеров '9, 8 и 10, которые характеризуют соответственно: отсутствие: ошибок при записи входной псевдослучайной последовательности с входной шинты 14 в регистр- Т сдвига; наличие ненулевой входной псевдослучайной последовательности при записи; отсутствие в анализируемой последовательности ошибок за цикл проверки.·'
При этом в случае безошибочной записи, интервал которой задается емкостью счетчика 6'импульсов, изменение состояния триггера 9 запрещает поступление на вход ре.гистр 7 сдвига информации с-выхода элемента ИЛИ-НЕ 5 и замыкает обратную связь в генераторе псёвдо случайной последовательности, состоящем, из последовательно соединенных регистра 7 сдвига, сумматора II по модулю два, второго регистра 1.2 сдвига и элемента ИЛИНЕ 13, выход которого соединен с информационным входом регистра 7 сдвига. После этого указанный генератор переходит в режим генерации эталонной псевдослучайной последовательное— ти.
Задержка сигнала в цепи обратной связи для переключения.регистров 7 и 12 сдвига из режима записи в режим генерации М—последовательности, определяется задержкой триггера 9, а минимальный период Т дискретизации М-последовательности в устройстве составит ' . т=ттг^ . или Т=Ттглэ, где Ттг - задержка триггера.;
, Tg. -. задержка сумматора по модулю два;
Л9 - задержка элемента ИЛИ-НЕ.

Claims (1)

  1. Формула изобретения . Устройство для синхронизации М-по шину, соединенную с первым входом первого триггера, первый выход которого соединен с первым входом первого элемента.ИЛИ-НЕ, выход которого соединен с информационным входом первого регистра сдвига, соответствующие выходы которого соединены с входами первого сумматора по модулю два, второй элемент ИЛИ-НЕ, выход которого соединен с выходом первого элемента ИЛИ-НЕ, второй вход которого соединен с первым выходом второго триггера, второй выход которого соединен с первым входом второго элемента ИЛИНЕ, третий триггер, четвертый триггер, вход синхронизации которого соединен с выходом счетчика импульсов, вход синхронизации которого соединен 2Q с входом синхронизации первого регистра сдвига, с вторым входом первого триггера и с выходом блока регулируемой задержки, вход которого соединен с шиной Такт, шину Пуск,информа25 ционные входы второго, третьего и четвертого триггеров соединены с шйной. логической, единицы, о т л и ч а ю щ ее с я тем, что, с целью повышения.быстродействия, в него вве3θ дены повторитель., второй сумматор по модулю два' и второй регистр сдвига, первый выход которого соединен с первым входом третьего триггера и с первым входом второго сумматора по модулю два, второй вход которого сое35 динен с.вторым выходом первого триггера, второй вход которого соединен с входом синхронизации первого регистра сдвига и с входом синхронизации .второго регистра сдвига, второй выход
    И информационный вход которого соеди- . цены соответственно с вторым входом второго элемента ИЛИ-НЕ и с выходом первого сумматора по. модулю два, шина Пуск соединена с первым входом второго триггера и с входом повторителя, выход которого соединен с выходом второго сумматора по модулю, два и с входом установки., счетчика импульсов, выход которого соединен с вто..рым входом второго триггера, второй выход которого соединен.с .вторым входом третьего триггера, выход которого соединен с входом установки четвертого триггера, выход блока, регулируемой задержки соединен с третьим следовательности, содержащее входную входом второго триггера,.
SU884396617A 1988-03-24 1988-03-24 Устройство дл синхронизации М-последовательности SU1624664A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884396617A SU1624664A1 (ru) 1988-03-24 1988-03-24 Устройство дл синхронизации М-последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884396617A SU1624664A1 (ru) 1988-03-24 1988-03-24 Устройство дл синхронизации М-последовательности

Publications (1)

Publication Number Publication Date
SU1624664A1 true SU1624664A1 (ru) 1991-01-30

Family

ID=21363054

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884396617A SU1624664A1 (ru) 1988-03-24 1988-03-24 Устройство дл синхронизации М-последовательности

Country Status (1)

Country Link
SU (1) SU1624664A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1311000, кл. Н 03 К 3/84, 1985. *

Similar Documents

Publication Publication Date Title
SU1624664A1 (ru) Устройство дл синхронизации М-последовательности
RU2022448C1 (ru) Имитатор шумоподобных сигналов
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1762418A1 (ru) Устройство передачи и приема двоичных сигналов
SU1467518A1 (ru) Устройство индикации канала с экстремальным уровнем сигнала
SU661748A1 (ru) Устройство промежуточной пам ти разравнивающего типа
SU555543A1 (ru) Фазоимпульсный реверсивный счетчик
SU1580370A1 (ru) Устройство дл контрол последовательности синхроимпульсов
SU1661975A1 (ru) Генератор псевдослучайных последовательностей
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU1311000A1 (ru) Устройство дл синхронизации @ -последовательности
SU1642459A1 (ru) Устройство дл синхронизации сигналов
SU571917A1 (ru) Способ выделени ошибок из испытательного псевдослучайного сигнала в виде м-последовательности и устройство дл его осуществлени
RU2013016C1 (ru) Устройство для определения фазового сдвига псевдослучайной последовательности
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1262501A1 (ru) Сигнатурный анализатор
SU1187169A1 (ru) Устройство дл контрол шин синхронизации
SU1596473A1 (ru) Устройство тактовой синхронизации псевдослучайных последовательностей
SU554630A1 (ru) Цифровое устройство слежени за задержкой псевдослучайных последовательностей
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1192120A1 (ru) Генератор последовательности импульсов
SU598263A1 (ru) Приемное устройство псевдослучайных сигналов
CA1079368A (en) Tone detection synchronizer
SU1689948A1 (ru) Генератор случайных чисел