SU1187253A1 - Устройство для временной привязки импульсов - Google Patents
Устройство для временной привязки импульсов Download PDFInfo
- Publication number
- SU1187253A1 SU1187253A1 SU833680632A SU3680632A SU1187253A1 SU 1187253 A1 SU1187253 A1 SU 1187253A1 SU 833680632 A SU833680632 A SU 833680632A SU 3680632 A SU3680632 A SU 3680632A SU 1187253 A1 SU1187253 A1 SU 1187253A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulses
- inputs
- output
- input
- shift register
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Dc Digital Transmission (AREA)
Description
Изобретение относится к .импульсной технике и может использоваться в устройствах передачи дискретной информации, а также в цифровых системах передачи для привязки фазы 5 информационных импульсов к тактовым импульсам местного генератора.
Целью изобретения является повышение помехозащищенности устройства.
На чертеже приведена функцио- ,0 нальная схема предлагаемого устройства.
Устройство для временной привязки импульсов содержит входную шину 1, первую и вторую шины 2 и 3 строби- ,5 рующих импульсов, формирователь А импульсов, первый и второй элементы И 5 и 6, сдвиговый регистр 7, триггер 8 и выходные шины 9 й 10.
Входная шина 1 соединена с, входом 20 формирователя 4 импульсов и вторыми входами элементов И 5 и 6, первые входы которых подключены к выходам триггера 8, а третьи входы соединены с шинами 2 и 3 стробирующих им- 25 пульсов и входами сдвига влево и вправо сдвигового регистра 7, тактовый вход которого соединен с выходом формирователя 4 импульсов и тактовым входом триггера 8, информационный вход которого подключен к выходу сдвигового регистра 7, входы последовательной записи первого и последнего разрядов которого соединены соответственно с шинами логического "0" и "1". Выходные шины 9 и 10 подключены соответственно к выходам элементов И 5 и 6.
Устройство работает следующим образом. 40
На выходе формирователя 4 импульсов вырабатываются короткие импульсы в моменты перепадов сигнала на входной шине 1.
Предположим, что триггер 8 находится в единичном состоянии. В этом случае на выходе элемента И 5 при совпадении стробирующего сигнала с шины 2 и информационного сигнала с шины 1 появляются принимаемые им- . пульсы. Сдвиговый регистр 7 находится в произвольном состоянии. Предположим, что на его выходе присутствует потенциал логической "1". В этом случае сигналы, поступающие на ϋ- и С-входы триггера 8 подтверждают его единичное состояние. Работа устройства продолжается аналогичным образом до момента устойчивого совпадения стробирующих импульсов шины 2 и моментов изменения значения входного сигнала. Если указанное совпадение устойчиво, то в сдвиговый регистр 7 последовательно начинают записываться логические "0" в режиме сдвига информации вправо до появления логического "0" на выходе регистра 7. При следующем перепаде сигнала на входной шине 1 триггер 8 устанавливается в нулевое состояние. Прохождение информационных импульсов через элемент И 5 прекращается, а информация появляется на выходе элемента И 6, причем стробирование производится импульсами с шины 3 в моменты наиболее уверенного приема входного сигнала.
В указанном состоянии устройство находится до момента устойчивого совпадения фазы импульсов шины 3 и моментов изменения значения входного сигнала. Если указанное совпадение устойчиво, то в сдвиговый регистр 7 последовательно начинают записываться логические "1" в режиме Сдвига информации влево до появления логической "1" на его выходе. При следующем информационном сигнале триггер 8 устанавливается в единичное состояние . Прохождение информационных импульсов через элемент И 6 прекращается, а информация появляется на выходе элемента И 5. Таким образом устройство возвращается в исходное состояние .
В случае воздействия по входной шине 1 импульсных помех благодаря наличию сдвигового регистра 7 ложного переключения фазы стробирующих импульсов не происходит, что повышает помехозащищенность устройства.
Разрядность сдвигового регистра
выбирается исходя из вероятности возникновения "пачек" импульсных помех.
Claims (1)
- УСТРОЙСТВО ДЛЯ ВРЕМЕННОЙ ПРИВЯЗКИ ИМПУЛЬСОВ, содержащее триггер, выхрды которого соединены с первыми входами первого и второго элементов И, вторые входы которых подключены к входной шине, а третьивходы соединены соответственно с первой и второй шинами стробирующго импульсов, при этом выходы элементов И подключены к выходным шинам устройства, отличающееся тем, что, с целью повышения помехозащищенности устройства, в него вве дены сдвиговый регистр и формирователь импульсов, вход которого соед! нен с входной шиной, а выход подключен к тактовым входам сдвиговогс регистра и триггера, информационны# вход которого соединен с выходом сдвигового регистра, входы сдвига вправо и влево которого подключены к шинам стробирующих импульсов.00>4(А>1187253
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833680632A SU1187253A1 (ru) | 1983-12-27 | 1983-12-27 | Устройство для временной привязки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833680632A SU1187253A1 (ru) | 1983-12-27 | 1983-12-27 | Устройство для временной привязки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1187253A1 true SU1187253A1 (ru) | 1985-10-23 |
Family
ID=21095938
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833680632A SU1187253A1 (ru) | 1983-12-27 | 1983-12-27 | Устройство для временной привязки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1187253A1 (ru) |
-
1983
- 1983-12-27 SU SU833680632A patent/SU1187253A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4282488A (en) | Noise eliminator circuit | |
SU1187253A1 (ru) | Устройство для временной привязки импульсов | |
SU1580383A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
RU1837300C (ru) | Устройство дл сопр жени абонента с каналом св зи | |
SU368594A1 (ru) | УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЛОГИЧЕСКИХ | |
SU1141583A1 (ru) | Стартстопное приемное устройство | |
SU1166312A1 (ru) | Устройство декодировани | |
SU900458A1 (ru) | Регистр | |
SU1185327A1 (ru) | Устройство дл определени экстремумов функций | |
SU595763A1 (ru) | Устройство дл приема информации | |
SU1091159A1 (ru) | Устройство управлени | |
SU1727200A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1658190A1 (ru) | Устройство дл контрол монотонно измен ющегос кода | |
SU1170604A1 (ru) | Устройство дл формировани одиночных импульсов | |
SU1322344A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1108433A2 (ru) | Устройство дл ввода информации | |
RU1811003C (ru) | Устройство дл разделени импульсов | |
SU739654A1 (ru) | Парафазный сдвигающий регистр | |
SU1529427A1 (ru) | Устройство дл временного разделени двух импульсных сигналов | |
SU1148116A1 (ru) | Многовходовое счетное устройство | |
SU1215167A1 (ru) | Устройство дл синхронизации импульсов | |
SU1381599A1 (ru) | Устройство дл сдвига импульсов | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1256195A1 (ru) | Счетное устройство | |
SU1092718A1 (ru) | Селектор импульсов по длительности |