SU1381599A1 - Устройство дл сдвига импульсов - Google Patents

Устройство дл сдвига импульсов Download PDF

Info

Publication number
SU1381599A1
SU1381599A1 SU863999345A SU3999345A SU1381599A1 SU 1381599 A1 SU1381599 A1 SU 1381599A1 SU 863999345 A SU863999345 A SU 863999345A SU 3999345 A SU3999345 A SU 3999345A SU 1381599 A1 SU1381599 A1 SU 1381599A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
pulse
clock
Prior art date
Application number
SU863999345A
Other languages
English (en)
Inventor
Владимир Евгеньевич Галкин
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU863999345A priority Critical patent/SU1381599A1/ru
Application granted granted Critical
Publication of SU1381599A1 publication Critical patent/SU1381599A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к цифровой технике и может быть использовано при создании электронных линий задержки . Цель изобретени  - упрощение и повьшение быстродействи  устройства . Устройство содержит первый 1 и второй 2 D-триггеры, информационные входы которых  вл ютс  информационным входом 3 устройства, а пр мой и инверсные тактовые входы - тактовым входом 4 устройства. Поставленна  цель достигаетс  за счет того, что в устройство введен мажоритарный элемент 5, входы которого соединены соответственно с пр мыми выходами триггеров и информационным входом 4 устройства, а выход  вл етс  выходом 6 устройства, 1 ил.

Description

J7
с
оэ
ОС
сд
со
со
Изобретение относитс  к цифровой технике и может быть испольдовано при создании электронных линий задержки .
Цель изобретени  - упрощение и повьшение быстродействи  устройства
На чертеже представлена функциональна  схема устройства
Устройство содержит первый 1 и второй 2 D-триггеры, информационные входы которых  вл ютс  информационным входом 3 устройства, пр мой и инверсньй тактовые входы - тактовым входом 4 устройства, мажоритарный элемент 5, выход которого  вл етс  выходом 6 устройства
Устройство функционирует следующим образом
В исходном состо нии триггеры наход тс  в нулевом состо нии (цепи установки в исходное состо ние не показаны) Устройство осуществл ет сдвиг импульсов, длительность которых не менее Т/2, на врем , кратное Т/2, где Т - период следовани  тактовых импульсов длительностью Т/2.
Предположим, что передний фронт (перепад О - 1) входного импульса на информационном входе 3 устройства совпадает с единичным полупериодом тактовых импульсов. В этом случае по заднему фронту (перепаду ) тактового импульса на входе 4 устройства, который дл  триггера 2 будет передним фронтом, триггер 2 переключаетс . Оба триггера 1 и 2 переключаютс  по переднему фронту тактового импульса на С-входе. На выходе триггера 2 по вл етс  единичный потенциал, с приходом которого на вход мажоритарного элемента 5 (на втором входе которого уже присутствует единичный потенциал с информационного входа 3 устройства), с выхода мажоритарного элемента 5 на информационный выход 6 устройства поступает единичный потенциал. По переднему фронту следующего тактового импульса триггер 1 установитс  в единичное состо ние.
Если передний фронт входного импульса совпадает с нулевым полупериодом тактовых импульсов, то по переднему фронту следующего тактового импульса переключаетс  триггер 1. На двух входах мажоритарного элемента 5 присутствуют единичные потенциалы.
o
5
0
5
0
5
0
5
0
5
поступающие с входа 3 устройства и с выхода триггера 1„
По состо нию двух входов с выхода мажоритарного элемента 5 на вход 6 устройства подаетс  единичный потенциал . По заднему фронту тактового импульса установитс  в единичное состо ние триггер 2.
По окончании входного импульса, если его задний фронт совпадает с нулевым полупериодом тактового импульса , по переднему фронту следующего тактового импульса происходит переключение триггера 1 в нулевое состо ние . На двух входах мажоритарного элемента 5 присутствуют нулевые потенциалы и, следовательно, на его выходе и на входе 6 устройства по вл етс  нулевой сигнал. По заднему фронту следующего тактового импульса переключаетс  в нулевое состо ние, триггер 2 и, таким образом, устройство подготовлено к приему следующего входного импульса
Если задний фронт входного импульса совпадает с единичным полупериодом тактового импульса, то по заднему фронту тактового импульса происходит переключение триггера 2 в нулевое состо ние, что в итоге приводит к по влению нулевого сигнала на выходе 6 устройства. По переднему фронту следующего тактового импульса переключаетс  в нулевое состо ние триггер 1 и устройство подготовлено к приему следующего входного импульса.
Следовательно, передний фронт входного импульса по вл етс  на выходе устройства с задержкой, наход щейс  в интервале О-Т/2, в зависимости от того, в какой момент полупериода тактового импульса поступает входной импульс. Задний фронт входного импульса по вл етс  на выходе устройства с задержкой, также наход щейс  в интервале О-Т/2.
С помощью предложенного устройства (использу  его в качестве одного раз- р да)можно строить регистры сдвига любой разр дности. На выходе второго и всех последующих разр дов регистра сдвига входной импульс по вл етс  с задержкой Т/2 по отношению к входному импульсу на выходе предьщущего разр да .
313815994

Claims (1)

  1. Формула изобретени устройства, отличающеес 
    тем, что, с целью упрощени  и повышеУстройство дл  сдвига импульсов,ни  быстродействи  устройства, в него
    содержащее первый и второй 1)-триггеры, jвведен мажоритарный элемент, входы
    информационные входы которых  вл ют-которого соединены соответственно с
    с  информационным входом устройства,информационным входом устройства и
    а пр мой и инверсный тактовые входыпр мыми выходами первого и второго
    первого и второго D-триггеров соот-D-триггеров, а выход  вл етс  выходом
    ветственно  вл ютс  тактовым входомустройства ,
SU863999345A 1986-01-02 1986-01-02 Устройство дл сдвига импульсов SU1381599A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU863999345A SU1381599A1 (ru) 1986-01-02 1986-01-02 Устройство дл сдвига импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU863999345A SU1381599A1 (ru) 1986-01-02 1986-01-02 Устройство дл сдвига импульсов

Publications (1)

Publication Number Publication Date
SU1381599A1 true SU1381599A1 (ru) 1988-03-15

Family

ID=21213401

Family Applications (1)

Application Number Title Priority Date Filing Date
SU863999345A SU1381599A1 (ru) 1986-01-02 1986-01-02 Устройство дл сдвига импульсов

Country Status (1)

Country Link
SU (1) SU1381599A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Будинский Я, Логические цепи в цифровой технике. М, Св зь, 1977, с. 162. Авторское свидетельство СССР № 1086459, кл. G 11 С 19/00, 1981. *

Similar Documents

Publication Publication Date Title
KR100214399B1 (ko) 고속 동기 카운터 회로
SU1381599A1 (ru) Устройство дл сдвига импульсов
KR900002638A (ko) 샘플홀드회로
SU1695389A1 (ru) Устройство дл сдвига импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1503068A1 (ru) Устройство дл распределени и задержки импульсов
SU1086459A1 (ru) Устройство дл сдвига импульсов
SU1642459A1 (ru) Устройство дл синхронизации сигналов
SU1050114A1 (ru) Распределитель импульсов
SU1383472A1 (ru) Временный селектор импульсов
SU1174919A1 (ru) Устройство дл сравнени чисел
SU1506531A1 (ru) Устройство дл вычитани и выделени импульсов
SU1200401A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1432496A1 (ru) Многоканальное устройство дл ввода информации
SU1370751A1 (ru) Формирователь импульсов
SU684710A1 (ru) Фазоимпульсный преобразователь
SU1140234A2 (ru) Генератор последовательности импульсов
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU1713093A1 (ru) Устройство дл задержки импульсов
SU1283962A1 (ru) Синхронное счетное устройство
SU363112A1 (ru) ВСЕСОЮЗНАЯ j T:H'i.c-:;X';:rr-HAfi
SU1195450A2 (ru) Преобразователь кода
SU786007A1 (ru) Устройство запрета
SU1170600A1 (ru) Устройство дл временного разделени двух импульсных сигналов