SU1370751A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1370751A1
SU1370751A1 SU864104826A SU4104826A SU1370751A1 SU 1370751 A1 SU1370751 A1 SU 1370751A1 SU 864104826 A SU864104826 A SU 864104826A SU 4104826 A SU4104826 A SU 4104826A SU 1370751 A1 SU1370751 A1 SU 1370751A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
bus
signal
Prior art date
Application number
SU864104826A
Other languages
English (en)
Inventor
Борис Григорьевич Шаров
Богдан Антонович Швед
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU864104826A priority Critical patent/SU1370751A1/ru
Application granted granted Critical
Publication of SU1370751A1 publication Critical patent/SU1370751A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени  - расширение функциональных возможностей - достиг аетс  за счет обеспечени  как режима формировани  одиночного импульса, так и режима формировани  серий импульсов. Дл  этого в устройство, содержащее первый элемент И 1, первый триггер 2, второй трип ер- 5, шину 10 управлени , шину 12 тактовых импульсов и выходную шину 13, дополнительно введены коммутатор 3, элемент ИЛИ- НЕ 4, второй элемент И 6, элемент ИЛИ 7, счетчик импульсов В, третий триггер 9 и шина 11 режима. При работе устройства на выходной шине 13 формируетс  очередна  сери  выходных импульсов, прерываема  подачей следующего сигнала на шину 10 управлени . 1 ил. Ф (Л

Description

00
ел
1
137075
Изобретение относитс  к импульсной технике и может быть исиользо- вано в устройствах автоматики и вычислительной техники.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  как режима формировани  одиночного импульса, так и режима формировани  сррии импульсов.
На чертеже приведена электрическа  функциональна  схема устройства. Формирователь импульсов содержит первый элемент И 1, первый триггер 2, коммутатор 3, элемент lUIH-HE 4, второй триггер 5, второй элемент И 6, элемент 11ПИ 7, счетчик 8 импульсов, третий триггер 9, шину 10 управлени , шину 11 режима, шину 12 тактовых импульсов и выходную шину 13. Первый - третий триггеры - D-типа, коммутатор представл ет собой элемент 2-2И-2ИЛИ с инверсным первым управл ющим входом. При этом шина 12 соединена с первым входом элемента И 1 и с С-входом триггера 5, шина 10 - с первым входом элемента ИЛИ 7 и с первым информационным входом коммутатора 3, первый и второй управл ющие входы которого соединены с -о- рым входом элемента ИЛИ 7 и с шиной 11, выход коммутатора 3 соединен с С-входом триггера 2, пр мой выход которого соединен с первым входом эле - мента И 6, выход которого соединен с D-входом триггера 5, инверсный выход триттера 5 соединен с вторым информационным входом коммутатора 3 и с вторым входом элемента И 1, выход которого соединен с С-входом счетчика 8, инверсный выход триггера 9 соединен с первым входом элемента Ш1И-НЕ 4, выход которого подключен к S-входу триггера 2, к второму входу элемента И 1 и к R-входу счетчика 8, выход которого соединен с R- входом трихтера 9, С-вход которого соединен с выходом элемента ИШ1 7, пр мой выход трип ера 5 соединен с
R-вуодом триггера
с вторым входом
элемента ИЛИ-НЕ 4 и с шиной 13, D- входы триггеров 2 и 9 соединены с шиной 1.
Устройство работает следующим образом .
В исходном состо нии триггеры 2, 5, 9 и счетчик 8 наход тс  в нулевом состо нии (средства установки в исходное состо ние не показаны). На
5
0
5
0
5
0
5
0
5
12
инверсном выходе тригтера 9 присутствует единичный сигнал, поступающий на входы элементов 4 и 7, а также на вход сброса счетчика 8. В результате на выходе элемента 4 присутствует нулевой сигнал, поступающий на S-вход триггера 5, а счетчик 8 удерживаетс  в нулевом состо нии. Кроме того, на К-входе триггера 2 присутствует нулевой сигнал с пр - мог о выхода триггера 5.
В режиме формировани  одиночного выходного импульса на шине 11 присутствует нулевой сигнал, блокирующий передачу сигнала через элемент 7 и подключающий шину 10 к С-входу триггера 2. После поступлени  сигнала на шину 10 переключаетс  триггер 2. Единичный сигнал с выхода трип-ера 2 поступает на вход элемента 6, на другом входе которого присутствует единичный сигнал с выхода триггера 9.
Сигнал с выхода элемента 6 поступает на D-вход триггера 5. После по влени  очередного тактового импульса на шине 12 триггер 5 устанавливаетс  в единичное состо ние.Сигнал с пр мого выхода триггера 5 поступает на шину 13 и на R-вход триггера 2, сбрасыва  его в исходное состо ние. Сигнал с инверсного выхода триггера 5 поступает на второй управл ющий вход коммутатора 3. Поскольку на шине 11 присутствует нулевой сигнал, то после поступлени  сигнала с инверсного выхода триггера 5 сигнал на выходе коммутатора 3 сформирован не будет. Нулевой сигнал с выхода триггера 2 через элемент 6 поступает на D-вход триггера 5, который после по влени  следующего тактового импульса на шине 12 сбрасываетс  в исходное нулевое состо ние, и формирование выходного импульса на шине 13 заканчиваетс . При этом снимаетс  единичный сигнал сброса с R- входа триггера 2. Дальнейша  работа устройства осуществл етс  аналогично описанному.
В режиме формировани  серии выходных импульсов на шине 11 устанавливаетс  единичный сигнал. При этом инверсный выход триггера 5 подключаетс  через коммутатор 3 к С-входу триггера 2, а шина 10 через элемент 7 - к С-входу триггера 9- После поступлени  сигнала на шину 10 на выхо313
де элемента 7 по вл етс  сш иал, по переднему фронту KOTopoi o переключаетс  триггер 9. На инверсном выходе тригтера 9 по вл етс  нулевой сигнал, поступающий на вход элемента А, на другом входе которого также присутствует нулевой сигнал с выхода триггера 5. В результате па выходе элемента 4 формируетс  единичный сиг нал, поступающий на S-вход триггера 2 и устанавливающий последний в единичное состо ние. Одновременно нулевой сигнал с инверсного выхода триггера 9 поступает на вход элемен- та 6, блокиру  по вление единичного сигнала на D-входе триггера 5. Кроме того, при по влении нулевог О сигнала на инверсном выходе триггера 9 снимаетс  сигнал сброса счетчика 8,удер живающий егю в нулевом состо нии.При по влении очередного тактового импульса на шине 12 триггер 9 подтверждает свое исходное нулевое состо ние Поскольку на входе элемента 1 присут ствует единичный сигнал с инверсного выхода триггера 5, то по мере по влени  тактовых импульсов на шине 12 на выходе ei-o формируютс  единичные сигналы, по переднему фронту которых счетчик 8 измен ет свое состо ние. После поступлени  п-го тактово1 о импульса на выходе счетчика 8 по вл етс  единичный сигнал, сбрасывающий триггер 9 в исходное нулевое состо ние . На его инверсном выходе по вл етс  единичный сигнал, снимаетс  сигнал с S-входа триггера 2, на D-вход триггера 5 поступает единичный сиг
нал с выхода триггера 2 через элемент 6, а счетчик 8 обнул етс . По переднему фронту следующего тактового импульса триггер 5 устанавливаетс  в единичное состо ние и на щи- не 13 по вл етс  выходной сигнал.По сигналу с пр мого выхода триггера 5 сбрасываетс  триггер 2 и на D-входе триппера 5 по вл етс  нулевой сигнал . По переднему фронту следующего тактового импульса триггер 5 сбрасываетс  в исходное нулевое состо ние. При этом снимаетс  единичный сигнал с R-входа триггера 2, а на С-входе триггера 2 по вл етс  сиг нал, по переднему фронту которого осуществл 
етс  переключение триггера 2. По пе реднему фронту очередного тактового импульса переключаетс  триггер 5. На его пр мом выходе по вл етс  им
314
пульс, поступающий на шину 13, а также сбрасывающий триггер 2 в нулевое состо ние. В результате на шине 13 формируетс  сери  выходных ИМПУЛЬСОВ .
г ю ff -20 . -25 -JQ 35
40
45
50
55
По переднему фронту следующего сигнала, поступающег о по шине 10 через элемент 7 на С-вход триггера 9, последний устанавливаетс  в единичное состо ние. На инверсном выходе тригтера 9 по вл етс  нулевой си1 на-Г1, поступающий на входы элементов 4 и 6. На выходе элемента 6 формируетс  нулевой сигнал, поступающий на D-вход триггера 5 и блокирующий его установку в единичное состо ние, а следовательно, и по вление выходных импульсов на шине 13. После сброса триггера 5 в нулевое состо ние сиг-нал с его пр мого выхода поступает на вход элемента 4. При наличии нулевого сигнала на инверсном выходе триггера 9 на выходе элемента 4 по вл етс  единичный сигнал, D соответствии с которым устанавливаетс  тригг ер 2. Одновременно еди- П1чный сигнал с инверсного выхода трИ1 гера 5, поступающий на вхрд элемента 1, разрешает прохождение тактовых сигналов на С-вход счетчика 8. В соответствии с тактовыми импульсами , поступающими по шине 12, счетчик 8 измен ет свое состо ние. После поступлени  очередног о тактового иЫпуль- са на выходе счетчика 8 по вл етс  сигнал, сбрасывающий триггер 9 в нулевое состо ние. На инверсном выходе триггера 9 формируетс  единичный сигнал , который сбрасывает счетчик 8, снимает сигнал с S-входа триггера 2, на D-вход триггера 9 поступает единичный сигнал с выхода триггера 2 через элемент 6. По переднему фронту очередного тактового импульса переключаетс  триггер 5, на его пр мом выходе по вл етс  импульс, сбрасывающий триггер 2 и поступающий на шину 13.
Дальнейша  работа устройства осуществл етс  аналогично описанному. В результате на выходной шине устройства формируетс  очередна  сери  выходных импульсов, прерываема  подачей следующего сигнала на шину управлени .
513

Claims (1)

  1. Формула изобретени  Формирователь импульсов, содержащий первый триггер, D-вход которого соединен с шиной логической единицы, R-вход - с пр мым выходом второго триггера, С-вход которого соединен с шиной тактовых импульсов и с первым входом первого элемента И, шину управлени  и выходную шину, о т л и- ча-ющийс  тем, что, с целью расширени  функциональных возможностей , в него введены коммутатор,элемент ИЛИ, элемент ИЛИ-НЕ, второй элемент И, счетчик импульсов, шина режима.и третий триггер, D-вход которого соединен с шиной логической единицы, С-вход - с выходом элемента ИЛИ, первый вход которого соединен с шиной управлени  и с первым информационным входом коммутатора, второй вход - с шиной режима и с
    0
    75
    5
    0
    16
    первым и вторым управл ющими входами коммутатора, выход которого соединен с С-входом первого триггера, пр мой выход которого соединен с первым входом второго элемента И, выход которого соединен с D-входом второго триггера, второй вход с R-BXO- дом счетчика импульсов, с первым входом элемента ИЛИ-НЕ, выход которого подключен к S-входу первого триггера, и с инверсным выходом третьего триггера, R-вход которого соединен с выходом счетчика импульсов, С-вход которого соединен с выходом первого элемента И, второй вход которого соединен с вторым информационным входом коммутатора и с инверсным выходом второго триггера, пр мой выход которого соединен с вторым входом элемента ИЛИ-НЕ и с выходной шиной .
SU864104826A 1986-08-12 1986-08-12 Формирователь импульсов SU1370751A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864104826A SU1370751A1 (ru) 1986-08-12 1986-08-12 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864104826A SU1370751A1 (ru) 1986-08-12 1986-08-12 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1370751A1 true SU1370751A1 (ru) 1988-01-30

Family

ID=21251771

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864104826A SU1370751A1 (ru) 1986-08-12 1986-08-12 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1370751A1 (ru)

Similar Documents

Publication Publication Date Title
SU1370751A1 (ru) Формирователь импульсов
SU1370750A1 (ru) Устройство тактовой синхронизации
SU1451840A1 (ru) Устройство дл формировани импульсов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU437208A1 (ru) Синхронизатор импульсов
SU1510074A1 (ru) Устройство дл синхронизации импульсов
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1173535A1 (ru) Расширитель импульсов
SU1187255A1 (ru) Формирователь импульсов,синхронизированных тактовой частотой
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU1064446A1 (ru) Селектор широтно-импульсных сигналов
SU1374418A1 (ru) Устройство дл задержки импульсов
SU875611A1 (ru) Селектор импульсов по длительности
SU839034A1 (ru) Формирователь импульсов
SU624357A1 (ru) Формирователь синхронизированных импульсов
SU1599976A1 (ru) Устройство тактовой синхронизации
SU786007A1 (ru) Устройство запрета
SU1443154A1 (ru) Устройство дл контрол импульсов
SU1200401A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1148105A1 (ru) Устройство дл синхронизации импульсов
SU1261097A1 (ru) Устройство дл контрол генераторов импульсов
SU739727A1 (ru) Селектор широтно-импульсных сигналов
SU911713A1 (ru) Устройство фиксации середины видеоимпульса
SU544120A1 (ru) Устройство дл синхронизации импульсов