SU1086459A1 - Устройство дл сдвига импульсов - Google Patents

Устройство дл сдвига импульсов Download PDF

Info

Publication number
SU1086459A1
SU1086459A1 SU813333412A SU3333412A SU1086459A1 SU 1086459 A1 SU1086459 A1 SU 1086459A1 SU 813333412 A SU813333412 A SU 813333412A SU 3333412 A SU3333412 A SU 3333412A SU 1086459 A1 SU1086459 A1 SU 1086459A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
inputs
main
Prior art date
Application number
SU813333412A
Other languages
English (en)
Inventor
Валерий Дмитриевич Паньков
Анатолий Викторович Тюленев
Георгий Игнатьевич Ильин
Владимир Викторович Выгодский
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU813333412A priority Critical patent/SU1086459A1/ru
Application granted granted Critical
Publication of SU1086459A1 publication Critical patent/SU1086459A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к автомати ке и « 1числительной технике и может быть использовано при проектиро вании устройств управлени , в част ности электронных линий задержки. Известен сдвигающий регистр дл  сдвига импульсов, в котором используетс  Т.К-триггер на каждай разр д регистра. В таком регистре I- и Квхода каждого последующего 1К-триггера соединены соответственно с пр ьмм и инверсным выходами предыд5тцег .о 1К-триггера ij . Недостатком данного регистра  вл етс  невозможность сдвига импульсов на врем , меньшееt чем период следовани  тактовых импульсов. Наиболее близким к изобретению  вл етс  регистр сдшга, построеншд на D-триггерах, В этом регистре пр  мой выход преф1дущего триггера соединен с D-входом последукжего триггера . Тактовые (сдвигающие) импульсы подаютс  на С-входа всех триггеров . D-вход первого триггера  вл етс  входом регистра 2j . Нед(остатком этого регистра  вл етс  ограниченна  точность устройства , поскольку в нем возможен только сдвиг импульсов, длительность которых кратна Т на врем  кра ное Т, где Т - период следовани  тактовых импульсов. Цепь изобретени  - повышение точ ности устройства за счет возкюжности импульсов, длительность которых не менее Т и кратна Т/2 , на врем  кратное Т/2 (где Т - пери од следовани  тактовых импульсов дпительностью Т/2). Поставленна  цель достигаетс  тем, что в устройство дл  сдвига им пульсов, содержащее в каждом разр де основной 1 -триггер, С-вход которого соединен с тэктсвой шиной, а 1 -вход основного триггера первого разр да  вл етс  информационным вхо дом устройства, введены в каждом ра р де дополнительный D-триггер с инверсным С-входом, три элемента И, элементы ИЛИ,ЗАПРЕТ и RS-триггер, причем С- и D-входы дополнительного D-триггера соединены с соответствуК1циь« входами основного D-триггера, пр мой выход основного и инверсный 1ход дополнительного D-триггеров подключены к входам дервого элемент И, а инверсный выход основного и пр мой выход дополнительного D-триг 592 геров подключены к входам второго элемента И, выходы первого и второго элементов И соединены с входами элемента ИЛИ, выход которого соединен с первым входом третьего элемента И и входом элемента ЗАПРЕТ, инверсный вход которого и второй вход третьего элемента И соединены с D-входом основного ,В-триггера , выходы третьего элемента И и элемента ЗАПРЕТ соединены с S- и R-входами RS-триггера соответственно , пр мой выход RS-триггера каждого разр да, кроме последнего, соединен с D-входом основного D-триггера ИОследукнцего разр да, пр мой выход RS-триггера последнего разр да  вл етс  выходом устройства. На чертеже представлена функциональна  схема устройства дл  сднига и aIyльcoв. Каждый разр д устройства содержит основной D-триггер 1, выполненшлй ,например, на шести элементах И-НЕ, дополш1тельный D-триггер 2 с инверсным С-входом, выполненный, например, на шести элементах ИЛИ-НЕ, причем Триггер 1. срабатывает по перепаду О-, а триггер 2 - по перепаду 1-0 импульсов на С-входе, элементы И 3 и 4, элемент ИЛИ 5, элемент И 6, элемент ЗАПРЕТ 7, RS-триггер 8, тактовую шину 9, входную шину IО и выходную шину 1). С- и D-входы основного 1 и дополнительного 2 триггеров объединены и  вл ютс  соответственно тактовой 9 и входной 10 шинами, пр мой выход основного и инверсный выход дополнительного D-триггеров подключены к входам первого элемента И 3, а инверсный выход основного и 1ФЯМОЙ выход дополнительного D-триг- ., геров подключены к входам второго элемента И 4, выходы первого и второго элементов И соединены с входами элемента ИЛИ 5, выход которого соединен с первым входом третьего ЭJ-eмeнтa И 6. и пр мым входом элемента ЗАПРЕТ 7,инверсный вход которого и второй вход третьего элемента И соединены с D-входом основного 1 -триггера 1, выходы третьего элемента И 6 и элемента ЗАПРЕТ 7 соединены с S- и R-входами RS-триггера 8 соответственно, пр мой выход RS-триггера 8  вл етс  выходной шиной II. Входна  шина 10 первого разр да  вл етс  входом устройст ва, а входные шины 10 остальных разр дов соединены с выходным шинами 11 предыдущих разр дов. Выходка  шина 1I последнего разр да  вл етс  выходом устройства. Устройство работает следующим об разом, В исходном состо нии триггеры 1 2 и :8 наход тс  в нулевом состо нии ( цепи установки в исходное состо ние не показаны). Предположим, что передний фронт входного импульса совпадает с еданичным полупериодом тактовых импульсов . В этом случае по зaднe qr фронту (перепаду 1-0) тактового импульса перекшочаетс  триггер 2, что приводит к по влению нулевого уровн  на его инверсном выходе и единичного уровн  на пр мом выходе Таким образом, на входах элемента 4 по вл ютс  два единичных сигнала , что чфиводи к по влению единйчиого сигнала на его олходе. Это;т единичный сигнал поступает через элемент 5 на вхо/фл элементов 6 и 7 что вызывает по вление единичного сигнала на з(1ходе элемента б,так как на втором входе элемента б присутствует единичный сигнал входного импульса. С выхода элемента 6 едй{шчный сигнал поступает иа S-взеод триггера 8 и переключает последний в еданичное состо ние,т.е. на выходе первого разр да сдвигающего регистра по вл етс  едкничшй сигнал По переднему фронту (перепад 0-1) следующего тактового импульса триггер I установитс  в единичное состо гейе . Если передний фронт входного импульса ,совпадает с нулевым полупериодом тактовых импульсов, то по переднему фронту следующего тактового импульса переключаетс  триггер 1, что приводит к по влению нулевого уровн  на его инверсном выходе и единичного уровн  на пр мом выходе. Таким образом, на входах элемента 3 по вл ютс  два единичных сигнала, что приводит к по в лению единичного сигнала на его выходе . Этот единичный сигнал поступа ет через элемент 5 на входы элементов б и 7, что вызывает по вление е ничного сигнала на выходе элемента 6, так как на его втором входе при сутствует, единичный сигнал входного импульса. С выхода элемента б единичный сигнал поступает на S-вход триггера 8 и устанавливает последний в единичное состо ние, т.е. на выходе первого разр да сдвигающего регистра по вл етс  единичный сигнал . По заднему фронту тактового импульса установитс  в единичное состо ние триггер 2. По окончании входного импульса, если его задний совпадает с нулевым полупериодом тактового импульса , по переднему фронту следующего тактового импульса происходит переключение триггера I в нулевое состо ние, что приводит к сн тию единичного сигнала с пр мого выхода этого триггера и по влению единичного сигнала на его инверсном выходе . На входах элемента 4 присутствует два единичных сигнала, что приводат к по влению единичного сигнала на его выходе. Этот единичный сигиал поступает через элемент 5 на вход элементов б и 7, что вызывает по вление единичного сигнала на выходе элемента 7, так как на втором его входе присутствует нулевой сигнал входного импульса. С выхода элемента 7 еда{ничный сигнал поступает на R-вход триггера 8 и переключает последний в нулевое состо ние, т.е. на выходе первого разр да сдшгак цего регистра по вл етс  нулевой сигнал . По заднему фронту следующего тактового импульса переключаетс  в нулевое состо ние триггер 2, что вызывает такую комбинацию сигналов на входах элементов 3 и 4,что на их выходах формируютс  нулевые сигналы . Эти сигналы на выходе элемента 5 форьируют также нулевой сигнал, что приводит к по влению нулевых сигналов на S- и R-входах триггера 8 и,таким .образом, первый разр д сдвигающего регистра будет подготовлен к приему следующего входного импульса . Бели задний фронт входного импульса совпадает с единичным полупериодом тактового импульса, то по заднему фронту тактового импульса происходит переключение триггера 2 в нулевое состо ние, что приводит к сн тию единичного сигнала с пр мого выхода этого триггера и по влению единичного сигнала на его инверсном выходе . На входе элемента

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СДВИГА ИМПУЛЬСОВ, содержащее в каждом разряде основной D-триггер, С-вход которого соединен с тактовой шиной, а D-вход основного триггера первого разряда является информационным входом устройства, отлич ающеес я тем,что, с целью повышения точности устройства при сдвиге импульсов, длительность которых не менее
    Т и кратна Т/2, на время кратное Т/2 (где Т - период следования тактовых импульсов длительностью Т/2), в него введены' в каждом разряде дополнительный D-триггер с инверсным С-вхо— дом, три элемента И, элементы ИЛИ, ЗАПРЕТ и RS-триггер; причем С- и D-входа дополнительного D-триггера соединены с соответствующими входами основного D-триггера, прямой выход основного и инверсный выход дополнительного D-триггеров подключены к входам первого элемента И, а инверсный выход основного и прямой выход дополнительного D-триггеров подключены к входам второго элемента И, выходы первого и второго элементов И соединены с входами элемента ИЛИ, выход которого соединен с первым входом третьего элемента И и пряьым входом элемента ЗАПРЕТ,инверсный вход которого и второй вход третьего элемента И соединены с D-входом основного D-триггера, выхода третьего элемента И и элемента ЗАПРЕТ соединены с S- и R-входамн RS-триггера соответственно, прямой выход RS-триггера каждого разряда, кроме последнего, соединен с D-входом основного D-триггера последующего разряда, прямой выход RS-триггера последнего разряда является выходом устройства.
SU813333412A 1981-09-04 1981-09-04 Устройство дл сдвига импульсов SU1086459A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813333412A SU1086459A1 (ru) 1981-09-04 1981-09-04 Устройство дл сдвига импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813333412A SU1086459A1 (ru) 1981-09-04 1981-09-04 Устройство дл сдвига импульсов

Publications (1)

Publication Number Publication Date
SU1086459A1 true SU1086459A1 (ru) 1984-04-15

Family

ID=20975127

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813333412A SU1086459A1 (ru) 1981-09-04 1981-09-04 Устройство дл сдвига импульсов

Country Status (1)

Country Link
SU (1) SU1086459A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2718827C1 (ru) * 2019-12-06 2020-04-14 Гарри Романович Аванесян Устройство упреждающего временного сдвига импульсов (варианты)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Каган Б.М., Каневский М.Н, Цифровые вычислительные машины cHcTei-ы. М., Энерги , 1974, с. 196. 2. Будннскйй Я. Логические цепи в циУрровой технике. М., Св зь, 1977, с. 162, 221,222 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2718827C1 (ru) * 2019-12-06 2020-04-14 Гарри Романович Аванесян Устройство упреждающего временного сдвига импульсов (варианты)

Similar Documents

Publication Publication Date Title
ATE84165T1 (de) Logische schaltung mit zusammengeschalteten mehrtorflip-flops.
SU1086459A1 (ru) Устройство дл сдвига импульсов
SU1381599A1 (ru) Устройство дл сдвига импульсов
SU805415A1 (ru) Регистр сдвига
SU1522383A1 (ru) Цифровой генератор импульсов
SU892697A1 (ru) Селектор импульсов по длительности
SU1174919A1 (ru) Устройство дл сравнени чисел
SU1053291A1 (ru) Реверсивный счетчик импульсов с параллельным переносом
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU1277387A2 (ru) Делитель частоты следовани импульсов
SU911718A2 (ru) Селектор импульсов по длительности
SU1050114A1 (ru) Распределитель импульсов
SU1706027A1 (ru) Селектор импульсов по длительности
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU1173549A1 (ru) Распределитель уровней
SU1081803A1 (ru) Счетчик
SU1510092A1 (ru) Преобразователь кода Миллера
SU1076950A1 (ru) Регистр сдвига
SU1594528A1 (ru) Устройство дл умножени на посто нную величину
SU1621155A1 (ru) Устройство дл подавлени дребезга контактов @ выключателей
SU864584A1 (ru) Многоканальный счетчик импульсов
SU400034A1 (ru) УСТРОЙСТВО дл УПРАВЛЕНИЯ РЕВЕРСИВНЫМ СЧЕТЧИКОМ
SU1115225A1 (ru) Преобразователь код-временной интервал
RU2029355C1 (ru) Устройство для определения кодовых комбинаций
SU961151A1 (ru) Недвоичный синхронный счетчик