SU1115225A1 - Преобразователь код-временной интервал - Google Patents
Преобразователь код-временной интервал Download PDFInfo
- Publication number
- SU1115225A1 SU1115225A1 SU833591031A SU3591031A SU1115225A1 SU 1115225 A1 SU1115225 A1 SU 1115225A1 SU 833591031 A SU833591031 A SU 833591031A SU 3591031 A SU3591031 A SU 3591031A SU 1115225 A1 SU1115225 A1 SU 1115225A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- code
- inputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
ПРЕОБРАЗОВАТЕЛЬ КОД - ВРЕМЕННОЙ ИНТЕРВАЛ, содержащий RS -триггер , первый вход которого соединен с входной шиной, первый и второй элементы И, счетчик импульсов, тактовый вход которого соединен с выходом первого элемента И, регистр, элемент сравнени кодов, входы которого соответственно соединены с выходами регистра и счетчика импульсов, и генератор импульсов, выход которого соединен с первым входом первого элемента И, отличающийс тем. что, с целью повышени точности и надежности преобразовани , в него введены первьп, второй и третий Ъ триггеры , при этом информационный вход первого 15 -триггера соединен с выходом RS-триггера, пр мойвыход с информационным входом второго О-триггера, а инверсный выход - с входами обнулени счетчика импульсов и третьего I) -триггера, информационный вход которого соединен с выходом элемента сравнени кодов, пр мой выход - с вторым входом RS-триггера и входом обнулени второго 1) -триггера, а инверсйый вькод - с первым входом второго элемента И, выход которого подключен к выходной шине, а второй (Л С вход - к второму входу первого элемента И и выходу второго D -триггера, тактовый вход которого соединен с тактовыми входами первого и третьего ТЗ-триггеров и выходом генератора импульсов, причем вход разрешени записи информации регистра соединен с входной шиной преобразовател , а входы установки - с соответствующими шинами входного -кода.
Description
Изобретение относитс к автомати ке и вычислительной технике и может быть использовано в устройствах преобразовани и кодировани информации а также в качестве узла формировани сигнала длительности работы цифровых (генераторов импульсов и функциональных преобразователей.
Известен программируемый преобразователь код - временной интервал, содержащий генератор импульсов, выхо которого через первый элемент И соединен с счетным входом счетчика импульсов, входы которого соединены с соответствуюЕ ими выходами регистра а выход - с первым входом триггера, второй элемент И, первый вход которого соединен с выходом первого элемента И, второй вход - с инверсным выходом триггера, а выход - с первым входом генератора импульсов, второй вход которого соединен с входной шиной l ,
Однако данный преобразователь имеет сложную техническую реализацию генератора импульсов, обеспечивающего прив зку своего первого выходного импульса к переднему фронту импульса запуска. Кроме того, он работает ненадежно из-за практически одновременного по влени первого счетчика импульса на входе счетчика при сн тии сигнала разрешени записи информации, в результате чего происход т сбои в его работе. .
Наиболее близким по технической сущности к изобретению вл етс преобразователь код - временной интервал , содержащий RS-триггер, первый вход которого соединен с входной шиной, первый и второй элементы И, счетчик импульсов, тактовьш вход которого соединен с выходом первого элемента И, регистр, элемент сравнени кодов, входы которого соответственно соединены с выходами регистра и счетчика импульсов, и генератор импульсов, выход которого соединен с первыми входами первого и второго элементов И, второй вход второго элемента И соединен с входом обнулени RS -триггера и вьжодом элемента сравнени кодов L21.
Недостаток известного преобразовател заключаетс в том, что в результате рассогласовани фаз выходных импульсов генератора и импульса запуска, преобразовател возникает
ошибка в формировании длительности временного интервала, что снижает точность преобразовани .
Из-за неидентичности переключающих моментов триггеров счетчика при некоторых комбинаци х кода преобразовани на выходе элемента сравнени кодов формируютс короткие ложные импульсы окончани формировани временного интервала, что снижает надежность преобразовател в работе и делает малодостоверными результаты преобразовани при изменении, например , напр жени питани элементов преобразовател или при изменении (Климатических условий эксплуатации.
Кроме того, при нулевой комбинации кода преобразовани на выходе элемента сравнени кодов формируетс единичный уровень, который блокирует триггер от включени внешним импульсом запуска преобразовател и разрешает прохождение импульсов с выхода генератора через второй элемент И на выход устройства в течение времени , пока в регистре не по вл етс код, отличный от нулевого. Это требует прин ти специальных мер дл предотвращени сбойных ситуаций в устройствах, в состав которых может входить преобразователь.
Цель изобретени - повьпиение точности и надежности преобразовани .
Поставленна цель достигаетс тем, что в преобразователь код - временный интервал, содержащий RS-триггер , первый вход которого соединен с входной шиной, первый и второй элементы И, счетчик импульсов, тактовый вход которого соединен с выходом первого элемента И, регистр, элемент сравнени кодов, входы которого соответственно соединены с выходами регистра и счетчика импульсов, и генератор импульсов, выход которого соединен с первым входом первого элемента И, введены первый, второй и третий D -триггеры, при этом информационный вход первого Т) -триггера соединен с выходом RS-триггера, пр мой выход - с информационным входом второго D -триггера, а инверсный выход - с входами обнулени счетчика импульсов и третьего Э -триггера, информационный вход которого соединен с выходом элемента сравнени кодов, пр мой выход - с вторым входом fiS-триггера и входом обнулени второго D -триггера, а инверсный выход с первым входом второго элемента И, выход которого подключен к выходной шине, а второй вход - к второму вход первого элемента И и выходу второго Э-триггера, тактовый вход которого соединен с тактовыми входами первого итретьего 15 -триггеров и выходом генератора импульсов, причем вход разрешени записи информации регист ра соединен с входной шиной преобразовател , а входы установки - с соот ветствующими шинами входного кода. На чертеже приведена структурна схема предлагаемого преобразовател Устройство содержит генерато,р 1 импульсов,D -триггеры 2-4, элементы И 5 и 6, счетчик 7 импульсов, элемент 8 сравнени кодов, регистр 9 КЗ-триггер 10, входную шину 11 запус ка преобразовател , шины 12 входного кода и выходную шину 13 сигнала, дли тельность которого пропорциональна коду преобразовани . Выход генератора 1 импульсов сое|Динен с тактовым входом D -триггеров 2 - 4 и первым входом первого элемен та И 5, выход которого соединен с та товым входом счетчика 7 импульсов, выполненного в виде, например, двоич . ного счетчика. Выходы разр дов счетчика 7 соединены с первой группой входов сравнени элемента 8 сравнени кодов, втора группа входов кото рого соединена с соответствующими выходами регистра 9. Вход разрешени записи информации регистра 9 соединен с единичным входом R3-триггера 10 и вл етс входной шиной 11 запуска преобразовател . На шины 12 регистра 9 подаютс от внешнего устройства кодировани коды преобразовани . Выход RS-триггера 10 соединен с информационным входом первого D-триггера 2, пр мой выход которого соединен с информационным входом второго 1 -триггера 3, а инверсный с входами обнулени третьего 5 -триг гера 4 и счетчика 7. Информационный вход Э -триггера 4 соединен с выходом элемента 8, пр мой выход - с входами обнулени триггеров 3 и 10, а инверсный - с первым входом второго элемента И 6, выход которого соединен с выходной шиной 13 преобра зовател . Вторые входы элементов . И 5 и 6 соединены между собой и подключены к выходу второго D -триггера 3. Преобразователь работает следующим образом. В исходном состо нии все триггеры преобразовател и счетчик 7 обнулены. Кроме того, счетчик 7 и D -триггер 4 блокированы дополнительно высоким потенциалом, поступаю1цим на их входы обнулени с инверсного выхода - Ъ триггера 2. На входах обнулени триггеров 3 и 10 присутствует низкий потенциал пр мого выхода 1) -триггера 4. На первом входе элемента И 6 присутствует высокий потенциал с инверсного выхода Ъ -триггера 4, а на втором - низкий потенциал с пр мого выхода Ъ -триггера 3. В момент времени, произвольный по отношению к переднему фронту импульсов генератора 1, на шику 11 преобразовател поступает от внешнего устройства сигнал запуска дли- тельностью, не превышающей длительность периода частоты генератора 1, . обесйечива тем самым неизменность заносимой информации в регистр 9 в процессе преобразовани . При этом на выходе RS -триггера 10 устанавливаетс высокий потенциал, который поступает на вход Ъ -триггера 2, выполн ющего функции элемента прив зки импульса запуска преобразовател к импульсам генератора 1. Ближайшим фронтом импульса генератора 1 Т)-триггер 2 измен ет свое состо ние, разблокиру счетчик 7 и 15-триггер 4, и устанавливает на входе D-триггера 3 также высокий потенциал. Cлeдyюuд м фронтом импульса генератора 1 D-триггер 3 измен ет свое состо ние с низкого потенциала на высокий, разблокиру элементы И 5 и 6. При этом на тактовый вход счетчика 7 поступает первый счетный импульс с выхода генератора 1, а на ввэпсоде элемента 6 устанавливаетс высокий потенциал , длительность которого опреде ет формируемый временной интервал. В момент равенства текущего кода счетчика 7 и регистра 9 на выходе элемента 8 совпадени кодов по вл ет высокий потенциал, который поступает на вход D-триггера 4, выполн ющего функции синхронизатора окончани временного интервала и одновреенно схемы защиты от помех (коротких импульсов, по вл ющихс на вьосоде элемента 8 в моменты переюпочени счетчика 7 при некоторых комбинащшх . . S1 кода преобразовани ). Задержка сигнала равенства кодов до прихода очередного импульса генератора 1 на тактовый , вход Т) -триггера 4 обеспечивает точное преобразование записанного в регистр 9 кода во временной интервал Сигналом с пр мого выхода D -триггера 4 обнул ютс триггеры 3 и 10, а с инверсного закрываетс элемент И 6, на вькоде которого устанавливаетс низкий потенциал. При этом, после обнулени R3 -триггера 10 на входе В-триггера 2 устанавливаетс низкий потенциал и ближайшим передним фронтом импульса генератора 1 3) -триггер 2 приводитс в исходное состо ние, обнул счетчик 7 и 15-триггер 4. На этом цикл преобразовани кода, записанного в регистр 9, заканчиваетс и устройство готово к дальнейшей работе. Задержка начала формировани временного интервала по. отношению к переднему фронту импульса запуска не превышает длительность периодов частоты генератора 1, а задержка приведени преобразовател в исходное 56 состо ние (после момента времени, соответствующего окончанию формировани временного интервала) равна одному периоду. Такие задержки в начале и конце преобразовани практически не сказываютс на быстродействии преобразовател и позвол ют использовать сигналы начала и конца преобразовани (выходы)-триггеров 3 и 4) дл .оповещени периферийных устройств, в состав которых может входить преобразователь . Технико-экономический эффект от использовани изобретени заключаетс в высокой надежности, возможности работы в асинхронном режиме и высокой точности преобразовани код временной интервал. Кроме того, при нулевом коде поток импульсов окончани преобразовани на выходе отсутствует. Таким образом, дл устранени этих импульсов и вьщелени одного при наличии сигнала запуска не требуетс вводить дополнительные элементы, усложн ющие преобразователь .
Claims (1)
- ПРЕОБРАЗОВАТЕЛЬ КОД - ВРЕМЕННОЙ ИНТЕРВАЛ, содержащий RS -триггер, первый вход которого соединен с входной шиной, первый и второй элементы И, счетчик импульсов, тактовый вход которого соединен с выходом первого элемента И, регистр, элемент сравнения кодов, входы которого соответственно соединены с выходами регистра и счетчика импульсов, и генератор импульсов, выход которого соединен с первым входом первого элемента И, отличающийся тем, что, с целью повышения точности и надежности преобразования, в него введены первый, второй и третий D триггеры, при этом информационный вход первого Т> -триггера соединен с выходом R-S-триггера, прямой'выход с информационным входом второго ϋ-триггера, а инверсный выход - с входами обнуления счетчика импульсов и третьего Ί) -триггера, информационный вход которого соединен с выходом элемента сравнения кодов, прямой выход - с вторым входом RS-триггера и входом обнуления второго Ί) -триггера, а инверсйый выход - с первым входом второго элемента И, выход которого <д подключен к выходной шине, а второй вход — к второму входу первого элемента И и выходу второго D -триггера, тактовый вход которого соединен с тактовыми входами первого и третьего Ώ-триггеров и выходом генератора импульсов, причем вход разрешения записи информации регистра соединен с входной шиной преобразователя, а входы установки — с соответствующими шинами входного -кода.ί
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833591031A SU1115225A1 (ru) | 1983-05-13 | 1983-05-13 | Преобразователь код-временной интервал |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833591031A SU1115225A1 (ru) | 1983-05-13 | 1983-05-13 | Преобразователь код-временной интервал |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1115225A1 true SU1115225A1 (ru) | 1984-09-23 |
Family
ID=21063358
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833591031A SU1115225A1 (ru) | 1983-05-13 | 1983-05-13 | Преобразователь код-временной интервал |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1115225A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2173938C2 (ru) * | 1999-08-27 | 2001-09-20 | Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики | Таймер с контролем |
-
1983
- 1983-05-13 SU SU833591031A patent/SU1115225A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское cв щeтeльcтвo СССР К 752797, кл. Н 03 К 13/20, 26.06.78. 2. Гитис Э.И., Пискулов Е.А. Аналого-цифровые преобразователи. М., 1981, с. 168, рис. 4-56 (прототип). * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2173938C2 (ru) * | 1999-08-27 | 2001-09-20 | Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики | Таймер с контролем |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4160154A (en) | High speed multiple event timer | |
SU1115225A1 (ru) | Преобразователь код-временной интервал | |
SU1487020A1 (ru) | Устройство для синхронизации вычислительной системы | |
SU1150760A1 (ru) | Устройство дл подсчета числа импульсов | |
SU1358063A1 (ru) | Цифровой фазочастотный компаратор | |
SU1322223A1 (ru) | Цифровой измеритель отношени временных интервалов | |
SU1654980A1 (ru) | Преобразователь код-временной интервал | |
SU1679625A1 (ru) | Счетное устройство | |
SU1078613A1 (ru) | Устройство дл преобразовани кодов | |
RU1793545C (ru) | Преобразователь код - широтно-импульсный сигнал | |
SU554626A2 (ru) | Устройство дл декодировани циклических кодов | |
SU1277387A2 (ru) | Делитель частоты следовани импульсов | |
SU822348A1 (ru) | Преобразователь код-временной интервал | |
SU1529429A1 (ru) | Устройство дл защиты от дребезга контактов | |
SU1427571A2 (ru) | Преобразователь частота-код | |
SU1177879A1 (ru) | Частотно-фазовый компаратор | |
SU1485224A1 (ru) | Устройство для ввода информации | |
SU1689953A1 (ru) | Устройство дл резервировани генератора | |
SU995314A1 (ru) | Двухканальный аналого-цифровой преобразователь | |
SU993460A1 (ru) | Пересчетное устройство | |
SU1070503A1 (ru) | Преобразователь последовательности временных интервалов в цифровой код | |
SU1495995A1 (ru) | Преобразователь период-код | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1108438A1 (ru) | Устройство дл определени экстремального числа | |
SU1005031A1 (ru) | Устройство дл сравнени чисел |