SU892697A1 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
SU892697A1
SU892697A1 SU802915095A SU2915095A SU892697A1 SU 892697 A1 SU892697 A1 SU 892697A1 SU 802915095 A SU802915095 A SU 802915095A SU 2915095 A SU2915095 A SU 2915095A SU 892697 A1 SU892697 A1 SU 892697A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
inputs
bit
Prior art date
Application number
SU802915095A
Other languages
English (en)
Inventor
Юрий Алексеевич Плужников
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU802915095A priority Critical patent/SU892697A1/ru
Application granted granted Critical
Publication of SU892697A1 publication Critical patent/SU892697A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
.Изобретение относитс  к импульсной технике и может быть использовано в устройствах вычиспитепьной и измеритель ной техники. Известен селектор импульсов по дтштельности , содержащий генератор импуль- сов, элементы И, счетчик импульсов, триг геры и элемент ИЛИ 1 , Наиболее близким по технической сущ ности к предлагаемому  вл етс  селектор импульсов по длительности, содержащий генератор импульсов, элемент,ИЛИ, два элемента И, триггер, вьтход которого соединен с первым входом первого эле мента И и tS -разр дный регистр сдвига, инверсные выходы с 1-го по К-ый разр д которого соединены с входами элемен та ИЛИ, пр мые выходы с (К+1)-го по (N -1 )чый разр дь и инверсный выход N -го разр да подключены ко входам второго элемента И, один из входов которого подключен к выходу элемента ИЛИ, а Еыход - к установочному входу триггера, при этом тактовый вход регистра сдвига подключен к выходу генератора импульсов, информационный вход соединен с входной шиной и входом установки в нуль первого разр да регистра, а выход подкточен ко второму вкоау первого элемента И, выход которого соединен со счетным входам триггера и выходной щиной t2. Недостатками известных устройств  вл ютс  ограниченные функциональные возможности из-за невозможности контролировать прохождение каждого входно о импульса через селектор при ограниченном быстродействии. Цель изобретени  - расщирение функциональных возможностей при одновременном повышении быстродействи . Цепь достигаетс  тем, что в селектор импульсов по длительности, содержащий генерштор импульсов, выход которого соединен с тактовым входом N -разр дного регистра сдвига на триггерах, информационный вход которого соединен с входной шиной и входом установки в нуль первого разр да и допопнитепьный триггер, уста- 8 uofiouiibift вход KOTopor o соеданен с выходом первого элемента И, первый вход ко торого подключен к -выходу элемента ИЛИ счотный БХод - с выходом второго элемента il, а пр мой выход - с первым вхо дом второго элемента И. введены дополни телышй элемент ИЛИ и в каждый, начина  с К-го по ( N -1 )-ый разр д К «раэр /Д1 ого регистра сдвига элемент И-ИЛИ первый н второй входы которого подключе ны соответственно к пр мому и инверсно- кгу выходам дополнительного триггера, третий и четвертый входы - к пр мому выходу триггера этого же разр да и к од ному из входов дополнительного элемента ИЛИ, выход которого соединен со вторым входом второго элемента ИЛИ, п тый вход - к пр мому выходу триггера следующего разр да N -разр дного регистра сдвига, а выход - к информационному триггера следующего разр да, причем инверсный выход триггера первого рагзр ж и пр мые выходы триггеров со второго по К-ый разр д 14 -разр дного регистра сдвига под1слючены к соответствующим входам первого элемента И, а инверсные выходы с (К+1)-го по N -ый разр д соединены с соответствующими входами элемента ИЛИ. Па чертеже представлена структурна  схема предлагаемого устройства. Устройство со-держит генератор 1 импульсов , N -разр дный регистр 2 сдвига состо щий из триггеров 3-1-3-N и элементов И-И/Б 4-4- п элементы И 5 и 6, дополнительный триггер 7, элементы ИЛИ S и 9, входную шину 1О, первую и вторую выходные шины 11 и 12. Причем состо ние триггеров, при котором на пр мом выходе разрешающий (высокий) потенциал, за единичное, а состо ние триггеров, при котором на инверсном выходе разрещак ций (высогий) потенш1ал, за нулевое. Селектор работает образом В исходном состо нии генератор 1 вырабатывает тактовые импульсы, имеющие период следовани  Т, которые непрерывно поступают на тактовый вход регистра 2. Элемент 5 закрыт низкими потенциалами пр мых выходов со второго по К-ый разр д регистра 2. Элемент 6 закрыт по первому входу низким потенциалом пр мого выхода триггера 7, а по второму входу - низким потенциалом выхода элемента 9. Элемент И-ИЛИ 4-4- л закры1Ъ1 по первым входам низким потенциалом пр мого выхода триггера 7, а по третьим 97 и четвертым входам низкими потенциарами пр мых выходов триггеров разр дов с К-го по (М-1)-ый разр ды регистра 2. Входной пр моугольный положительный mvfflyльc поступает на шину 10 селектора, после чего с приходом очередного тактового импульса в первом разр де регистра 2 Запишетс  1, С приходом следующего тактового импульса единица запишетс  в первом и во втором разр дах и т.д. После прихода К тактовых импульсов в разр дах с 1-го по К-ый, запишутс  и на выходе триггера К-го разр да по витс  высокий потенциал, который через элемент 9 открывает по второму входу элемент 6. Элемент 5 остаетс  закрытым до окончани  входного импульса низким потенциалом инверсного выхода первого разр да регистра 2, а по остальным входам открываетс  высокими потенциалами пр мых выходов разр дов со 2 О по К-ый, определ ющих минимальную длительность селектируемого импульса. Элемент И-ИЛИ .4 К-го разр да откроетс  по чет вертому входу высоким потенциалом пр мого выхода триггера К-го разр да и по второму входу - высоким потенциалом инверсного выхода триггера 7, и на его выходе по витс  высокий потенциал. Следовательно , с приходом (К+1)-го тактового импульса, 1 запишетс  % в ()ый разр д регистра 2 и т.д. После того, как входной импульс закончитс  и низким входным уровнем первый разр д регистра 2 возвратитс  в исходное (нулевое) состо ние, в регистре 2 запишетс  код, соответствующий длительности входного импульса. На инверсном выходе первого разр да регистра 2 по витс  высокий потенциал, при этом элемент 5 откроетс  и установит в единичное состо ние триггер 7, Низким потенциалом инверсного выхода 7 элементы И-ИЛИ 4-4- п закрываютс  по вторым входам, а высоким потенциалом пр мого выхода триггера 7 открьгааютс  по первым входам элемента И-ИЛИ 4-4-п и элемент 6. На втходе элемента 6 по вл етс  высокий потенциал,который поступает на шину 11 селектора и формирует передний фронт выходного импульса. Элемент И-ИЛИ 4 данного разр да открываетс  по п тому входу высоким потенциалом следующего разр да, в котором записана 1 и остаетс  закрытым низким потенциалом пр мого выхода триггеа следующего разр да, решстра 2, если ходной импульс закончилс , а разр д осалс  в исходном (нулевом) состо нии. 589 В результате с приходом очередаого тактового импульса код в регистре в поспедующие разр ды регистра не переносит с , а второй разр д регистра 2 обнулит с , с приходом слетоющего тактового импульса обнулитс  следующий, третий разр д регистра 2 и т.д. После того как все разр ды в которых был запиоаи код иктульса обнул етс , иа выходе эпемента 9 установитс  низкий потенциал который закроет элемент 6, На выходе элемента 6 по витс  низкий потенциАп и :сформируетс  задний фронт выходного им- пульса, по которому триггер 7 вернетс  в исходное состо ние. Таким образом, если ддштепьность входного импульса и находитс  в пределах t TVI ti2) где (К-1); .M; Т - период тактовых импульсов; к. - число разр дов регистра сдвига определ ющих нижнюю границу селекции. Если длительность входных импульсов меньше времени t или больше Q, то эл мент 5 остаетс  закрытым хот  бы по одному из входов и такие импульсы про ,ход т через регистр сдвига 2 на шину 12 селектора. Конструктивные особенности предлагаемого технического решени  позвол ют повысить быстродействие, так как выходной селектируемый импульс формируетс  на первом выходе сразу после окончани  входного импу.льса и расширить (функциональные возможности благодар  тому, что по каждому входному импульсу на одном из выходов селектора по вл етс  соответственно выходной импульс. Одновременно новые отличительные при знаки позвол ют повысить точность воспроизведени  входного селектируемого импульса, за счет частичной компенсации потери длительности начала и конца входного селектируемого импульса, так как начало формировани  выходного импульса не св зано с наличием тактового импупь- са, а происходит в момент окончани  в о ного селектируемого импульса. 7 Ф о р :л у п а изобретен н  Селектор импульсов по длительности, содержащий генератор импульсов, выход которого соединен с тактовым входам f -разр дного регистра сдвига на триггерах , информационный вход которого соединен с входной шиной и установочным входом первого разр да, и дополнительный триггер, установочный вход которого ере- данен с выходом первого элемента И,первьШ вход которого подключен к выходу элемента ИЛИ, счетный вход - с выходом второго элемента И, а пр мый выход - с первым входом второго элемента И, о тпичаюшийс  тем, что, с целью расширени  функциональных возможностей при одновременном повышении быстродействи , в него введены дополнительный элемент ИЛИ и в каждый, начина  с К-го по (Н -1 )-ый разр д N -разр дного регистра сдвига элемент И-ИЛИ, первый и второй входы которого подключены соответственно к пр мому и инверсному выходам дополнительного триггера, третий и четвертый входы - к пр мому выходу триггера этого же разр да и к одному из входов  опопнительного эпемента ИЛИ, .выход KOTopoix соединен со вторым входом второго эпемента И, п тый вход - к пр мому выходу триггера следукадего разр да N -разр дно1Ч регистра сдвига, а выход - к инфopмaШIoннo y вхо;у триггера следующего разр да, причем инверсный выход триггера первого разр да и пр мые выходы триггеров со второго по К-ый разр д N -разр дного регистра сдвига подключены к соответствуюш.им входам первого элемента И, а инверсные выходь с (К+1)-го по М-ый разр д соединены с соответствуюш.ими входами элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 558394, кл. Н 03 К 5/18, 15.05.77. 2.Авторское свидетельство СССР по за вке N9 2697601/18-21, кл. Н 03 К 5/2О, 18.12.68.

Claims (1)

  1. Формула изобретения Селектор импульсов по длительности, содержащий генератор импульсов, выход которого соединен с тактовым входом fl -разрядного регистра сдвига на триггерах, информационный вход которого соединен с входной шиной и установочным входом первого разряда, и дополнительный триггер, установочный вход которого сре— данен с выходом первого элемента И, первый вход которого подключен к выходу элемента ИЛИ, счетный вход - с выходом второго элемента И, а прямый выход - с первым входом второго элемента И, отличающийся тем, что, с целью расширения функциональных возможностей при одновременном повышении быстродействия, в него введены дополнительный элемент ИЛИ и в каждый, начиная с К-го по (N -1 )-ый разряд N -разрядного регистра сдвига элемент И—ИЛИ, первый и второй входы которого подключены соответственно к прямому и инверсному выходам дополнительного триггера, третий и четвертый входы — к прямому выходу триггера этого же разряда и к одному из входов дополнительного элемента ИЛИ, выход которого соединен со вторым входом второго элемента И, пятый вход - к прямому выходу триггера следующего разряда N -разрядного регистра сдвига, а выход - к информационному входу триггера следующего разряда, причем инверсный выход триггера первого разряда и прямые выходы триггеров со второго по К-ый разряд N -разрядного регистра сдвига подключены к соответствующим входам первого элемента И, а инверсные выходы с (К+1)-го по М —ый разряд соединены с соответствующими входами элемента ИЛИ.
SU802915095A 1980-04-25 1980-04-25 Селектор импульсов по длительности SU892697A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802915095A SU892697A1 (ru) 1980-04-25 1980-04-25 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802915095A SU892697A1 (ru) 1980-04-25 1980-04-25 Селектор импульсов по длительности

Publications (1)

Publication Number Publication Date
SU892697A1 true SU892697A1 (ru) 1981-12-23

Family

ID=20891873

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802915095A SU892697A1 (ru) 1980-04-25 1980-04-25 Селектор импульсов по длительности

Country Status (1)

Country Link
SU (1) SU892697A1 (ru)

Similar Documents

Publication Publication Date Title
SU892697A1 (ru) Селектор импульсов по длительности
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU911718A2 (ru) Селектор импульсов по длительности
SU790241A1 (ru) Селектор импульсов по длительности
SU999166A1 (ru) Управл емый делитель частоты следовани импульсов
SU703810A1 (ru) Накапливающий сумматор
SU1136149A1 (ru) Устройство дл определени разности двух чисел
SU997240A1 (ru) Устройство задержки
SU1123032A1 (ru) Числоимпульсный квадратор
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1086459A1 (ru) Устройство дл сдвига импульсов
SU949786A1 (ru) Генератор последовательности импульсов
SU789996A1 (ru) Многоканальный цифровой коррелометр
SU696451A1 (ru) Число-импульсное множительное устройство
SU993460A1 (ru) Пересчетное устройство
SU1045398A1 (ru) Устройство выбора К из П
SU947952A2 (ru) Селектор импульсов по длительности
SU828391A1 (ru) Устройство управл емой задержкииМпульСОВ
SU1075413A1 (ru) Делитель частоты с переменным коэффициентом делени
SU868999A1 (ru) Формирователь одиночного импульса
SU752814A1 (ru) Многодекадное пересчетное устройство с управл емым коэффициентом пересчета
SU660195A1 (ru) Умножитель частоты на дробный коэффициент
SU1005026A1 (ru) Устройство дл определени количества единиц в двоичном коде N-разр дного числа
SU849468A1 (ru) Пересчетное устройство