SU997240A1 - Устройство задержки - Google Patents
Устройство задержки Download PDFInfo
- Publication number
- SU997240A1 SU997240A1 SU813331317A SU3331317A SU997240A1 SU 997240 A1 SU997240 A1 SU 997240A1 SU 813331317 A SU813331317 A SU 813331317A SU 3331317 A SU3331317 A SU 3331317A SU 997240 A1 SU997240 A1 SU 997240A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- shift register
- pulses
- pulse
- Prior art date
Links
- 230000003111 delayed effect Effects 0.000 description 14
- 238000000034 method Methods 0.000 description 2
- 230000001934 delay Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относитс к радиоэлектронике и вычислительной технике и может быть использовано в устройствах преобразовани , обработки и передачи информации.
Известно устройство задержки пр моугольных импульсов, содержащее два двоичных счетчика, генератор импульсов , два вентил , блок двухвходовых схем совпадени , регистр времени задержки,схему сравнени и формирующий триггер t--J
Однако данное устройство характеризуетс сложностью и не обеспечивает задержку последовательности импульсов с периодом следовани меньшим времени зещержки.
Наиболее близким к предлагаемому по технической сущности вл етс устройство задержки, содержащее входной триггер, подсоединенный к источнику задерживае№йх импульсов одним входом непосредственно, а другим через инвертор и регистр сдвига, первый вход которого подключен к генератору тактовых импульсов, второй и третий входы соединены с выходами входного триггера, а выход соединен i со входом выходного формировател L2J.
Недостатком этого устройства вл етс узкий диапазон изменени задержек при фиксированном количестве с оборудовани .
Цель изобретени - расширение диапазона изменени зг1держек.
Указанна цель достигаетс тем, что в устройство задержки, содержа Q щее источник задерживаемых импульсов , генератор тактовых импульсов, входной триггер, единичный выход которого соединен с входом сдвига сдвигающего регистра, выход которого соединен с входом выходного формиро15 вател , введе,ны блок элементов И,
регистр времени задержки и элемент И, первый вход которого соединен с нулевым выходом входного триггера, счетный вход которого соединен с вы20 ходом генератора тактовых импульсов, второй вход элемента И соединен с источником задерживаемых импульсов, а выход соединен с управл ющим входом блока элементов И, входы которого
25 соединены с выходами.регистра времени задержки, а выходы подключены к входам записи сдвигающего регистра.
На чертеже изображена функцио30 нальна схема устройства задержки.
Устройство задержки содержит генератор 1 тактовых импульсов, источник 2 задерживаемых импульсов,вход ной триггер 3, элемент и 4, сдвигают щий регистр 5, блок элементов И б, регистр 7 времени задержки, выходной формирователь 8, а также выходную шину 9. Единичный выход входного триггера 3 соединен со входом сдвига сдвигающего регистра 5, выход которого соединен со входом выходного формировател 8. Первый вход элемента И 4 соединен с нулевым выходом входного триггера 3, счетный вход которого соединен с выходом генератора 1 тактовых импульсов, второй вход элемента И 4 соединен с источником 2 задерживаемых импульсов, а выход - с управл ющим входом блока элементов И 6, входа которого соединены с выходами регистра 7 времени задержки, а выходы подключены ко входам записи сдвигающего регистра 5
Устройство работает следующим образом.
В исходном состо нии в регистр 7 времени задержки записан унитарный двоичный код, соответствующий времени задержки, на выходе источника 2 задерживаемых импульсов присутствует нулевой потенциал, в сдвигающий регистр записан нулевой код, генератор
1тактовых импульсов генерирует последовательность импульсов, котора распредел етс с помощью входного триггера 3, с единичного выхода которого импульсы поступают на вход сдвигающего регистра 5 и сдвигают нулевой код, так как на выходе блока элементов И 6 присутствуют нулевые потенциалы.
При по влении на выходе источника
2задерживаемых импульсов положительного сигнала открываетс элемент И 4 и по переднему фронту импульса с нулевого выхода входного триггера 3 на определенном выходе блока элементов И 6 по вл етс единичный сигнал, по переднему фронту которого происходит запись единичного потенциала в определенный разр д сдвигающего регистра 5, Следующим импульсом с выхода генератора 1 тактовых импульсов, по вление которого
.соответствует переднему фронту сигнала с единичного выхода входного триггера 3, происходит сдвиг записанного в сдвигающий регистр 5 кода. По следующему импульсу с выхода генератора 1 тактовых импульсов, по вление которого соответствует переднему фронту сигнала на нулевом выходе входного триггера 3, оп ть происходит запись единичного потенциала в тот же разр д сдвигающего регистра 5, куда был записан ранее. Далее процессы сдвига и записи в сдвигающем регистре 5 чередуютс до окончани положительного сигнала на выходе источника 2 задерживаемых импульсов, после чего процесс записи в сдвигающий регистр 5 прекращаетс и осуществл етс только сдвиг записанного ко5
При сдвиге из последнего разр да
сдвигающего регистра 5 некоторого количества записанных единичных потенциалов последние поступают на вы .« ходной формирователь 8, который
формирует на выходной шине 9 положительный сигнал, длительность которого соответствует длительности сигнала с выхода источника 2 задерживаемых импульсов.
5 При поступлении следующего сигнала с выхода источника 2 задерживаемых импульсов цикл работы повтор етс .
Таким образом, на выходе устройства формируетс последовательность
20 задерживаемых импульсов, величина задержки определ етс следующим образом
(w-i)a.Tv,,
25 где и - разр дность сдвигающего регистра 5;
i - разр д сдвигающего регистра 5, в который записываетс единичный потенциал; Т, - период следовани импульсов с выхода генератора 1 тактовых импульсов.
При этом максимальное количество единичных потенциалов, расположенных р дом (без промежутков в виде нулевых потенциалов) в сдвигающем регистре 5 за один цикл работы, определ етс отношением продолжительности задержки к длительности задерживаемого сигнала.
Если отношение больше 1, то Tax
2т;;
гпе Т - длительность задерживаемого
сигнала. Если отношение меньше 1, то
к 2Tv,
Длительность задержанного импуль са на выходе устройства пропорциональна количеству тактов записи за один цикл работы и определ етс по следующей формуле
Твь,х - 2Tv,
5 где Kj - количество тактов записи.
Предлагаемое устройство позвол ет получить любую задержку при любом отношении продолжительности задержки к длительности импульса и к периоду
д их следовани при сохранении с большой точностью длительности восстановленного импульса, так как величина зёщержки импульса, определ етс лишь временем прохождени записанных
5 в регистр сдвига единичных потенциалов до последнего разр да, а дпительность задержанного импульса временем записи фиксированного количества единичных потенцигшов в ре гистр сдвига.
Claims (2)
1.Авторское свидетельство СССР
479234, кл. Н 03 К 5/153, 05.07.73.
2.Авторское свидетельство СССР 411615, кл. Н 03 К 5/13, 1971
(прототип .
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU813331317A SU997240A1 (ru) | 1981-08-27 | 1981-08-27 | Устройство задержки |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU813331317A SU997240A1 (ru) | 1981-08-27 | 1981-08-27 | Устройство задержки |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU997240A1 true SU997240A1 (ru) | 1983-02-15 |
Family
ID=20974342
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU813331317A SU997240A1 (ru) | 1981-08-27 | 1981-08-27 | Устройство задержки |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU997240A1 (ru) |
-
1981
- 1981-08-27 SU SU813331317A patent/SU997240A1/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SU997240A1 (ru) | Устройство задержки | |
| SU1264165A1 (ru) | Накапливающий сумматор | |
| SU949786A1 (ru) | Генератор последовательности импульсов | |
| SU1259494A1 (ru) | Преобразователь кодов | |
| SU1406790A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
| SU1034188A1 (ru) | Пороговый элемент (его варианты) | |
| SU1059559A1 (ru) | Устройство дл ввода информации с дискретных датчиков | |
| SU1509957A1 (ru) | Устройство дл селекции признаков изображени объектов | |
| SU1462282A1 (ru) | Устройство дл генерировани синхроимпульсов | |
| SU875608A1 (ru) | Устройство программируемой задержки импульсов | |
| SU1591010A1 (ru) | Цифровой интегратор | |
| SU585608A1 (ru) | Делитель частоты | |
| RU1803915C (ru) | Устройство дл умножени частоты | |
| SU1451832A1 (ru) | Генератор импульсов управл емой частоты | |
| SU1608657A1 (ru) | Преобразователь код-веро тность | |
| SU1705820A1 (ru) | Вычислительное устройство | |
| SU799120A1 (ru) | Устройство задержки и формировани иМпульСОВ | |
| SU1420648A1 (ru) | Формирователь импульсных последовательностей | |
| SU961151A1 (ru) | Недвоичный синхронный счетчик | |
| SU440795A1 (ru) | Реверсивный двоичный счетчик | |
| SU1432516A1 (ru) | Устройство дл делени частот двух последовательностей импульсов | |
| SU839067A1 (ru) | Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи | |
| SU1444937A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
| SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
| SU1206778A1 (ru) | Устройство дл возведени в квадрат |