SU999166A1 - Управл емый делитель частоты следовани импульсов - Google Patents

Управл емый делитель частоты следовани импульсов Download PDF

Info

Publication number
SU999166A1
SU999166A1 SU813273435A SU3273435A SU999166A1 SU 999166 A1 SU999166 A1 SU 999166A1 SU 813273435 A SU813273435 A SU 813273435A SU 3273435 A SU3273435 A SU 3273435A SU 999166 A1 SU999166 A1 SU 999166A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
counter
output
state
Prior art date
Application number
SU813273435A
Other languages
English (en)
Inventor
Ярослав Владимирович Коханый
Богдан Владимирович Коханый
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU813273435A priority Critical patent/SU999166A1/ru
Application granted granted Critical
Publication of SU999166A1 publication Critical patent/SU999166A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

ИзоЯретение относитс  к вычислительной технике и дискретной автоматике и может быть использовано в аппаратуре, обработки цифровой информации , телеуправлени , автоматики радиоэлектроники.
Известен управл емый делитель частоты , содержащий двоичный счетчик, счетный вход которого подключен к входной шине, элементы И-НЕ, первые входы которых подключены к шине управлени , а выходы всех элементов И-НЕ, кроме первого, - к единичным входам соответствующих триггеров двоичного счетчика, и триггер управлени , нулевой вход которого подключен к входной шине, а единичный выход - ко еторым входам элементов И-НЕ 1.
Недостатком такого устройства  вл етс  невысокое быстродействие, обусловленное вли нием задержек переключени  в цепи обратной св зи.

Claims (2)

  1. Наиболее близок к изобретению управл емый делитель частоты, содержащий двоичный счетчик, счетный вход которого подключен к входной шине, элементы И-НЕ, первые входы которых подключены к шине управлени , а выходы всех элементов И-НЕ, кроме первого , - к единичным входам соответствующих триггеров двоичного счетчи ,Q ка, триггер управлени , нулевой вход которого подключен к входной шине, а единичный выход - к вторым входам элементов И-НЕ, дополнительный три|- гер и элемент ИЛИ, первыйвход к.о ,5 торого соединен с шиной управлени  второго-разр да двоичного счетчика, второй вход - с нулевым выходом триггера управлени  и с единичным входом дополнительного триггера, а выход 20 с нулевым входом триггера второго разр да двоичного счетчика, при этом выход первого элемента И-НЕ соединен с нулевым входом триггера первого сигнал обратной св зи, который, воздейству  на четвертые входы всех разр дных элементов 2И-ИЛИ-НЕ t, дублирует действие первичного сигна ла обратной св зи с единичного выхо да триггера 6. Одновременно под воз действием положительного фронта, фор мирующегос  на единичном выходе три гера 2, на выходе элемента И-НЕ 8 на чинаетс  формирование сигнала логического О, который, спуст  врем  ап переключает триггер 6 в состо  ние О, при этом действие первичного сигнала обратной св зи прекращает . с , но те из элементов 2И-ИЛИ-НЕ k, на которые с шин 10 был подан уровень логической 1, продолжают уже под действием вторичного сигнала обратной св зи уровнем логического О устанавливать соответствующие тоиггера счетчика 1 в состо ние 1, Таким образом, запись соответствующего двоичного кода с шин 10 в счетчик 1 произойдет спуст  примерно 95 НС после прихода переднего фронта входного импульса (40.нс на срабатывание триггера 6, 15 не на срабатывание элемента 2И-ИЛИ-НЕ k и АО НС на запись кода управлени  в счетчик 1). Если при этом прин ть, что длительность паузы между входными импульсами составл ет 0 не (врем  срабатывани  D-триггера по R-BXOду ), то период входного имИульса при этом .составл ет. не, а значит, максимальна  гранична  частота предлагаемого устройства равна f 7,5 МГц. При окончании первого входного импульса на входной шине 9 по вл етс  сигнал логического О, опрокидывающий триггер 2 в состо ние О, при этом сигнал вторичной обратной св зи снимаетс  и запись кода управлени  с шин 10 в счетчик 1 прекращаетс . Таким образом, к моменту поступлени  второго входного импульса в счетчике 1 вместо состо ни  00...01 устанавливаетс  состо ние, соответствующее дес тичному числу: Мц+1 , т.е. счетчик 1 пропускает t промежуточных состо ний. При поступлении второго входного импульса на счетный вход триггера 6 по входу О подтверждаетс  записанное ранее по входу R состо ние логического О, при этом триггер 2 своего состо ни  не мен ет, а кодчисла, записанного в счетчике 1 возрастет на единицу. Воздействие последующих входных импульсов вызывает изменение состо ни  счетчика 1 в пор дке естественного возрастани  двоичного числа до значени  11..,11, устанавливаемого () - М входным импульсом. При.этом поступление входных импульсов не вызывает сигналов первичной обратной св зи с единичного выхода триггера 6, так как последний блокирован уровнем логического О, поданного на его вход О с нулевого выхода триггера 3Следующий (Кур-|..)-й входной им- пульс переводит счетчик 1 в состо ние 00... 00 и положительный фронт импульса с нулевого выхода триггера старшего разр да указанного счет-чика переключает в О триггер 3- На входе D триггера 6 вновь подаетс  уровень логической 1, На этом цикл делени  заканчиваетс  и устройство приходит в исходное состо ние, Нечетное значение коэффициента делени  устанавливаетс  подачей на шины 10 двоичного кода, эквивалентного дес тичному числу Мц 2 -Кнеч+2, где - требуемое нечетное значение коэффициента делени . При окончании первого входного импульса счетчик 1 переходит в состо ние 00 . . .01 , одновременно переключаетс  и триггер 6, переключающий триггер 2, при этом поочередно по вл етс  сигнал первичной, а затем вторичной обратной св зи, под воздействием которых открываютс  те из элементов 2И-ИЛИ-НЕ k, на входы которых с шин 10 подан уровень логической , 1, что вызывает переключение в О триггера младшего разр да двоичного счетчика 1 (первый элемент 2ИИЛИ-НЕ в момент действи  обратной св зи всегда открыт, так как при нечетном коэффициенте делени  в младшем разр де кода управлени  присутствует 1); переключение в 1 триггеров тех разр дов счетчика 1, сумма весовых коэффициентов.которых равна 1Мц-1). Таким образом, с момента поступлени  второго входного импульса в счетчике 1 вместо состо ни  00..01 устанавливаетс  состо ние, соответствующее дес тичному числу Мц-1 2 -Кн+1, т.е. осуществл етс  про7 пуск ()-х промежуточных состо ний . В дальнейшем работа устройства протекает аналогично описанному слу чаю дл  четного коэффициента делени . По окончании К-го входного импульса цикл делени  заканчиваетс  и Устройство приходит в исходное состо ние. Если код управлени  М содержит ,., содержит О во втором разр де, то опрокидывание 1 в О триггера младшего разр да счетчика 1 в момент действи обратной св зи вызывает недопустимое переключение в 1 триггера вто рого разр да с.четчика 1 . Дл  исключ ни  этого используетс  элемент 5, к торый открываетс  в момент дайотБИЛ первичного сигнала обратной св зи j. а затем дублируетс  действием втори ного сигнала обратной св зи при наличии О во втором разр де кода уп равлени . Вырабатываемый им уровень логического О воздействует на вхо установки О триггера второго разр да двоичного счетчика и блокирует его переключение в 1, При отсутствии сигналов обратной св зи или при наличии 1 во второ.; разр де кода управлени  на зыход;элемента 5 присутствует уровень ло гической 1 и триггер второго да счетчика 1 не блокирован. Введение новых элеме1-г1о-:1 /; сь; ji-. между ними позвол ет повысить быстродействие данного устройства, Формула изобретени  Управл емый делитель частоты сле довани  импульсов, содержащий ный счетчик импульсов, счетный вход которого подключен к нулевому входу триггера управлени  и входной шине, а выход - к счетному входу триггера сброса, элемент И-НЕ и элемент ИЛИ, первый вход которого соединен с шиной управлени  второго разр да двоичного счетчика и.шульсов, -зторой вход - с нулевым выходом триггера зпнул ьзуправлени , а выход щим входом второго -dOi MHOrO счетчика импульсов ., щ и и с   тем,, что 0 повышени  быстродействи . еведены элементы 2И-ИЛИ-НЕ, -задерж ки и входной триггер; -:f ;-, (ЗХОД 7 :-,.,.- :. , которого coe.qHHfiH с ;:; информационный вхсд ходом триггера сброса |-1У.-,еьОЙ ВХОЯ с выходом элеиента И rit: выход - с треТс-.-чм й/со.с-., ИЛИ и единичным входов; 1 f-IJd сбрОса S а единичный - У -;8 Г НЫМ входом триггера уппаэл,- . С пер .::: -:Р -илизыми входами всех 3jicr-.c:НЕ . вторые и TijeTbH .,.:u -:С ; yiiJtlX . -.--нам подключены к соогьег.. ы к едиуправлени , четвертые й Р влени  J иичному выходу трип-ег Я: :у входу элемента .-.,: ;- входу эленентс: v г ;itOTOpOrC COeOtiH.::--: . - -. дом элемента зaдзp iл; всех эл811ентов 1.V . вого, соединены с ей ii Л ссотеетстиу ощ,;.-. .;, ;: ;ного счетчика ,Г:;-1, . щий вход пераог-о -подключен к выходу - 2И-ИЛИ-НЕ. McrOUi-H iKx: hh.:.,;y;. прин тые во sh-tHMaHi-.e пг 3KCI lepTMSc 1,Приборь и систе;-;ы урвзлени , 1872 № Ь, с, 30- 3 ; оис, 2.
  2. 2. Авторское св :;;еуельстйо СССР W , кл Н 03 : 23/OQ, 28 0.79.
    se
SU813273435A 1981-04-14 1981-04-14 Управл емый делитель частоты следовани импульсов SU999166A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813273435A SU999166A1 (ru) 1981-04-14 1981-04-14 Управл емый делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813273435A SU999166A1 (ru) 1981-04-14 1981-04-14 Управл емый делитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU999166A1 true SU999166A1 (ru) 1983-02-23

Family

ID=20952564

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813273435A SU999166A1 (ru) 1981-04-14 1981-04-14 Управл емый делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU999166A1 (ru)

Similar Documents

Publication Publication Date Title
SU999166A1 (ru) Управл емый делитель частоты следовани импульсов
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU1669079A1 (ru) Управл емый делитель частоты следовани импульсов
SU1707762A1 (ru) Быстродействующий управл емый делитель частоты
US4164712A (en) Continuous counting system
SU1660153A1 (ru) Преобразователь серии импульсов в прямоугольный импульс
SU892697A1 (ru) Селектор импульсов по длительности
SU1206778A1 (ru) Устройство дл возведени в квадрат
SU824118A1 (ru) Устройство ввода поправок в хранительВРЕМЕНи
SU1076950A1 (ru) Регистр сдвига
SU1081803A1 (ru) Счетчик
SU993464A1 (ru) Устройство дл подсчета числа импульсов в серии
SU1422363A1 (ru) Цифрова регулируема лини задержки
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU921094A1 (ru) Дес тичный счетчик
SU1661714A1 (ru) Устройство дл измерени интервалов между центрами импульсов
SU839066A1 (ru) Делитель частоты следовани иМпульСОВ
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов
SU746710A1 (ru) Устройство дл контрол записи информации
SU1195265A1 (ru) Устройство дл измерени произведени двух напр жений
SU978355A1 (ru) Делитель частоты следовани импульсов на 2п-1
SU1045398A1 (ru) Устройство выбора К из П
SU976503A1 (ru) Перестраиваемый делитель частоты
SU530466A1 (ru) Реверсивный счетчик импульсов