SU746710A1 - Устройство дл контрол записи информации - Google Patents
Устройство дл контрол записи информации Download PDFInfo
- Publication number
- SU746710A1 SU746710A1 SU782622714A SU2622714A SU746710A1 SU 746710 A1 SU746710 A1 SU 746710A1 SU 782622714 A SU782622714 A SU 782622714A SU 2622714 A SU2622714 A SU 2622714A SU 746710 A1 SU746710 A1 SU 746710A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- counter
- input
- register
- code
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗАПИСИ ИНФОРМАЦИИ
1
Изобретение относитс к области приборостроени , в частности к устройствам дл контрол записи информации, записываемой в аппарат магнитной записи (АМЗ).
Известно устройство дл контрол процесса магнитной записи, содержащее счетчик , регистр, элементы И и ИЛИ 1.
Однако это устройство позвол ет осуществл ть контроль пропадани импульсов и не может быть применено дл контрол смещени импульсов.
Наиболее близким по технической сущности вл етс устройство дл контрол записи информации, содержащее блок управлени , первый выход которого св зан со счетным входом счетчика точного времени, аппарат Магнитной записи, подключенный через блок разделени , к первым входам трехэлементов И, выходы которых соединены с выходной щиной устройства, а также отдельный элемент ИЛИ и входные щины 2.
Данное устройство не может быть применено в случае изменени контролируемых величин смещени кодовых и тактовых импульсов . Кроме того, данное устройство не позвол ет определить с необходимой точностью временные интервалы смещени кодовых и тактовых импульсов.
Цель изобретени - расщирение диапазона контролируемых величин и повыщение точности контрол .
J Это достигаетс тем, что в устройство введены двухразр дный счетчик, логический блок, четвертый элемент И, выход которого подключен к выходной щине устройства , выходной и два входных регистра, при этом входные шины устройства подключены
10 через два входных регистра, логический блок и счетчик точного времени к счетному входу двухразр дного счетчика и первому входу блока управлени , второй вход которого св зан с первым входом третьего и четвертого элементов И и через двухразр дный
,15 счетчик с выходной щиной устройства, инверсный выход первого разр да двухразр дного счетчика подключен ко BTOp,f)iM входам первого и четвертого элементов Инк первому разрешающему входу логического
20 блока, а пр мой выход первого разр да этого же счетчика - ко второму разрещающему входу логическОго блока, второму входу третьего элемента И и первому информационному входу выходного регистра, второй же информационный вход выходного регистра соединен с вторым входом второго элемента И, третьим входом четвертого элемента И и пр мым выходом второго разр да двухразр дного счетчика, инверсный выход второго разр да двухразр дного счетчика св зан с третьими входами первого и третьего элементов И, выходы всех элементов И через элемент ИЛИ св заны с синхронизирующим входом выходного регистра и с третьим входом блока управлени , второй выход которого подключен к стробирующему входу логического блока и выходной шине устройства, а третий выход - через счетчик точного времени к выходной шине устройства. На фиг. 1 представлена структурна схема предлагаемого устройства; на фиг. 2 а и 2. б - циклограмма, по сн юша работу устройства . Устройство содержит входную шину 1, Входные регистры 2 и 3, логический блок 4, блок 5 управлени , счетчик 6 точного времени , двухразр дный счетчик 7, выходной регистр 8, элементы 9-12 И, блок 13 разделени , аппарат 14 магнитной записи (АМЗ) элемент 15 ИЛИ, выходную шину 16. Блок 4 логический выполнен на элементах 17, 18,-18кИ и 19,. Блок 5 управлени содержит генератор 20 эталонной частоты, ключевую схему 21, схемы 22 и 23 задержки, элемент 24 ИЛИ. Входна шина 1 соединена со входами входных регистров 2 и 3. Выходы входных регистров 2 и 3 подключены соответственно к первым входам элементов 17,-17п. И и элементов 18,-18ttИ блока 4 логического. Выходы элементов 17,-17и.И соединены с первыми входами соответствующих элементов 19,-19п.ИЛИ, а выходы элементов 18|-181гИ соединены со вторыми входами соответствующих элементов 19,-19г1.ИЛИ блока 4 логического, выходы которых подключены к входу «Уставка счетчика 6 точного времени. Выход переполнени счётчика 6 точного времени соединен с первым входом элемента 24 ИЛИ блока 5 управлени и со счетным входом двухразр дного счетчика 7, выход переполнени которого подключен к выходной щине 16. Первый выход блока 13 разделени соединен с первыми входами элементов 9 и 10 И, второй выход - со вторым входом элемента 24 ИЛИ блока 5 управлени , первыми входами элементов 11 и 12 И и входом «Уст. О двухразр дного счетчика 7, вход блока 13 разделени подключен к выходу АМЗ 14. Инверсный выход первого разр да двухразр дного счетчика 7 соединен со вторыми входами элементов 9 и 12 И и со вторыми входами элементов 17i-17 И. Пр мые выходы всех разр дов счетчика 6 точного времени и двухразр дного счетчика 7 подключены к соответствующим входам выходного регистра 8, причем пр мой выход первого разр да . счетчика 7 подключен также к второму входу элемента 11 И и вторым входам элементов 18,-18 И, а пр мой выход второго разр да счетчика 7 к второму входу элемента 10 И и третьему входу элемента 12 И. Инверсный выход второго разр да счетчика 7 соединен с третьими входами элементов 9 и 11 И. Выходы элементов 9-12 И подключены к выходной шине 16 и через элемент 15 ИЛИ - к синхронизирующему входу выходного регистра 8 и нулевому входу ключевой схемы 21 блока 5 управлени . Счетный вход счетчика 6 точного времени через ключевую схему 21 соединен с выходом генератора 20 эталонной частоты. Единичный вход ключевой схемы 21 через схему 22 задержки подключен к третьим входам элементов 171-1 и 18,- 18„.И и через другую схему 23 задержки - к выходу элемента 24 ИЛИ, к входу «Уст.О, счетчика б точного времени и ключевой схемы 21. Выходы выходного регистра 8 подключены к выходной шине 16. Устройство работает следующим образом. В исходном состо нии генератор 20 вырабатывает эталонную частоту, ключева схема 21 закрыта, счетчик б точного времени, двухразр дный счетчик 7 и выходной регистр 8 имеют нулевые состо ни . Во входные регистры 2 и 3 введены, например, из ЦВМ, коды установок, величина которых зависит от величины контролируемого параметра . С инверсных выходов первого и второго разр дов счетчика 7 поступают разрешающие уровни сигналов, а с пр мых выходов первого и второго - запрещающие. Первый тактовый импульс со второго выхода блока 13 разделени подтвердит нулевые состо ни двухразр дного счетчика 7, счетчика 6 точного времени и закрытое состо ние ключевой схемы 21. Этот же импульс с выхода схемы 23 задержки перепищет код уставки с входного регистра 2 в счетчик б точного времени, а с выхода схемы задержки 22 откроет ключевую схему 21 (врем задержки каждой схемы 22, 23 беретс равным половине длительности тактового импульса ) . С генератора 20 импульсы эталонной частоты поступают на счетный вход счетчика 6 точного времени , который отсчитывает врем , заданное ему кодом уставки с входного регистра 2 (фиг. 2а). По окончании отсчета времени смещени кодового импульса с выхода переполнени счетчика б точного времени поступает импульс на счетный вход счетчика 7, в котором устанавливаетс код «01. Этот же импульс через элемент 24 ИЛИ поступает на входь «Уст, .О счетчика б и ключевой схемы 21. При коде «01 с пр мого выхода первого разр да счетчика 7 будет поступать разрешающий уровень сигнала. Импульс с выхода схемы 23 задержки перепишет код уставки с входного регистра 3 в счетчик 6 точного времени и поступит на выход устройства , сигнализиру о необходимости смены кода уставки во входном регистре, в данном случае в регистре 2.
Импульс с выхода схемы 22 задержки откроет ключевую схему 21, счетчик 6 начнет отсчитывать врем нижнего допуска смещени , заданное кодом установки с регистра 3, а в течение времени верхнего запуска смещени код установки в регистре 2 должен быть изменен.
Далее, импульсом переполнени счетчика 6 точного времени счетчик 7 установитс в положение «10, счетчик 6 обнулитс , введетс код уставки с регистра 2, произойдет переключение ключевой схемы 21. Счетчик б начнет отсчитывать врем нижнего смещени последующего тактового импульса допуска , и в течение этого времени изменитс код уставки в регистре 3. После, отсчета этого времени счетчик 6 снова обнулитс , введетс код уставки (теперь с регистра 3), счетчик 7 установитс в положение «11.
Пока счетчик 6 будет отсчитывать врем верхнего допуска смещени , изменитс код уставки в регистре 2. Последующий тактовый импульс установит в «О двухразр дный счетчик 7, счетчик 6, точного времени и закроет ключевую схему 21. В счетчик б введетс код уставки из регистра 2, откроетс ключева схема 21, и работа устройства продолжитс аналогично описанному выще .
В процессе переключени счетчика 7 на инверсных и пр мых выходах первого и второго разр дов будут устанавливатьс в определенные моменты времени разрешающие и запрещающие уровни сигналов.
Если кодовый импульс на первом выходе блока 13 разделени по витс раньше нижнего или после верхнего допуска на смещение кодового импульса относительно тактового , на выходах, соответственно, элементов 9 или ГО И по витс импульс, сигнализирующий о том, что имеетс нарушение при воспроизведении информации.
Одновременно с этим импульс через элемент 15 ИЛИ закроет ключевую схему 21 и перепишет состо ние счетчика б точного времени й даухразр дного счетчика 7 в выходной регистр 8.
Импульсы, сигнализирующие об отклонении от нормы, и информаци с входного регистра 8 при этом по выходной шине 16 могут быть заведены в блок индикации или в ЦВМ. По информации выходного регистра 8 можно определить интервал времени между импульсами.
Если в последних двух разр дах выходного регистра 8 хранитс код «00, то интервалу времени между импульсами будет соответствовать двоичный код, содержащийс в
остальных разр дах выходного регистра 8, если в последних двух разр дах хранитс код «10, то к информации, хран щейс в остальных разр дах, необходимо прибавить врем нижнего допуска смещени . При ходе «01 необходимо прибавить врем нижнего и верхнего допусков смещени , а при коде «11 врем смещени последующего тактового импульса.
Аналогичным образом происходит контроль смешени последующих тактовых импульсов относительно предыдущих. По окончании непрерывной последовательности тактовых и кодовых импульсов импульс переполнени двухразр дного счетчика 7 поступит на выход устройства и вернет его в исходное состо ние.
Устройство снова готово к приему следующей последовательности тактовых и кодовых импульсов.
Claims (2)
1.Авторское свидетельство СССР 255365, кл. G 11 В 27/36, 1968.
2.Айторское свидетельство СССР
558305, кл. G И В 27/36, 1975 (прототип).
/б
.У
6)
фиг. г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782622714A SU746710A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл контрол записи информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782622714A SU746710A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл контрол записи информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU746710A1 true SU746710A1 (ru) | 1980-07-07 |
Family
ID=20767635
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782622714A SU746710A1 (ru) | 1978-06-01 | 1978-06-01 | Устройство дл контрол записи информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU746710A1 (ru) |
-
1978
- 1978-06-01 SU SU782622714A patent/SU746710A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3037166A (en) | Quantizing circuits | |
SU746710A1 (ru) | Устройство дл контрол записи информации | |
SU970367A1 (ru) | Микропрограммное управл ющее устройство | |
SU733100A1 (ru) | Устройство дл определени длительности переходного процесса | |
SU1167608A1 (ru) | Устройство дл умножени частоты на код | |
SU1376083A1 (ru) | Генератор потоков случайных событий | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU942001A1 (ru) | Устройство дл сортировки чисел | |
SU970670A1 (ru) | Селектор импульсов по длительности | |
SU1040608A1 (ru) | Делитель частоты импульсов | |
SU610297A1 (ru) | Устройство экстрапол ции временного интервала | |
SU1485387A1 (ru) | Устройство для измерения экстремумов временных интервалов | |
SU1105897A1 (ru) | Устройство дл контрол логических блоков | |
SU942017A1 (ru) | Стохастический интегратор | |
SU1525889A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU739526A1 (ru) | Устройство дл сравнени двух чисел | |
SU756632A1 (ru) | Преобразователь двоичного кода во временной интервал 1 | |
RU2028642C1 (ru) | Имитатор провалов напряжения сети | |
SU1043675A1 (ru) | Устройство дл определени первой разности частотно-импульсного сигнала | |
SU842721A1 (ru) | Устройство дл контрол параметров | |
SU1709530A1 (ru) | Преобразователь код-частота | |
SU842792A1 (ru) | Устройство дл сравнени чисел | |
SU681428A1 (ru) | Устройство дл выбора минимального числа | |
SU1051551A1 (ru) | Устройство дл регистрации информации | |
SU999166A1 (ru) | Управл емый делитель частоты следовани импульсов |