SU839066A1 - Делитель частоты следовани иМпульСОВ - Google Patents

Делитель частоты следовани иМпульСОВ Download PDF

Info

Publication number
SU839066A1
SU839066A1 SU792819977A SU2819977A SU839066A1 SU 839066 A1 SU839066 A1 SU 839066A1 SU 792819977 A SU792819977 A SU 792819977A SU 2819977 A SU2819977 A SU 2819977A SU 839066 A1 SU839066 A1 SU 839066A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
pulse
trigger
Prior art date
Application number
SU792819977A
Other languages
English (en)
Inventor
Саид Шавкетович Бикбаев
Евгений Иванович Верешак
Павел Николаевич Смирнов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU792819977A priority Critical patent/SU839066A1/ru
Application granted granted Critical
Publication of SU839066A1 publication Critical patent/SU839066A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

I
Изобретение относитс  к импульсн технике и может быть использовано в автоматике и синтезаторах частот радиотехнических систем.
Известен делитель частоты следовани  импульсов с любым целочисленн коэффициентом делени , состо щий из счетчика, триггера, дешифратора и схем совпадени  l ,
Недостаток данного делител  низкое быстродействие.
.Наиболее близким по технической сущности к изобретению  вл етс  пересчетное устройство, содержащее элемент блокировки, вькод которого соединен с входом п-разр дного двоичного счетчика на последовательно соединенных счетных триггерах, выходами подключенных к входам управл ющего дешифратора, дополнительный счгетньй триггер, один из входов которого соединен с управл ющим входом элемента блокировки, входом соединенного с входом инвертора к
входной шиной, при этом выход ин- веротора соединен с опрашивающим входом управл к цего дешифратора, выход которого подключен к счетному входу дополнительного счетного . триггера, другим входом соединенного с единичными установочными входами счетных триггеров разр дного двоичного счетчика 2. .
Однако это устройство характеризуетс  недостаточно высоким быстродействием и ограниченными функциональшлми возможност ми, так как оно позвол ет получить.только один коэффициент делени .
Цель изобретени  - повьш1ение быстродействи  при одновременном расширении функциональных возможностей.

Claims (2)

  1. Поставленна  цепь достигаетс  тем, что в делитель частоты следовани  импульсов, содержащий делитель частоты на 2 + 1,- включающий в себ  счетчик импульсов, элемент совпадени  и триггер, введен делитель частоты на m , включающий в себ  дополнител ный триггер, дополнительные элемен ты совпадени  дешифратор, инвертор и дополнительный счетчик импульсов разр дные выходы которого соединены с группой входов дешифратора, устан вочный вход - с выходом первого до полнительного элемента совпадени , счетный вход - с выходом второго дополнительного элемента совпадени  первый вход которого соединен с пер вым входом элемента совпадени , входной шиной, счетным входом счетч ка, первым входом первого дополните ного элемента совпадени  и входом инвертора, выход которого соединен с управл ющим входом дешифратора и первым входом третьего дополнительного элемента совпадени , второй вход которого подключен к выходу дешифратора и первому входу дополнительного триггера, второй вход которого соединен с выходом третьего дополнительного элемента совпадени , а пр мой выход - со вторым входом первого дополнительного элемента совпадени , с управл ющим входом счетчика импульсов и первым входом триггера, второй вход которого подключен к выходу счетчика импульсов, а вьпсод.- ко второму входу элемента совпадени , при этом инверсный выход дополнительного триггера соединен со вторым входом второго дополнительного элемента совпадени  и третьим входом элемента совпадени , выход которого подключен к установочному счетчика импульсов. На фиг.1 представлена структурна схема устройства; на 4мг.2 - времен ные диаграммы,по сн ющие его работу Устройство содержит делитель 1 частоты на . 2 + 1, делитель .2 часто на т, счетчики 3 и 4 импульсов, триггеры 5 и 6, дешифратор 7, элементы 8-11 совпадени , инвертор 12 входную шину 13. Устройство работает следующим об разом. На входную шину 13 подаетс  непрерывна  последовательность импул сов (фиг.2а). Счетчик 3 и триггер 5 могут измен ть свое состо ние по сигналам, подаваеглм на входную ши 13 только при наличии высокого пот циала на управл ющем входе счетчик 3. Исходное состо ние делител  час гы характеризуетс  наличием низких потенциалов на выходах счетчиков 3 и 4, а также на выходах триггеров 5 и 6. Дешифратор 7 должен быть настроен на число т-1. На счетный вход счетчика 4 через элемент 10, открытый сигналом с инверсного выхода триггера 6, поступает входна  последовательность импульсов . Счетчик 4 измен ет свое прихода (m-l) импульсосто ние до са, когда дешифратор 7 оказываетс  подготовленным к срабатыванию. Сигнал на его выходе, по вл ющийс  по заднему фронту (m-l)-го входного импульса, устанавливает триггер 6 в состо ние, характеризующеес  наличием высокого потенциала на его пр мом выходе. Таким образом, к приходу т-го импульса входной последовательности элемент 10 закрыт, а элемент 11 открыт. Тогда m входной импульс, проход  через элемент 11, устанавливает счетчик 4 в нулевое состо ние . Сигнал с выхода дешифратора 7 прекращаетс  и триггер 6 устанавливаетс  в исходное состо ние по заднему фронту т-го импульса. Сигнал на выходе триггера 6 характеризуетс  частотой в m раз меньшей частоты сигнала на входной щине 13. Длительность сигнала с выхода триггера 6 равна одному периоду входной частоты. Состо ние счетчика 3 при прохождении (m-l) входных импульсов не измен етс  вследствие наличи  на управл ющем входе счетчика 3 низкого потенциала . Однако каждый m входной импульс измен ет его состо ние одновременно с обнулением счетчика 4. Если считать, что счетчик 3 имеет п разр дов, то работа делител  частоты продолжаетс  согласно описанному до прихода m 2 входного импульса Момент приходат2 входного импульса соответствует высокому потенциалу на пр мом выходе триггера 6, т.е. изменению состо ни  счетчика 3. Так как счетчик 3 к этому моменту находитс  в состо нии (2 -1),то т«2 импульс соответствует установке в нулевое состо ние счетчика 3 и соответственно установке в единичное состо ние триггера 5. На первом входе элемента 8 устанавливаетс  высокий потенциал с выхода триггера 5, но на его выходе сигнал отсутствует, так как на третьем входе стоит низкий потенци ал с инверсного выхода триггера 6. По заднему фронту входного импульса на инверсном выходе триггера 6 и соответственно на третьем входе элемента 8 устанавливаетс  высокий потенциал. По т(2 + 1) входному импульсу на выходе элемента 8 по вл етс  сигнал, устанавливающий счетчик 3 по его счетному входу (t на фиг.2 в состо ние (2 - 1), что соответст ет высоким потенциалам на выходах всех его п разр дов. Сигнал с входной шины 13 через элемент 8 проходит на счетный вход счетчика 3 (фиг.2г) до момента взв да триггера 6, т.е. до по влени  заднего фронта т(2 + 1)-1-го са (trj на фиг.2б). По следую1це 1у т(2 + 1)-му входному импульсу счет чик 3 и триггер 5 устанавливаютс  в нулевое состо ние,а так как этот импульс  вл етс  очередным m импульсом дл  делител  частоты на т то и счетчик 4 в этот же момент устанавливаетс  в кулевое состо ние по сигналу -с выхода элемента 11. По заднему фронту этого же импул са происходит сброс триггера 6 и, таким образом, делитель частоты приходит в исходное состо ние. Дал цикл работы делител  частоты повтор етс . Предлагаемый делитель позвол ет получать на своих выходах частоты .в m (2 + l) меньше входной. Формула изобретени  Делитель частоты следовани  импульсов , содержащий делитель частот на 1, включающий в себ  счетчик импульсов, элемент совпадени  и триггер, отличающийс  гем, что, с целью повьшени  быстро66 действи  при одновременном расширеши функциональных возможностей, в него введен делитель частоты на т, включающий в себ  дополнительные элементы совпадени , дополнительный триггер, дешифратор, инвертор и дополнительный счетчик импульсов, раз-. р дные выходы которого соединены с группойовходов дешифратора, установочный вход - с выходом первого дополнительного элемента совпадени , счетный вход - с выходом второго дополнительного элемента совпадени  первый вход которого соединен с первым входом элемента совпадени , входной шиной . счетным входом счетчика первым входом первого дополнительного элемента совпадени  и входом инвертора выход которого соединен с управл ющим входом дешифратора и первым входом третьего дополнительного элемента совпадени , второй вход которого подключен к выходу дешифратора и первому входу дополнительного триггера, второй вход которого соединен с выходом третьего дополнительного элемента совпадени , а пр мой выход - со вторым входом первого дополнительного элемента совпадени , с управл ющим входом счетчика импульсов и первым входом триггера, второй вход которого подключен к. выходу счетчика импульсов, а выход ко второму входу элемента совпадени , при этом инверсный выход дополнительного триггера соединен со вторым входом второго дополнительного элемента совпадени  и третьим входом элемента совпадени , выход которого подключен к установочному входу счетчика импульсов. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 624371, кл. Н 03 К 23/00, 06.12.76.
  2. 2.Авторское свидетельство СССР № 455494, кл. Н 03 К 23/00,13.10.73.
    9 (1)игЛ m.2 -1fn-2 fn{2 -H)
    Фиг.2
SU792819977A 1979-09-24 1979-09-24 Делитель частоты следовани иМпульСОВ SU839066A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792819977A SU839066A1 (ru) 1979-09-24 1979-09-24 Делитель частоты следовани иМпульСОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792819977A SU839066A1 (ru) 1979-09-24 1979-09-24 Делитель частоты следовани иМпульСОВ

Publications (1)

Publication Number Publication Date
SU839066A1 true SU839066A1 (ru) 1981-06-15

Family

ID=20850736

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792819977A SU839066A1 (ru) 1979-09-24 1979-09-24 Делитель частоты следовани иМпульСОВ

Country Status (1)

Country Link
SU (1) SU839066A1 (ru)

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
US3840815A (en) Programmable pulse width generator
SU839066A1 (ru) Делитель частоты следовани иМпульСОВ
US4164712A (en) Continuous counting system
SU1732465A1 (ru) Управл емый делитель частоты следовани импульсов
SU1051732A1 (ru) Делитель частоты с регулируемым коэффициентом делени
SU993460A1 (ru) Пересчетное устройство
SU1160550A1 (ru) Формирователь одиночного импульса
SU1182669A1 (ru) Делитель частоты с переменным коэффициентом делени
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU661813A1 (ru) Перестраивающий делитель частоты
SU1119175A1 (ru) Делитель частоты
SU790241A1 (ru) Селектор импульсов по длительности
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU681550A1 (ru) Селектор импульсов по частоте следовани
SU684725A1 (ru) Управл емый генератор импульсов
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU976503A1 (ru) Перестраиваемый делитель частоты
SU1663760A1 (ru) Генератор импульсов
SU1487020A1 (ru) Устройство для синхронизации вычислительной системы
SU980258A1 (ru) Устройство дл формировани импульсных последовательностей
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU911713A1 (ru) Устройство фиксации середины видеоимпульса
SU1669079A1 (ru) Управл емый делитель частоты следовани импульсов
SU1213525A1 (ru) Формирователь длительности импульсов