SU799120A1 - Устройство задержки и формировани иМпульСОВ - Google Patents

Устройство задержки и формировани иМпульСОВ Download PDF

Info

Publication number
SU799120A1
SU799120A1 SU792764914A SU2764914A SU799120A1 SU 799120 A1 SU799120 A1 SU 799120A1 SU 792764914 A SU792764914 A SU 792764914A SU 2764914 A SU2764914 A SU 2764914A SU 799120 A1 SU799120 A1 SU 799120A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
see
bus
code
Prior art date
Application number
SU792764914A
Other languages
English (en)
Inventor
Виктор Иванович Левинский
Виталий Алексеевич Чистяков
Original Assignee
Предприятие П/Я А-7182
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7182 filed Critical Предприятие П/Я А-7182
Priority to SU792764914A priority Critical patent/SU799120A1/ru
Application granted granted Critical
Publication of SU799120A1 publication Critical patent/SU799120A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных и правл кхцих устройствах.
Известно устройство дл  задержки импульсов, содержащее триггера, элементы задержки, счетчик ij .
Недостатком данного устройства  вл етс  невозможность получени  широкого диапазона изменений задерже входного сигнала.
Наиболее близким по технической сушности и схемному решению к предлагаемому  вл етс  устройство задержки пр моугольных импульсов,содержащее два двоичных счетчика,подсоединенных счетными входами к генератору импульсов через первый и второй вентили соответственно, при этом управл ющие входы второго счетчика через блок двухвходовых схем совпадени  подсоединены к регистру времени задержки , а выходы первого и второго счетчиков соединены с входги и схемы сравнени , выход которой подсоединен к нулевому входу формирующего триггера , единичный вход которого соединен с выходом переноса второго счетчика, а выход,  вл ющийс  выходом устройства , подсоединен к входу cxevu сброса
и записи, один выход которой подсоединен к входам сброса счетчиков, а другой выход - к объединенным входам блока двухвходовых схем совпадени , источник входного сигнала подсоединен к управл ющему входу первого вентил  и к единичному входу управл ющего триггера, выход которого подсоединен к управл ющему входу
0 второго вентил  |2j .
Недостатком известного устройства задержки пр моугольных импульсов  вл етс  то, что оно формирует на выходе задержанные импульсы, по дли5 тельности совпадающие со входным сигн алом.
Целью изобретени   вл етс  расширение диапазона длительностей выходных импульсов.
0
Поставленна  цель достигаетс  тем, что устройство задержки и формировани  импульсов, содержащее двоичный счетчик, генератор импульсов , элемент И, элемент сравнени ,
5 формирующий триггер, формирователь импульсов сброса и управл ющий триггер , дополнительно содержит сумматор , одни входы которого подключены к другим входам элемента сравнени 
0 и к шине кода задержки, а. другие входы сумматора соединены с шиной кода длительности, дополнительный . элемент сравнени  и дополнительный элемент И, у которого выход подключен к другому установочному входу формирук дего триггера,а вход соединен с выходом дополнительного элемента сравнени , у которого одни входы подключены к выходам сумматор а другие - к выходам двоичного счет чика, другой вход дополнительного элемента И подключен к шине сброса и другому входу формировател  импульсов сброса, выход которого соед иен с установочным входом управл ющ го триггера, у которого единичный выход подключен ко второму входу эл мента И, а нулевой выход соединен с установочным входом двоичного счетчика , счетный вход управл ющего три гера подсоединен к шине входных .сиг налов . На фиг. 1 представлена структурна  электрическа  схема предлагаемого устройства эадержки и формировани , импульсов; на фиг. 2 - времен ные .диаграммы работы устройства. Предлагаемое устройство содержит двоичный счетчик 1, генератор 2 импульсов , элемент И 3, элемент 4 сравнени , формирующий триггер 5, выход которого подключен к выходу устройства 6, форг/мрователь 7 импульсов сброса, управл ющий триггер 8, сумматор 9, одни входы которого подключены к одним из входов элемен та 4 сравнени  и к шине 10 кода эадержки , а другие входы сумматора 9 соединены с шиной 11 кода длительности , дополнительный элемент 12 сравнени  и дополнительный элемент И 13. Шина 14 сброса соединена с одним из входов формировател  7 импульсов сброса и дополнительного эл мента И 13. Шина 15 входных сигнало подключена к счетному входу управл  щего триггера 8. Двоичный счетчик 1 предназначен дл  счета импульсов, поступак цих от генератора 2 импульсов через первый вход элемента И 3. при наличии на втором входе положительного сигнала поступающего с единичного выхода. управл ющего триггера 8. Количество просчитываемых импульсов пропорционально суммарной величине установлейной эадержки и длительности.Элемент 4 сравнени  предназначен дл  установки формирующего триггера 5 в единичное состо ние при совпадении двоичных кодов, одного, записанного в двоичном счетчике 1, и другого, установленного на шине 10 кода эадержки. Формирующий триггер 5формирует на выходе устройства 6выходной импульс. Формирователь 7импульсов сброса преднаэначен дл  начальной установки управл ющего триггера 8 при поступлении импульса сброса по шине 14 сброса или по окончании выходного сигнала на выходе устройства 6. Управл ющий триггер 8 предназначен дл  запоминани  момента поступлени  входного импульса по шине 15 входных сигналов. Сумматор 9 предназначен дл  получени  двоичного кода суммарной величины кодов задержки и длительности , поступающих на вход сумматора по шине 10 кода эадержки и шине 11 кода длительности. Дополнительный элемент 12 сравнени  предназначен дл  установки формирующего триггера 5 в исходное состо ние через первый вход дополнительного элемента И 13 при совпадении кодов, записанных в двоичном счетчике 1 и сумматоре 9. Устройство работает следующим образом. В исходное состо ние устройство устанавливаетс  импульсом сброса по шине 14 сброса (см.фиг.2 .) . При этом управл ющий триггер 8, двоичный счетчик 1 и формирук ций триггер 5 устанавливаютс  в нулевое состо ние, на единичных выходах устанавливаетс  низкий потенциал (см.фиг.2 в,д,л), на выходе элементов 4 и 12 сравнени  - высокие уровни (см.фиг.2 и,к), на выходе дополнительного элемента И 13 (см.фиг.2 ж) и формировател  7 импульсов сброса (см.фиг.2 з) форг мруютс  импульсы дл  начальной установки соответствующих триггеров. По окончании импульса сброса по шине 14 сброса на выходах дополнитель-. ного элемента И 13 и формировател  7 импульсов сброса устанавливаютс  высокие уровни, выход элемента И 3 перекрыт (см.фиг.2 г) ниэким уровнем единичного выхода управл ющего триггера 8. На выходе сумматора 9 установлен двоичный код, равный сумме двоичного кода шины 10 кода эадержки и двоичного кода шины 11 кода длительности . По приходу положительного входного импульса (см.фиг.2 б) по шине 15 на счетный вход управл квдего триггера 8 последний переходит в единичное состо ние (см.фиг.2 в), и высоким уровнем единичного выхода управл ющий триггер 8 открывает элемент И З.При этом начинает заполн тьс  двоичный счетчик 1 (ом.фиг.2 д) поступающими импульсами от генератора 2 импульсов (см.фиг.2 а) через элемент И 3 (см.фиг.2 г). Элемент 4 сравнени  следит за тем, чтобы двоичный код, установленный в счетчике 1, не превышал величины двоичного кода,установленного на шине 10 кода эадержки. При по влении на выходах двоичного счетчика 1 двоичного кода, равного двоичному коду, установленному на шине 10 кода задержки элемент 4
сравнени  вырабатывает низкий уровень (см.фиг.2 и), по которому формирующий триггер 5 устанавливаетс  в единичное состо ние, и тем самым на выходе устройства 6 по вл етс  высокий уровень (см.фиг.2 л), соответствующий переднему фронту выходного задержанного импульса.Низкий уровень на выходе элемента 4 сравнени  присутствует до тех пор, пока не изменитс  содержимое двоичного счётчика 1 (см.фиг.2 д, и).Двоичный счетчик 1 продолжает счет импульсов (см.фиг.2 д), поступающих от генератора 2. При этом на выходе элемента 4 сравнени  устанавливаетс  высокий уровень .(см.фиг.2 и). По окончании входного импульса на шине 15 устанавливаетс  низкий уровень (см.фиг.2 б) до прихода следук цего входного импульса. На выходе сумматора 9 установлен двоичный код, соответствующий суммарному времени задержки выходного сигнала по отношению к входному (двоичный код на шине 10 кода задержки) и длительности (двоичный код на шине 11 кода длительности). При совпадении кодов дополнительный элемент 12 сравнени  выдает низкий уровень (см.фиг.2 к) на установленный вход формирующего триггера 5 через дополнительный элемент И 13 (см.фиг.2 ж). При этом формирующий триггер 5 устанавливаетс  в исходное состо ние, и на в иходе устройства б формируетс  задний фронт выходного импульса (см.фиг.2 л
По окончании выходного импульса на выходе устройства 6 формирователь 7 импульсов сброса формирует импульс низкого уровн  (см.фиг.2 з), по которому управл ющий триггер 8 возвращаетс  в исходное состо ние (см. .2 в). При этом низкий уровень единичного выхода перекрывает элемент И 3 (см.фиг.2 г), а высокий уровень нулевого выхода поступает на установочный вход двоичного счетчика 1, по которому счетчик 1 устанавливаетс  в исходное состо ние (см.фиг.2 д). Таким образом, устройство Задержки и формировани  импульсов возвращаетс  в исходное состо ние (см.фиг.2, б...п).
При поступлении следующего входного импульса цикл работы повтор етс .
Конструктивные особенности предлагаемого технического решени  позвол ет , получить любую длительность при любой 3 адержке.

Claims (2)

1.Авторское свидетельство СССР
0 Ч 529554, кл. Н 03 К 5/153, 1976.
2.Авторское свидетельство СССР 479234, кл. Н 03 К 5/153, 1975.
-I
гг
SU792764914A 1979-05-15 1979-05-15 Устройство задержки и формировани иМпульСОВ SU799120A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792764914A SU799120A1 (ru) 1979-05-15 1979-05-15 Устройство задержки и формировани иМпульСОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792764914A SU799120A1 (ru) 1979-05-15 1979-05-15 Устройство задержки и формировани иМпульСОВ

Publications (1)

Publication Number Publication Date
SU799120A1 true SU799120A1 (ru) 1981-01-23

Family

ID=20827191

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792764914A SU799120A1 (ru) 1979-05-15 1979-05-15 Устройство задержки и формировани иМпульСОВ

Country Status (1)

Country Link
SU (1) SU799120A1 (ru)

Similar Documents

Publication Publication Date Title
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU1160550A1 (ru) Формирователь одиночного импульса
SU1051727A1 (ru) Устройство дл контрол работоспособности счетчика
SU455468A1 (ru) Формирователь импульсов по переднему и заднему фронту входного импульса
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU930751A1 (ru) Устройство дл выделени серий импульсов
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU1363501A1 (ru) Цифровой частотный демодул тор
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU839066A1 (ru) Делитель частоты следовани иМпульСОВ
SU920688A1 (ru) Устройство дл формировани серий импульсов
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1265981A1 (ru) Устройство дл выделени импульсов
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU497736A1 (ru) Устройство реверса в корректоре межсимвольных искажений
SU1758844A1 (ru) Формирователь последовательности импульсов
SU1150760A1 (ru) Устройство дл подсчета числа импульсов
SU997240A1 (ru) Устройство задержки
SU1179317A1 (ru) Устройство дл сортировки чисел
SU1277351A1 (ru) Умножитель частоты следовани импульсов
SU921094A1 (ru) Дес тичный счетчик
SU455494A1 (ru) Счетчик с коэффициентом счета 2+1
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU437208A1 (ru) Синхронизатор импульсов