SU1053291A1 - Реверсивный счетчик импульсов с параллельным переносом - Google Patents

Реверсивный счетчик импульсов с параллельным переносом Download PDF

Info

Publication number
SU1053291A1
SU1053291A1 SU792804271A SU2804271A SU1053291A1 SU 1053291 A1 SU1053291 A1 SU 1053291A1 SU 792804271 A SU792804271 A SU 792804271A SU 2804271 A SU2804271 A SU 2804271A SU 1053291 A1 SU1053291 A1 SU 1053291A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
trigger
output
inputs
Prior art date
Application number
SU792804271A
Other languages
English (en)
Inventor
Михаил Михайлович Забелкин
Алексей Николаевич Целяпин
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU792804271A priority Critical patent/SU1053291A1/ru
Application granted granted Critical
Publication of SU1053291A1 publication Critical patent/SU1053291A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

II РЕВЕРСИВНЫЙ СЧЁТЧИК . ЩПУЛЬСОВ С ПАРАЛЛЕЛЬНЬМ ПЕРЕНОСОМ, содержащий п разр дных групп, кажда  из которых состоит из группового элемента И и ni разр дов. Каждый из которых содержит триггер, первый и второй управл ющие выхо-. ды которого соединены/с первьв1«и входами соответственно первого и второго элементов И, вторые входы которык подключены соответственно к шинам разрешени  сложени  и вычитани . выходы первого и второго элементов И соединены соответственнсэ с первым и BTOjftJM входами элемента ИЛИ, третий управл ющий выход триггера соединен с третьим входом первого эле . мента И, первые счетные входы триг:геров всех разр дов каждой группы подключены К групповой шине счет: ных импульсов, О Т Л И Ч а ю щ И йс   тем,что, с целью повышени  быстродействи , в него дополнительно в-кахсдазй разр д каждой группы введен элемент НЕ, вход которого соединен с выходом элемента ИЛИi Данного разр да, выходыэлементов НЕ каждого разр да в каждой груп- . пе подключены к соответствующим Ю) счётным входам триггеров последующих разр дов данной группы и к. сбответствукхцим входам группового элемента И, выход которого соединен со счётными входами триггеров , и с входом группового элемента И последующей группы, а групповые шины счетных . ;импульсов всех групп соединены с шиной счетных импульО1 сов счетчика. 00 to ф

Description

2, Счетчик по п, 1, отличающийс  тем, что триггер выполнен на основе трех RS-триггеров , единичный выход первого триггера соединен с единичным входом второго, единичный выход которого подключен к первому управл ющему .выходу и к нулевому входу третьего триггера, нулевой выход которого соединен с вторым управл ющим выходом , единичный выход третьего триггера подключен к третьему упра|Л ющему выходу, к нулевому входу первого триггера и к первому нулевому входу второго, нулевой выход которого соединен с единичным входом первого триггера, первый единичный вход третьего триггера и второй нулевой вход второго подключены к первому счетному входу, а второй единичный вход третьего тригоера и третий нулевой вход второго подключены к второму счетному входу.
Изобретение относитс  к вычислительной технике и может быть использовано при проектировании цифровых систем.
HsaecTejj реверсивный счетчик импульсов , содержащий п групп, кажда  из которых состоит из счетных триггеров , элементов И-ИЛИ и элементов И-НЕ Cl 3Недостатком данного счетчика  вл етс  низкое быстродействие.
Наиболее близким техническим решением к изобретению  вл етс  реверсивный счетчик с параллельным переносом, содержащий п разр дных групп, кажда  из которых состоит из счетного триггера, группового элемента И и элементов И-НЕ С2 J.
Недостатком известного технического решени   вл етс  снижение быстродействи  при увеличении числа групп счетчика.
Целью изобретени   вл етс  повышение быстродействи  реверсивного счетчика импульсов с параллельным переносом.
Поставленна  цель достигаетс  тем, что в реверсивный счетчик импульсов с параллельным переносом, содержащий П разр дных групп, кажда  из которых состоит из группового элемента И и m разр дов, кажды из Которых содержит триггер, первый и второй управл ющие выходы которог соединены с первыми входами соответственно первого и второго элементов И, вторые входы которых подключены соответственно к шинам разрешени  сложени  и вычитани , выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, третий управл ющий выход триггера соединен с третьим входом первого элемента И, первые счетные входы триггеров всех разр дов каждой группы подключены к групповой шине счетных импульсов,дополнительно в кажды
разр д каждой группы введен элемент НЕ, вход .Которого соединен q . выходом элемента ИЛИ данного разр да , ёыходы элементов НЕ каждого разр да в каждой группе подключены к соответствующим счетным входам триггеров последующих разр дов данной группы и к соответствующим входам -группового элемента и, выхоп которого соединен со счетными входами триггеров и с входом группового элемента И последующей группы, а групповьае шины счетных импульсов всех- групп соединены с нганой счетны импульсов счетчика.
Причем триггер выполнен на основ трех КЗ-триггеров, единичный выход первого триггера соединен с единичным входом второго, единичный выход которого подключен к перво управл нидему выходу к нулевому входу третьего Триггера, нулевой выход которого соединен с вторым управл ющим выходом, единичный выход третьего триггера подключен к / третьему уиравл кедему выходу, к нулевому входу первого триггера и к первому нулевому входу второго. Нулвой выход которого соединен с единичным входом первого триггера, первый единичный вход третьего триггера и второй нулевой вход второго подключены к первому счетному входу а второй единичный вход третьего триггера и третий нулевой вход втог рого подключены к второму счетному входу.
На фиг 1 представлена структурна  схема реверсивного счетчика импульсов с параллельным переносом; на фиг. 2 - функциональна  схема группы разр дов счетчика; на фиг 3 функциональна  схема триггера.
Реверсивный счетчик импульсов с параллельным переносом содержит счетные группы 1-3, шину 4 разрешени  вычитани , шину 5 разрешени  Сложени , шину 6 счетных импульсов
счетчика, триггеры 7-10, элементы И-ИЛИ - НЕ 11-14f элемент И 15, групповую шину lie счетных,, импульсов , шину 17 разрешени  переноса с предыдущей группы, шину 18 разрешени  переноса в последующую группу , элементы И-НЕ 19-24, шину 25 начальной установки триггера й 1, шину 26 начальной установки трих гера в О, первый управл ющий выход 27 триггера, второй управл ющий выход 28 триггера, третий управл ющий выход 29 триггера, первый счетный вход 30 триггера, второй счетный вход 31 триг;;ера.
Реверсивный счетчик импульсов . с параллельным переносом работает следующим образом.
Предположим разрешающий потенциал подан на шину 5 разрешени  сложени . Счетчик устанЬвлен в нулевое состо ние. При поступлении с шины 6 первого импульса по его переднему фронту устанавливаетс  в .1 триггер, io первой группы 1,
Остальные триггеры данной группы остаютс  в нулевом состо нии, . так как на выхсэдах элементов И-ИЛИНЕ 11-14 присутствует нулевой потенциал . На выходе элемента И 15 также нулевой потенциал, который Запрещает срабатывание триггеров последующих групп. По окончании первого счетного импульса с первого и третьего -управл ющих выходов
триггера 10 поступают нулевг-ле потенциалы , которые формируют на выходе элемента И-ИЛИ-НЕ 14 единичный потенциал, подготавливающий срабатывание триггера 9. От второго счетного импульса триггер 10 устанавливаетс  в нулевое состо ние, а триггер 9 - в единичное и т.д. После прохождени  импульс а триггеры 7г10 устанавливаютс )в единичное
0 состо ние, на выходах элементов И-ИЛИ-НЕ 11-14 будет единичный уровень , формирующий разрешение переноса на следующую группу. Следующий шестнадцатый счетный импульс
5 установит все триггеры 7-10 первой группы в нулевое состо ние, а первый триггер второй группы - в еди-. ничнов Далее процесс повтор етс .
При работе в режиме вычитани  разрешающий потенциал необходимо подать на шину 4 разрешени вычитани . Управл ющие сигналы на разрешение прохождени  счетных импульсов снимаютс  при этом с вторых управл ющих выходов триггеров.
Таким образом, изобретение позвол ет обеспечить реверсивный счет импульсов. При этом имеетс  возможность увеличить разр дность счетчи0 ка путем подключени  дополнительных разр дных групп без снижени  быстродействи , так как счетный импульс поступает параллельно на все группы.

Claims (2)

1.' РЕВЕРСИВНЫЙ СЧЕТЧИК ИМПУЛЬСОВ С ПАРАЛЛЕЛЬНЫМ ПЕРЕНОСОМ, содержащий η разрядных групп, каждая из которых состоит из группового элемента И и m разрядов, каждый из которых содержит триггер, первый и второй управляющие выходы которого соединены, с первьичи входами соответственно первого и второго элементов и, вторые входы которых подключены соответственно к шинам разрешения сложения и вычитания, выходы первого и второго элементов И соединены соответственно с первым и вторым входами элемента ИЛИ, третий управляющий выход триггера соединен с третьим входом первого элемента И, первые счетные входы триггеров всех разрядов каждой группы подключены к групповой шине счетных импульсов, отличающийс я тем,что, с целью повышения быстродействия, в него дополнительно в-каждый разряд каждой группы введен элемент НЕ, вход которого соединен с выходом элемента ИЛИ, Данного разряда, выходы'элементов НЕ каждого разряда в каждой группе подключены к соответствующим счетным входам триггеров последующих разрядов данной группы и к,, соответствующим входам группового элемента И, выход которого соединен со счетными входами триггеров .и с входом группового элемента И последующей группы, а групповые шины счетных импульсов всех групп соединены с шиной счетных импульсов счетчика. ,_ .
s (Л с
Ό Си оо ю с©
Фиг. / >
2. Счетчик поп, 1, отличающийся тем, что триггер выполнен на основе трех RS-триггеров, единичный выход первого триггера соединен с единичным входом второго, единичный выход которого подключен к первому управляющему выходу и к нулевому входу третьего триггера, нулевой выход которого соединен с вторым управляющим выходом, единичный выход третьего триггера подключен к третьему управ-г |Ляющему выходу, к нулевому входу первого триггера и к первому нулевому входу второго, нулевой выход которого соединен с единичным входом первого триггера, первый единичный вход третьего триггера и второй нулевой вход второго подключены к первому счетному входу, а второй единичный вход третьего триггера и третий нулевой вход второго подключены к второму счетному входу.
SU792804271A 1979-08-03 1979-08-03 Реверсивный счетчик импульсов с параллельным переносом SU1053291A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792804271A SU1053291A1 (ru) 1979-08-03 1979-08-03 Реверсивный счетчик импульсов с параллельным переносом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792804271A SU1053291A1 (ru) 1979-08-03 1979-08-03 Реверсивный счетчик импульсов с параллельным переносом

Publications (1)

Publication Number Publication Date
SU1053291A1 true SU1053291A1 (ru) 1983-11-07

Family

ID=20844035

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792804271A SU1053291A1 (ru) 1979-08-03 1979-08-03 Реверсивный счетчик импульсов с параллельным переносом

Country Status (1)

Country Link
SU (1) SU1053291A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1 . Das TTL - Kochbuch. Oeut chsprachige TTL - ftppl-ikatione.n. Теxas Instruments Deutschland GmbH, I SB, 1978, 3-a8078r002-l, c. 147, рис. 6.46.ч 2 Потемкин И.С. ПостроеИие функциональных узлов на потенциальный системах элементов, М, , МЭИ, 1974, с 84, рис 49 (прототип Ь . *

Similar Documents

Publication Publication Date Title
SU1053291A1 (ru) Реверсивный счетчик импульсов с параллельным переносом
SU1201833A1 (ru) Устройство дл сортировки чисел
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1170609A1 (ru) Синхронный счетчик
SU1264337A1 (ru) Счетное устройство с контролем
SU1503065A1 (ru) Формирователь одиночного импульса
SU824446A1 (ru) Реверсивный двоично-дес тичныйСчЕТчиК иМпульСОВ
SU790352A1 (ru) Счетчик импульсов с управл емым коэффициентом пересчета
SU1056469A1 (ru) Делитель частоты следовани импульсов
SU834928A1 (ru) Счетчик с коэффициентом пересчета2 +1
SU1598146A1 (ru) Коммутатор
SU1174919A1 (ru) Устройство дл сравнени чисел
SU1188876A1 (ru) Распределитель импульсов
SU653746A1 (ru) Двоичный счетчик импульсов
SU1078613A1 (ru) Устройство дл преобразовани кодов
SU1280615A1 (ru) Устройство дл возведени двоичных чисел в квадрат /его варианты/
SU752814A1 (ru) Многодекадное пересчетное устройство с управл емым коэффициентом пересчета
SU517999A1 (ru) Преобразователь напр жени в код поразр дного кодировани
SU1275469A1 (ru) Устройство дл определени дисперсии
SU951718A1 (ru) Устройство дл подсчета числа импульсов
SU738179A1 (ru) Реверсивный счетчик
SU430363A1 (ru) Струйный десятичный счетчик
SU602936A1 (ru) Преобразователь кода в число импульсов
SU782166A1 (ru) Двоичный п-разр дный счетчик импульсов
SU860317A1 (ru) Резервированный счетчик импульсов