SU1188876A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU1188876A1
SU1188876A1 SU843732174A SU3732174A SU1188876A1 SU 1188876 A1 SU1188876 A1 SU 1188876A1 SU 843732174 A SU843732174 A SU 843732174A SU 3732174 A SU3732174 A SU 3732174A SU 1188876 A1 SU1188876 A1 SU 1188876A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
inputs
input
trigger
Prior art date
Application number
SU843732174A
Other languages
English (en)
Inventor
Валерий Алексеевич Андреев
Евгений Лаврентьевич Кардаш
Алексей Кириллович Талалаев
Альберт Никитович Фойда
Original Assignee
Предприятие П/Я В-8274
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8274 filed Critical Предприятие П/Я В-8274
Priority to SU843732174A priority Critical patent/SU1188876A1/ru
Application granted granted Critical
Publication of SU1188876A1 publication Critical patent/SU1188876A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ на нечетное число каналов, содержащий п RS-триггеров на элементах И-НЕ, (т-1) выходных элементов И-НЕ, выходы которых  вл ютс  соответствующими выходными шинами, Ггтриггер на щести элементах ИЛИ-НЕ, первые два элемента ИЛИ- НЕ 7/-триггера образуют основной триггер, третий и четвертый - первый вспомогательный триггер, а п тый и щестой - второй вспомогательный триггер, входы четвертого и шестого элементов ИЛИ-НЕ / /-триггера соединены с выходами соответственно единичного и нулевого плеч основного триггера , второй вход первого выходного элемента И-НЕ подключен к нулевому выходу второго / 5-триггера, отличающийс  тем, что, с целью упрощени  и повышени  достоверности функционировани , в него введены дополнительный элемент ИЛИ-НЕ, два дополнительных элемента И-НЕ, последний выходной элемент 2И-ИЛИ-НЕ, два элемента И, инвертор и элемент задержки, при этом к входу установки в единицу RSтриггера номера К. подключены выходы выходных элементов 2 -|- А 2 И -НЕ, где А - целое число, начина  с нол , а к входу установки в ноль - выходы выходных элементов И-НЕ номера 3 2 + А X X 2, выход последнего выходного элемента 2И-ИЛИ-НЕ подключен к входу дополнительного элемента ИЛИ-НЕ и к входам установки в «О тех 5-триггеров. к входам установки в «О которых не подключены выходы выходных элементов И-НЕ большего номера по сравнению с номерами выходных элементов И-НЕ, которые подключены к входам установки в «1, выходы первого и второго элементов И и четвертого и шестого элементов ИЛИ-НЕ Г/-триггера подключены к первым входам соответственно первого, третьего, второго и четвертого выходных элементов И-НЕ и входам выходных элементов И-НЕ, номер которых больще номера данных выходных элементов И-НЕ на число, кратное четырем, включа  первый элемент И последнего выходного элемента 2И-ИЛИ-НЕ, к вторым входам третьего и остальных нечетных выходных элементов И-НЕ подключены выходы того элемента / 5-триггеров, на входы которых подключен выход предыдущего вы (Л ходного элемента И-НЕ, третий и остальные входы третьего и остальных нечетных выходных элементов И-НЕ, включа  первый элемент И последнего выходного элемента 2И-ИЛИ-НЕ, подключены к выходам / 5-триггеров, к которым подключены второй и остальные входы предыдущего выходного элемента И-НЕ, за исключением выхода / 5-триггера, к входу установки ко00 торого подключен выход следующего выходного элемента И-НЕ, второй и осталь00 ные входы каждого четного выходного эле00 мента И-НЕ подключены к соответствую щим входам предыдущего нечетного выходного элемента И-НЕ, выход дополнительО5 ного элемента ИЛИ-НЕ соединен с входами второго, третьего, п того и шестого элементов ИЛИ-НЕ 7(-триггера, с входом второго элемента И последнего вы.ходного элемента 2И-ИЛИ-НЕ, второй вход дополнительного элемента ИЛИ-НЕ соединен с -тактовой шиной распределител  импульсов , выход элемента 2И-ИЛИ-НЕ соединен с первым входом первого дополнительного элемента И-НЕ, выход которого соединен с первым входом второго дополнительного элемента И-НЕ, второй вход

Description

которого соединен с выходом первого элемента ИЛИ-НЕ /-триггера, а выход - с входом первого дополнительного элемента И-НЕ и с входом четвертого выходного элемента И-НЕ, первые входы первого и второго элементов И подсоединены соответственно к выходам третьего и п того элементов 7/-триггера, а тактова  шина распределител  импульсов через инвертор и элемент задержки соединена с вторыми входами первого и второго элементов И, причем выход последнего выходного элемента 2И-ИЛИ-НЕ  вл етс  последней выходной шиной.
1
Изобретение относитс  к импульсной и вычислительной технике и может быть использовано дл  построени  электронных распределителей импульсов на нечетное число каналов.
Цель изобретени  - упрощение и повышение достоверности функционировани  за счет уменьшени  числа элементов на канал и исключени  возможности формировани  сигналов одновременно на нескольких выходных шинах распределител  импульсов.
На фиг. 1 представлена функциональна  схема распределител  импульсов на 13 каналов; на фиг. 2 - временна  диаграмма его работы.
Распределитель импульсов на 13 каналов содержит (т-1) выходных элементов И-НЕ 1 - 12 (т 13), последний выходной элемент -И -ИЛИ-НЕ 13, дополнительнный элемент ИЛИ-НЕ 14, три RS-триггера 15,15 и 15 , Т -триггер 16, выполненный на шести элементах ИЛИ-НЕ 17-22, первый 23 и второй 24 дополнительные элементы И-НЕ, первый 25 и второй 26 элементы И, инвертор 27, элемент 28 задержки, тактовую шину 29 и соответствующие выходные шины 30-42.
На временной диаграмме (фиг. 2) показаны сигнал 43 на тактовой шине 29, сигнал 44 на выходе элемента ИЛИ-НЕ 19 Г/-триггера 16, сигнал 45 на выходе элемента ИЛИ-НЕ 20, сигнал 46 на выходе элемента ИЛИ-НЕ 21, сигнал 47 на выходе элемента ИЛИ-НЕ 22, сигнал 48 на выходе элемента ИЛИ-НЕ 17, сигнал 49 на выходе элемента ИЛИ-НЕ 18, сигналы 50 и 51 на парафазных выходах / 5-триггера 15i, сигналы 52 и 53 на парафазных выходах 5-триггера 15, сигналы 54 и 55 на парафазных выходах У 5-триггера 15з, сигналы 56-67 на выходных шинах 30-42, сигнал 68 на выходе дополнительного элемента ИЛИ-НЕ 14, сигналы 69 и 70 на выходах первого 23 и второго 24 дополнительных элементов И-НЕ.
Выходы двенадцати выходных элементов И-НЕ 1 -12 и выход последнего выходного элемента И-ИЛИ-НЕ 13  вл ютс  соответствующими выходными шинами 30- 42. Тактова  шина 29 соединена с тактовым
входом Ггтриггера 16, первым входом дополнительного элемента ИЛИ-НЕ 14 и через инвертор 27 и элемент 28 задержки с первыми входами первого 25 и второго 26 элементов И, выходы которых соединены соответственно с первыми входами первого I, п того 5, дев того 9 выходных элементов И-НЕ, первым входом последнего выходного элемента И-ИЛИ-НЕ 13 и третьего 3, седьмого 7, одиннадцатого 11 выходных элементов И-НЕ. Вторые входы первого 25 и второго 26 элементов И соединены соответственно с выходом третьего элемента ИЛИ-НЕ 19 и п того элемента ИЛИ- НЕ 21.
Выход второго выходного элемента И-
НЕ 2 соединен с / -входом первого / 5-триггера 151, другой / -вход которого соединен с выходом дес того выходного элемента И- НЕ 10. S-входы первого 5-триггера 15| соединены с выходами шестого выходного элеента И-НЕ 6 и последнего выходного
0 элемента И--ИЛИ-НЕ 13.
Л-вход второго / 5-триггера 152 соединен с выходом четвертого выходного элемента И-НЕ 4. 5-вход второго / 5-триггера 152 соединен с выходом двенадцатого выходного элемента И-НЕ 12 и 5-входы третьего 5-триггера 15з соединены соответственно с выходом восьмого выходного элемента И-НЕ 8 и выходом последнего выходного элемента И-ИЛИ-НЕ 13.
Парафазные выходы первого / 5-триггера
151соединены соответственно с вторыми входами третьего 3, четвертого 4, одиннадцатого 11, двенадцатого 12 и седьмого 7, восьмого 8 выходных элементов И-НЕ.
Парафазные выходы второго 5-триггера
152соединены соответственно с третьими входами с п того 5 по дес тый 10 и первого 1, второго 2 выходных элементов И- НЕ, вторым входом последнего выходного элемента И-ИЛИ-НЕ 13.
Парафазные выходы третьего RS-триггера 15з соединены с вторыми входами дев того 9, дес того 10, третьими входами одиннадцатого 11, двенадцатого 12 выходных элементов И-НЕ, третьим входом последнего выходного элемента И-ИЛИ-НЕ 13 и третьими входами первого 1, второго 2, третьего
3, четвертого 4, п того 5, шестого 6 выходных элементов И-НЕ. Выход первого дополнительного элемента И-НЕ 23 через второй дополнительный элемент 24 соединен с четвертым входом четвертого выходного элемента И-НЕ 4 и со своим вторым входом, первый вход которого соединен с выходом последнего выходного элемента И-ИЛИ- НЕ 13-И вторым входом дополнительного элемента ИЛИ-НЕ 14, выход которого соединен с четвертым входом последнего выходного элемента И-ИЛИ -НЕ 13 и с управл ющим входом /-триггера 16.
Распре.а,елитель импульсов работает следующим образом.
Момент времени То  вл етс  исходным дл  распределител  импульсов. В момент TI на тактовую шину 29 поступает положительный импульс и на выходе дополнительного элемента ИЛИ-НЕ 14 по вл етс  низкий потенциал, который поступает на входы элементов ИЛИ-НЕ 18, 19, 21 к 22 и на вход последнего выходного элемента И-ИЛИ-НЕ 13 и вызывает по вление на выходе двух последних элементов высокого потенциала. Срабатывани  выходного элемента И-НЕ 4 не происходит , так как в это врем  на его входе действует низкий потенциал с выхода второго дополнительного элемента И-НЕ 24. В момент Т2 на тактовую шину 29 распределител  приходит первый отрицательный импульс, который вызывает на выходе элемента ИЛИ-НЕ 19 высокий потенциал, который в свою очередь поступает на вход элемента ИЛИ-НЕ 17, на выходе которого по вл етс  низкий потенциал, и через первый элемент И 25 после некоторой задержки поступает на вход первого выходного элемента 1, на выходе которого тоже по вл етс  низкий потенциал. Низкий потенциал с выхода элемента ИЛИ-НЕ 17 поступает на вход второго дополнительного элемента И-НЕ 24 и устанавливает высокий потенциал на его выходе. В момент Тз на тактовую шину 29 приходит положительный импульс, на выходе элемента ИЛИ-НЕ 17 по вл етс  низкий потенциал, а на выходе элемента ИЛИ-НЕ 20 - высокий потенциал. Высокий потенциал на выходе элемента ИЛИ-НЕ 20 вызывает на выходе второго выходного элемента 2 отрицательный импульс, который устанавливает первый / 5-триггер 15i в состо нии «1. В момент Т4 на тактовую шину 29 приходит второй отрицательный импульс, на выходе элемента ИЛИ-НЕ 21 по вл етс  положительный импульс, который, проход  через второй элемент И 26 вызывает на выходе третьего выходного элемента 3 отрицательный импульс. В момент TS на тактовую шину 29 приходит положительный импульс, который вызывает на выходе элемента ИЛИ- НЕ 22 высокий потенциал. Этот высокий потенциал поступает на вход четвертого выходного элемента 4 и на его выходе по вл етс  отрицательный импульс, который 5 устанавливает второй / 5-триггер 152 в состо ние «1. В момент Тб на тактовую шину 29 приходит третий отрицательный импульс и аналогичным образом при приходе на тактовую шину 29 с третьего по шесQ той отрицательных импульсов по вл ютс  последовательно отрицательные импульсы на выходах с п того по двенадцатый выходных элементов И-НЕ 5-12. При приходе на тактовую шину 29 седьмого отрицательного импульса на первых трех входах последнего выходного элемента И-ИЛИ-НЕ 13 по вл ютс  все высокие потенциалы и поэтому на его выходе в момент TU по вл етс  низкий потенциал, который поступает на вход дополнительного элемента ИЛИ-НЕ 14, и на его выходе по вл етс  высокий потенциал, который поступает на четвертый вход последнего выходного элемента И-ИЛИ-НЕ 13 и поддерживает на его выходе низкий потенциал. Этот низкий потенциал поступает на вход
5 первого дополнительного элемента И-НЕ 23, устанавливает высокий потенциал на его выходе и низкий на выходе второго дополнительного элемента И-НЕ 24 и поступает на нулевые входы первого 15i и третьего 15з RS-триггеров, устанавливает их в состо Q ние «О. Высокий потенциал с выхода дополнительного элемента ИЛИ-НЕ 14 поступает на входы второго 18, третьего 19, п того 21 и шестого 22 элементов ИЛИ- НЕ Ггтриггера 16 и устанавливает Ггтриггер 16 в положение с низкими потенциалами на выходах этих элементов ИЛИ- НЕ и высоким на выходе первого элемента ИЛИ-НЕ 17. При приходе на тактовую шину 29 высокого потенциала в момент Ti5 на выходе дополнительного элемента ИЛИ-НЕ 14 по вл етс  низкий потенциал, который приводит к по влению на выходах последнего выходного элемента И- ИЛИ-НЕ 13 и шестого элемента ИЛИ- НЕ 22 высокого потенциала. Срабатывани  четвертого выходного элемента И-НЕ 4 не происходит, так как в это врем  на его
входе действует низкий потенциал с выхода второго дополнительного элемента ИЛИ- НЕ 24.
При приходе на тактовую шину 29 вось .мого отрицательного импулЬса по вл етс 
,, высокий потенциал на выходе третьего элемента ИЛИ-НЕ 19 и низкий на выходе первого выходного элемента И-НЕ 1 и работа устройства повтор етс , т. е. поочередно срабатывают выходные элементы с первого по тринадцатый. гчЁь411
Ш
Ш
Т25
Т20

Claims (1)

  1. РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ на нечетное число каналов, содержащий η RS-триггеров на элементах И—НЕ, (m-Ι) выходных элементов И—НЕ, выходы которых являются соответствующими выходными шинами, Тгтриггер на шести элементах ИЛИ—НЕ, первые два элемента ИЛИ— НЕ //-триггера образуют основной триггер, третий и четвертый — первый вспомогательный триггер, а пятый и шестой — второй вспомогательный триггер, входы четвертого и шестого элементов ИЛИ—НЕ //-триггера соединены с выходами соответственно единичного и нулевого плеч основного триггера, второй вход первого выходного элемента И—НЕ подключен к нулевому выходу второго RS-триггера, отличающийся тем, что, с целью упрощения и повышения достоверности функционирования, в него введены дополнительный элемент ИЛИ—НЕ, два дополнительных элемента И—НЕ, последний выходной элемент 2И—ИЛИ—НЕ, два элемента И, инвертор и элемент задержки, при этом к входу установки в единицу RSтриггера номера R подключены выходы выходных элементов 2* + А · 2k+i И—НЕ, где А — целое число, начиная с ноля, а к входу установки в ноль — выходы выходных элементов И—НЕ номера 3 · 2* + А X X 2к+2, выход последнего выходного элемента 2И—ИЛИ—НЕ подключении входу дополнительного элемента ИЛИ—НЕ и к входам установки в «О» тех RS-триггеров, к входам установки в «0» которых не подключены выходы выходных элементов И—НЕ большего номера по сравнению с номерами выходных элементов И—НЕ, которые подключены к входам установки в «1», выходы первого и второго элементов И и четвертого и шестого элементов ИЛИ—-НЕ //-триггера подключены к первым входам соответственно первого, третьего, второго и четвертого выходных элементов И—НЕ и входам выходных элементов И—НЕ, номер которых больше номера данных выходных элементов И—НЕ на число, кратное четырем, включая первый элемент И последнего выходного элемента 2И—ИЛИ—НЕ, к вторым входам третьего и остальных нечетных выходных элементов И—НЕ подключены выходы того элемента RS-триггеров, на входы которых подключен выход предыдущего выходного элемента И—НЕ, третий и остальные входы третьего и остальных нечетных выходных элементов И—НЕ, включая первый элемент И последнего выходного элемента 2И—ИЛИ—НЕ, подключены к выходам RS-триггеров, к которым подключены второй и остальные входы предыдущего выходного элемента И—НЕ, за исключением выхода RS-триггера, к входу установки которого подключен выход следующего выходного элемента И—НЕ, второй и остальные входы каждого четного выходного элемента И—НЕ подключены к соответствующим входам предыдущего нечетного выходного элемента И—НЕ, выход дополнительного элемента ИЛИ—НЕ соединен с входами второго, третьего, пятого и шестого элементов ИЛИ—НЕ //-триггера, с входом второго элемента И последнего выходного элемента 2И—ИЛИ—НЕ, второй вход дополнительного элемента ИЛИ—НЕ соединен с -тактовой шиной распределителя импульсов, выход элемента 2И—ИЛИ—НЕ соединен с первым входом первого дополнительного элемента И—НЕ, выход которого соединен с первым входом второго дополнительного элемента И—НЕ, второй вход которого соединен с выходом первого элемента ИЛИ—НЕ Л-триггера, а выход — с входом первого дополнительного элемента И—НЕ и с входом четвертого выходного элемента И—НЕ, первые входы первого и второго элементов И подсоединены соответственно к выходам третьего и пя того элементов 'Λ-триггера, а тактовая шина распределителя импульсов через инвертор и элемент задержки соединена с вторыми входами первого и второго элементов И, причем выход последнего выходного элемента 2И—ИЛИ—НЕ является последней выходной шиной.
SU843732174A 1984-03-11 1984-03-11 Распределитель импульсов SU1188876A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843732174A SU1188876A1 (ru) 1984-03-11 1984-03-11 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843732174A SU1188876A1 (ru) 1984-03-11 1984-03-11 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU1188876A1 true SU1188876A1 (ru) 1985-10-30

Family

ID=21115718

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843732174A SU1188876A1 (ru) 1984-03-11 1984-03-11 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU1188876A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств. М.: Сов. радио. 1975, с. 294, рис. 6.26. Авторское свидетельство СССР № 517160, кл. Н 03 К 17/62, 20.05.75. *

Similar Documents

Publication Publication Date Title
SU1188876A1 (ru) Распределитель импульсов
SU1119172A1 (ru) Распределитель импульсов
SU1324101A1 (ru) Распределитель импульсов на нечетное число каналов
SU1347183A1 (ru) Счетное устройство
SU1053291A1 (ru) Реверсивный счетчик импульсов с параллельным переносом
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1460721A1 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU1432751A1 (ru) Фазовый синхронизатор
SU1265981A1 (ru) Устройство дл выделени импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU660255A1 (ru) Распределитель импульсов
SU511722A1 (ru) Распределитель импульсов
SU741451A1 (ru) Устройство декодировани импульсной последовательности
SU1013963A1 (ru) Устройство дл выбора заданий
SU1287184A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU607217A1 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU549804A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1183978A1 (ru) Устройство дл ввода информации
SU1283954A1 (ru) Формирователь импульсов
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
RU2042978C1 (ru) Многоканальное устройство для обработки запросов
SU1037234A1 (ru) Устройство дл ввода информации
SU970371A1 (ru) Многоканальное устройство динамического приоритета
SU960820A2 (ru) Многоканальное устройство дл приоритетной селекции импульсов