SU1764155A1 - Устройство дл выделени синхронизированной пачки импульсов - Google Patents

Устройство дл выделени синхронизированной пачки импульсов Download PDF

Info

Publication number
SU1764155A1
SU1764155A1 SU904864333A SU4864333A SU1764155A1 SU 1764155 A1 SU1764155 A1 SU 1764155A1 SU 904864333 A SU904864333 A SU 904864333A SU 4864333 A SU4864333 A SU 4864333A SU 1764155 A1 SU1764155 A1 SU 1764155A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
flip
bus
Prior art date
Application number
SU904864333A
Other languages
English (en)
Inventor
Олег Николаевич Лузанов
Original Assignee
Войсковая часть 45807-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 45807-Р/П filed Critical Войсковая часть 45807-Р/П
Priority to SU904864333A priority Critical patent/SU1764155A1/ru
Application granted granted Critical
Publication of SU1764155A1 publication Critical patent/SU1764155A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Устройство содержит шину управлени  (1), шину синхроимпульсов (2), четыре выходные шины (З-б), два коммутатора с запоминанием сигнала управлени  (7 и 8), RS-триггер 9, два D-триггера (10 и 11). логический элемент И (12) с соответствующими св з ми. 4 ил.

Description

С
Фиг./
XI
о
ел ел
Изобретение относитс  к автоматике и вычислител чой технике и может быть использовано в цифровой технике дл  формировани  стробирующего импульса и пачки импульсов в прив зке к заднему фронту тактового импульса.
Известно устройство 1, содержащее два триггера, шесть логических элементов И, логический элемент ИЛИ-НЕ и логический элемент ИЛИ, которое формирует два синхронизированных импульса независимо от длительности входного асинхронного импульса .
Недостатком данного устройства  вл етс  то, что оно не формирует синхронизированный импульс в прив зке к заднему фронту тактового импульса.
Известно также устройство дл  синхронизации импульсов 2, содержащее триггер , логический элемент ИЛИ и коммутатор импульсов, которое выдает разность последовательностей импульсов поданых на входы устройства.
Недостатком данного устройства  вл етс  недостаточные функциональные возможности устройства, а именно невозможность выделени  пачки импульсов по стробированному, в прив зке к заднему фронту тактового импульса.
Известно устройство дл  синхронизации импульсов 3, содержащее два триггера , п ть логических элементов И и логический элемент ИЛИ, которое формирует сдвинутые во времени одиночные импульсы .
Недостатком данного устройства  вл етс  недостаточно широкие функциональные возможности, а именно невозможность формировать пачку импульсов.
Наиболее близким по технической ности к за вл емому изобретению  вл етс  выбранное за прототип устпойство формирование импульсов 4, которое содержит RS-триггер, два коммутатора с запоминанием сигнала управлени , кроме того устройство содержит логический элемент ИЛИ и обеспечивает прив зку фронтов импульсов и получение импульсной последовательности не содержащей сформированного по фронту импульса
Недостатком указанного устройства  вл етс  недостаточные функциональные возможности , а именно невозможность формировать пачку импульсов в прив зке к заднему фронту тактового импульса.
Целью изобретени   вл етс  расширение функциональных возможностей, путем дополнительного формировани  пачки импульсов , генерируемой при стробировании тактовых импульсов импульсом, начинающимс  по заднему фронту тактового импульса и оканчивающимс  по заднему фронту одного из последующих тактовых импульсов.
Поставленна  цель достигаетс  тем, что
в известное устройство дл  выделени  синхронизированной пачки импульсов содержащее RS-триггер, R-вход которого соединен с первым выходом первого комму0 татора с запоминанием сигнала управлени , вход управлени  которого соединен с шиной управлени , вход коммутации - с шиной тактовых импульсов, второй выход - со входом коммутации второго коммутатора с
5 запоминанием сигнала управлени , выход которого соединен с первой выходной шиной и с S-входом RS-i риггера, пр мой выход которого соединен со входом управлени  второго коммутатора с запоминанием сиг0 нала управлени  и со второй выходной шиной , введены первый и второй D-триггеры, треть  и четверта  выходные шины и элемент И, выход которого соединен с С-вхо- дом первого D-триггера, пр мой выход
5 которого соединен с третьей выходной шиной , D-вход - с шиной тактовых импульсов и с С-входом второго D-триггера, выход которого соединен с четвертой выходной ши; ной и с первым входом элемента И, второй
0 вход которого соединен с
D-входом второго D-триггера и с пр мым выходом RS-триггера. Два D-триггера и логический элемент И осуществл ют функции преобразовани  и логического умноже5 ни  импульсов, которые формирует формирователь импульсов. Введение новых элементов позвол ет реализовать новое свойство устройства, заключающеес  в способности формировать стробирующий
0 импульс, передний фронт которого начинаетс  по заднему фронту тактового импульса, а задний фронт формируетс  по переднему фронту одного из последующих тактовых импульсов, что дает возможность выделить
5 из тактовых импульсов пачку импульсов, первый из которых отстает от переднего фронта стробирующего импульса на длительность тактового импульса, а последний импульс сформированной пачки импульсов
0 опережает своим задним фронтом задний фронт стробирующего импульса на длительность тактового импульса.
На фиг.1 представлена принципиальна  схема устройства дл  выделени  синх5 ронизированной пачки импульсов: на фиг.2 - временные диаграммы работы устройства дл  выделени  синхронизированной пачки импульсов; на фиг.З раскрыта схема коммутаторов 7 и 8; на фиг.4 показана работа коммутатора.
Устройство дл  выделени  синхронизированной пачки импульсов содержит шину управлени  1, шину синхроимпульсов 2, четвертую , третью, вторую и первую выходные шины 3, 4, 5, 6, коммутаторы с запоминанием сигнала управлени  7 и 8, RS-триггер 9, два D-триггера 10 и 11 и логический элемент И 12. Причем Р-входП5-триггера 9 соединен с первым выходом первого коммутатора с запоминанием сигнала управлени  7, вход управлени  которого соединен с шиной управлени  1, вход коммутации - с шиной тактовых импульсов 2, второй выход - со входом коммутации второго коммутатора, с запоминанием сигнала управлени  8, выход которого соединен с первой выходной шиной бис S-входом RS-григгера 9, пр мой выход которого соединен со входом управлени  второго коммутатора с запоминанием сигнала управлени  8, со второй выходной шиной 5, со вторым входом логического элемента И 12 и D-входом второго D-триггера 10, С-вход которого соединен с D-входом первого D-триггера 11 и шиной тактовых импульсов 2, а выход с четвертой выходной шиной и первым входом логического элемента 1/1 12, выход которого соединен с С- входом первого D-триггера 11, выход которого соединен с третьей выходной шиной 4.
В исходном состо нии триггеры 9, 10, 11 наход тс  в состо нии О. С приходом на управл ющий вход коммутатора 7 управл ющего импульса 13, на втором выходе коммутатора 7 по вл етс  пачка импульсов 16, которые проход т на вход коммутации коммутатора 8 и затем на вход S триггера 9, на выходе триггера 9 по вл етс  импульс 17 совпадающий по переднему фронту с передним фронтом первого импульса в сформированной пачке. Далее сформированный импульс 17 проходит на вход D триггера 10, синхронизируетс  по заднему фронту синхроимпульса 26, на триггере 10 по вл етс  состо ние 1. импульс 18, поступающий на вход логического элемента 12. на второй вход которого поступает импульс 17, на выходе логического элемента 12 по вл етс  умноженный импульс 19, поступающий на вход С триггера 11. на D-вход которого поступают синхроимпульсы 14. а на выходе триггера 11 по вл етс  пачка импульсов 20, первый из которых отстает от переднего фронта импульса 19 на длительность тактового импульса 14, а задний фронт последнего импульса пачки 20 опережает задний фронт импульса 19, пачка импульсов 20 проходит на выходную шину 4.
Работа устройства дл  выделени  синхронизированной пачки импульсов по сн етс  с помощью временной диаграммы (фиг.2), на которой обозначено: 13 - импульс на шине управлени  1: 14 - импульсы на шине синхронизирующих (тактовых) им- 5 пульсов 2; 15 - импульсы на первом выходе коммутатора 7; 17 - импульс на выходной шине 5; 18 - импульс на выходной шине 3; 19 - импульс на выходе логического элемента И 12; 20 - импульсы на выходной шине 4 10 (иначе, синхронизированна  пачка импульсов ); 21 - импульс на выходной шине 6.
Устройство работает следующим образом .
До прихода на шину 1 импульса 13 им- 15 пульсы синхронизации, например импульсы 22 и 23 с шины 2 коммутируютс  на выход коммутатора 7 - импульсы 24 и 25. С приходом на шину 1 управл ющего импульса 13, первый же тактовый импульс 26 поступает
0 на второй выход коммутатора 7, импульс 30 поступает на в- ,д коммутатор 8. Далее импульс 30 проходит на первый вход коммутатора 8 и следовательно на выходной шине 6, по вл етс  импульс 34, который одновре5 менно поступает на вход S-триггера 9, при этом триггер 9 переключаетс  и на выходе триггера 9 формируетс  передний фронт импульса 17, а значит импульс 17 по вл етс  и на выходной шине 5. Следующие такто0 вые импульсы, например 27, 28, 29, коммутируютс  на второй выход коммутатора 7 и поступают на вход коммутации коммутатора 8. Одновременно с по влением переднего фронта импульса 17 на входе D
5 триггера 10, на нем устанавливаетс  состо ние 1 и приход первого же тактового импульса па вход С триггера 10 по заднему
фронту импульса 26 устанавливает на выходе триггера 10 состо ние 1, импульс
0 18, который по вл етс  и на выходной шине 3. Приход каждого последующего тактового импульса например 27, 28, 29, подтверждает состо ние 1 на выходе триггера 10 до тех пор, пока на входе D триггера 10 есть
5 логическа  единица. При установке на входе D триггера 10 низкого уровн  и с приходом первого за этим тактового импульса, например 38, по заднему фронту которого на выходе триггера 10 устанавливаетс 
0 состо ние О. Импульсы 17 и 18 поступают нэ входы логического элемента И 12, на выходе которого по вл етс  импульс 19, который приходит на вход С трип ера 11. С по влением на входе С триггера 11 состо 5 ние логической 1 и с приходом на вход D тактовых импульсов 27, 28. 9. на выходе триггера 11, а значит на шине 4 по вл ютс  импульсы 35, 36, 37, которые и  вл ютс  необходимой пачкой синхронизированных импульсов.
Предлагаемое устройство по сравнению с прототипом за счет введени  новых элементов с соответствующими св з ми обеспечивает возможность получени  стро- бирующего импульса, передний фронт которого прив зан к заднему фронту тактового импульса, а задний фронт прив зан к переднему фронту одного из последующих тактовых импульсов, что позвол ет формировать пачку импульсов, первый из которых отстает от переднего фронта стробирующе- го импульса, а последний импульс в пачке опережает своим задним фронтом задний фронт стробирующего импульса на длительность тактового импульса, что позвол ет получить формирователь импульсов с расширенными возможност ми использовани  в цифровой технике. Например, в цифровом телевидении.

Claims (1)

  1. Формула изобретени  Устройство дл  выделени  синхронизированной пачки импульсов, содержащее RS-триггер, R-вход которого соединен с первым выходом первого коммутатора с запоминанием сигнала управлени , вход управлени  которого соединен с шиной управлени , вход коммутации -- с шиной так1ШUБUпJniГLГгMJ
    iRJsL
    ю
    j UFUTJTM a
    19
    20
    JiUHJnjilJjTl
    21
    J5L
    товых импульсов, второй выход - с входом коммутации второго коммутатора с запоминанием сигнала управлени , выход которого соединен с первой выходной шиной и с
    S-входом RS-триггера, пр мой выход которого соединен с входом управлени  второго коммутатора с запоминанием сигнала управлени  и с второй выходной шиной, отличающеес  тем, что, с целью расширени  функциональных возможностей путем дополнительного формировани  пачки импульсов, генерируемой при стробирова- нии тактовых импульсов импульсом, начинающимс  по заднему фронту тактового
    импульса и оканчивающимс  по заднему фронту одного из последующих тактовых импульсов, в него введены первый и второй D-триггеры, треть  и четверта  выходные шины и элемент И. выход которого соединен
    с С-входом первого D-триггера, пр мой выход которого соединен с третьей выходной шиной, D-вход - с шиной тактовых импульсов и с С-входом второго D-триггера, выход которого соединен с четвертой выходной
    шиной и с первым входом элемента И, второй вход которого соединен с D-входом второго D-триггера и с пр мым выходом RS-триггера.
    ЛЛЛ
    L
    Фаг 2.
    jnjTJTJTJ-LTL. &ДГ./ПPL
    A.2 П П П П П
    ФигЛ
    Фиг.З
SU904864333A 1990-04-30 1990-04-30 Устройство дл выделени синхронизированной пачки импульсов SU1764155A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904864333A SU1764155A1 (ru) 1990-04-30 1990-04-30 Устройство дл выделени синхронизированной пачки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904864333A SU1764155A1 (ru) 1990-04-30 1990-04-30 Устройство дл выделени синхронизированной пачки импульсов

Publications (1)

Publication Number Publication Date
SU1764155A1 true SU1764155A1 (ru) 1992-09-23

Family

ID=21535006

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904864333A SU1764155A1 (ru) 1990-04-30 1990-04-30 Устройство дл выделени синхронизированной пачки импульсов

Country Status (1)

Country Link
SU (1) SU1764155A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N: 790212. кл. Н 03 К 5/13, 09.01.78. 2. Авторское свидетельство СССР N 930618, кл. Н 03 К 5/04. 15.08.80 (прототип). *

Similar Documents

Publication Publication Date Title
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU1102027A1 (ru) Устройство дл формировани разностной частоты импульсов
SU1322434A1 (ru) Устройство синхронизации импульсов
SU1297032A1 (ru) Распределитель импульсов
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
SU1550503A1 (ru) Устройство дл формировани синхросигналов
SU439911A1 (ru) Устройство дл синхронизации импульсов
SU1160550A1 (ru) Формирователь одиночного импульса
SU764109A1 (ru) Формирователь импульсов
SU1503061A1 (ru) Формирователь импульсов
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU1200401A1 (ru) Устройство дл временного разделени импульсных сигналов
SU478429A1 (ru) Устройство синхронизации
SU1283954A1 (ru) Формирователь импульсов
SU790212A1 (ru) Устройство дл синхронизации импульсов
SU1243115A1 (ru) Многоканальный формирователь одиночных импульсов
SU976495A1 (ru) Формирователь импульсов
SU942028A1 (ru) Устройство дл синхронизации сигналов
SU1275746A1 (ru) Устройство дл синхронизации импульсов
SU790120A1 (ru) Устройство дл синхронизации импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1283952A1 (ru) Формирователь импульсов
SU1072257A1 (ru) Формирователь импульсов