SU741441A1 - Устройство дл синхронизации импульсов - Google Patents
Устройство дл синхронизации импульсов Download PDFInfo
- Publication number
- SU741441A1 SU741441A1 SU772462461A SU2462461A SU741441A1 SU 741441 A1 SU741441 A1 SU 741441A1 SU 772462461 A SU772462461 A SU 772462461A SU 2462461 A SU2462461 A SU 2462461A SU 741441 A1 SU741441 A1 SU 741441A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- signal
- output
- synchronized
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Description
Изобретение относитс к вычислительной технике и может быть использовано ,Щ1Я синхронизации сигналов одного устройства ЦВМ с синхросигналами другого устройства и .дл синхронизациисигналов, переда ваемых из одной ЦВМ в другую. Известно большое число устройст дл синхронизации импульсов. Одно из известных устройств дл синхронизации импульсов содержит триггеры, ключевые элементы и элемент НЕ 1. Недостатком известног устройства вл етс низка помехоустойчивость и при синхронизации, работы отдельных устройств, расположенных на удалении друг от друга или при синхронизации работы двух ЦВМ этот недостаток становитс существенным .Наиболее близким технич КИМ решением к данному изобретению вл етс устройство синхронизации, содержащее триггеры, элементы блок приведени в исходное состо ние и формироват.ёль длительности входного сигнала. В известном устройстве используетс двухфазна система синхросигналов 2. Недостатком известного-устройства вл етс низка помехоустойчивость. т.к. даже кратковременна помеха на шине входного сигнала может привести к срабатыванию входного триггера и, следовательно, к по влению ложного выходного сигнала. Кроме того, устройство вырабатывает синхронизированный сигнал ТОЛЬКОодной фазы, и обла дает низким быстродействием. Целью изобретени вл етс повышение надежности и быстродействи устройства дл синхронизации импульсов . Поставленна цель достигаетс тем, что в устройстве дл синхронизации импульсов, содержащем формирователь ,импульсов, выход которого подключен к информационному входу первого триггера, выход которого соединен с первым входом первого элемента. И, второй вход которого подключен к первой шине синхросигналов/ второй элемент И, первый вход которого соединен со второй шиной синхросигналов , второй .и третий триггеры, и блок установки в исходное состо ние , отличающеес тем, что, с целью повышени надежности и быстродействи , в него дополнительно введены триггер и элемент ИЛИ, входы которого соединены с выходами первого и второго элементов И, второй вход второго элемента И соединен с первым входом блока установки в исходное состо ние, с информационным входом дополнительного триггера и с выходом второго триггера,информационный вход которого соединен с информационным входом первого триггера , третий вход первого элемента И соединен с выходом дополнительного триггера и со вторым входом блока установки в исходное состо ние третий вход которого подключен к третьему входу второго элемента И и выходу третьего триггера, информационный вход которого соединен с выIходом первого триггера и с четвертым входом блока установки в исходное состо ние, первый и второй выходы которого соединены соответственно с четвертыми входами первого и второго элементов И, причем синхронизирующие входы второго и-третьего триггеров подключены к первой шине синхрсигналов и к п тому входу блока установки в исходное состо ние, шестой вход которого соединен с синхронизирующими входами первого и дополнительного триггера и со второй шиной синхросигналов.
На фиг. 1 представлена структурна блок-схема устройства дл синхронизации импульсов; на фиг. 2 показаны временные диаграммы его работы.
Устройство дл синхронизации импульсов содержит формирователь импулсов 1; триггеры 2, 3, 4 и 5; блок установки в исходное состо ние 6, состо щий из триггеров 7, 8 и элементов И-НЕ 9, 10; элементы И - 11, 12, элемент ИЛИ 13 и входные шины синхросигналов С1-14 и С2-15.
Исходное состо ние устройства дл синхронизации импульсов определ етс отсутствием на входе формировател 1 синхронизируемого сигнала . В исходном состо нии триггеры 2, 3, 4 и 5 наход тс в нулевом состо нии , триггеры 7 и 8 в единичном.
На фиг. 2 отображены переключени элементов устройства дл двух случаев: а) синхронизируемый сигнал пер ,вым прин л триггер 3; б) синхронизируемый сигнал первым прин л триггер 2. Синхронизируемый сигнал может поступить в устройство до поступлени соответствующего синхросигнала , одновременно с ним или несколько позже. Главное, чтобы врем одновременного присутстви синхронизируемого и синхросигналов оказалось достаточным дл переключени соответствующего триггера.
Рассмотрим первый случай (фиг. 2а Синхронизируемый сигнал через формирователь 1 поступает на входы триггеров 3 и 2 и принимаетс в триггер 3 по синхросигналу 14, На ближайшем синхросигнале 15 единичное состо ние триггера 3 переписываетс в триг гер 4 и происходит занесение входного сигнала в триггер 2. Выходные потенциалы триггеров 2, 4 и 8 Поступают на входы элемента 12. На четвертый вход элемента 12 поступает синхросигнал 14, который пройдет на выход элемента 12 после установки триггеров 2 и 4 в единично состо ние. С выхода элемента 12 сигнал через элемент 13 поступит на выход устройства. На этом же синхросигнале 14 триггер 7 установит в нулевое состо ние и заблокирует прохождение через элемент 11 ближайшего синхросигнала 15, на которс) установитс в нулевое состо ние триггер 8. Триггер 8 заблокирует выдачу следующего синхросигнала 14. Такое состо ние триггеров будет сохран тьс до сн ти синхронизируемого сигнала. Дл приведени устройства в исходное состо ние синхронизируем сигнал должен отсутствовать на врем равное длительности двух смежных синхросигналов 14 и 15/ т. е. периоду синхросигналов.
Аналогичные переключени произойдут в устройстве и во втором случае, когда синхронизируемый сигнал первым примет триггер 2. Эти переключени отражены на фиг. 2 б.
Таким образом, при поступлении ;;инхронизируемого сигнала устройство выработает один синхронизированны иГ1пульс. Этот импульс по времени .будет ближайшим из синхросигналов с учтом посто нной задержки, необходимой на работу устройства. Тем самым достигаетс высокое быстродействие. Это качество необходимо при синхронизации сигналов малой длительности, когда синхронизируемый сигнал имеет длительность не более 2 - Зт (т: длительность синхросигналов),
Предлагаемое устройство обеспечивает высокую надежность работы, та как синхронизированный сигнал на выходе устройства по витс только при по влении на входе реального сигнала длительностью 2-3, что всегда имеет место. В то же врем помехи дгике значительной длительности не окажут вли ние на работу устройства
Claims (2)
1.Авторское свидетельство СССР № 457176, кл. Н 03 К 5/13, 07.09.73,
2.Авторское свидетельство СССР
№ 478429, кл. Н 03 К 5/13, 21.12.71,
/
J 2- 5 .if- 7
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772462461A SU741441A1 (ru) | 1977-03-17 | 1977-03-17 | Устройство дл синхронизации импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772462461A SU741441A1 (ru) | 1977-03-17 | 1977-03-17 | Устройство дл синхронизации импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU741441A1 true SU741441A1 (ru) | 1980-06-15 |
Family
ID=20699445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772462461A SU741441A1 (ru) | 1977-03-17 | 1977-03-17 | Устройство дл синхронизации импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU741441A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4617480A (en) * | 1984-10-22 | 1986-10-14 | Motorola, Inc. | High speed data synchronizer which minimizes circuitry |
-
1977
- 1977-03-17 SU SU772462461A patent/SU741441A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4617480A (en) * | 1984-10-22 | 1986-10-14 | Motorola, Inc. | High speed data synchronizer which minimizes circuitry |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU1128376A1 (ru) | Устройство дл синхронизации импульсов | |
SU864529A2 (ru) | Формирователь одиночных импульсов,синхронизированных тактовой частотой | |
SU839034A1 (ru) | Формирователь импульсов | |
SU942028A1 (ru) | Устройство дл синхронизации сигналов | |
SU1764155A1 (ru) | Устройство дл выделени синхронизированной пачки импульсов | |
SU1476453A1 (ru) | Устройство дл синхронизации приема асинхронных сигналов | |
SU1420653A1 (ru) | Устройство дл синхронизации импульсов | |
SU758546A2 (ru) | Устройство дл генерировани тактовых импульсов | |
SU1102027A1 (ru) | Устройство дл формировани разностной частоты импульсов | |
SU758547A2 (ru) | Устройство синхронизации с дискретным управлением | |
RU1811003C (ru) | Устройство дл разделени импульсов | |
SU739510A1 (ru) | Устройство дл синхронизации каналов | |
SU966911A1 (ru) | Устройство формировани импульсной функции равнозначности | |
SU603983A1 (ru) | Упарвл емый генератор синхроимпульсов | |
SU1157666A1 (ru) | Формирователь одиночного импульса | |
SU1148105A1 (ru) | Устройство дл синхронизации импульсов | |
SU1335996A1 (ru) | След щий умножитель частоты | |
SU553737A1 (ru) | Устройство синхронизации | |
SU434581A1 (ru) | Устройство синхронизации импульсов | |
RU1786675C (ru) | Устройство дл цикловой синхронизации | |
SU523533A1 (ru) | Устройство дл синхронизации | |
SU1322434A1 (ru) | Устройство синхронизации импульсов | |
SU928666A2 (ru) | Устройство приема сигналов фазового пуска | |
SU960820A2 (ru) | Многоканальное устройство дл приоритетной селекции импульсов |