SU1128376A1 - Устройство дл синхронизации импульсов - Google Patents

Устройство дл синхронизации импульсов Download PDF

Info

Publication number
SU1128376A1
SU1128376A1 SU823541479A SU3541479A SU1128376A1 SU 1128376 A1 SU1128376 A1 SU 1128376A1 SU 823541479 A SU823541479 A SU 823541479A SU 3541479 A SU3541479 A SU 3541479A SU 1128376 A1 SU1128376 A1 SU 1128376A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
pulse
clock
Prior art date
Application number
SU823541479A
Other languages
English (en)
Inventor
Михаил Николаевич Штейнберг
Ирэн Флориановна Золкина
Геннадий Срулевич Вайсман
Original Assignee
Специальное Конструкторское Бюро Биологического Приборостроения Биологического Центра Ан Азсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Биологического Приборостроения Биологического Центра Ан Азсср filed Critical Специальное Конструкторское Бюро Биологического Приборостроения Биологического Центра Ан Азсср
Priority to SU823541479A priority Critical patent/SU1128376A1/ru
Application granted granted Critical
Publication of SU1128376A1 publication Critical patent/SU1128376A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в цифровых устройствах автоматики и вычислительной техники дл  согласо вани  асинхронного сигнала с тактовой частотой периферийного устройст . ва. Известно устройство дл  синхронизации импулксов, содержащее первый триггер, выход которого соединен с Д-входом второго триггера, С-вход ко торого соединен с шиной синхронизирующих импульсов, а выход - с выходной шиной устройства и с входом элемента задержки, выход которого подключен к R -входам триггеров il. Устройство обладает ограниченными функциойальными возможност ми, так как обеспечивает определение временного положени  синхронизируемых импульсов лишь в пределах периода тактов.ой частоты и лишено возможност определ ть временное положение этих импульсов в пределах составл ющих пе риода тактовой частоты, т.е. врем  действи  тактового импульса и его от сутстви  . Кроме того, в этом устройстве при обработке асинхронной последовательности импульсов С квазипериодом Не меньшим периода тактовой частоты имеет место потер  информации, когда синхронизируемый импульс поступает во врем  формировани  выходного импу;льса предыдущего такта, а ,также возможно ложное срабатывание устройства , когда синхронизируемьй импульс опережает по фазе выходной импульс устройства, но имеет большую длитель ность. Наиболее близким к изобретению  вл етс  устройство дл  синхронизации импульсов, содержащее первый триггер, С-вход которого соединен с входной шиной, а выход подключен к D-входам второго и третьего триггеров , а также четвертый триггер, S-вход которого соединен с входной ши ной, а выход подключен к R-входам вт рого и третьего триггеров, выходы которых подключены к первым входам первого и второго элементов И соответственно и соединены через первый элемент ИЛИ с выходной шиной и R-вхо дом первого тpигГJapa, при этом С-вход второго триггера соединен с шиной . тактовых импульсов и через элемент НЕ с С-входом третьего триггера, выходы элементов И черлз второй элемент ИЛИ - с С-входом четвертого триггера , J) -вход которого, подключенный к D--входу первого триггера, соедине  с общей шиной, а вторые входы первого и второго элементов И - с С-входами второго и третьего триггеров , соответственно 2j . В известном устройстве регулировка длительности выходных импульсов возможна только за счет изменени  длительности тактовых синхронизирующих импульсов, так как на выходе устройства по вл етс  импульс, длительность которого равна в одном случае длительности тактового импульса , а во втором - длительности паузы тактовых импульсов. Кроме того, известное устройство дл  синхронизации импульсов обладает низкой надежностью, так как при поступлении двух входных импульсов раздельно в пределах действи  тактового импульса и его отсутстви  в одном периоде тактовой частоты происходит сбой типа Потер  импульса. Целью изобретени   вл етс  повышение надежности и расширение функциональных возможностей устройства /за счет обеспечени  регулировки длительности выходных импульсов. Поставленна  цель достигаетс  тем, что в устройство дл  синхронизации импульсов, содержащее первый триггер, С-вход которого соединен с входной щиной, а выход подключен кD-входам второго и третьего триггеров, а также четвертый триггер, при этом С-вход второго триггера соединен с шиной тактовых импульсов и через элемент НЕ с С-входом третьего триггера, введе ы два элемента задержки и элемент ИСКЛЮЧАКЯДЕЕ ИЛИ, входы которого соединены с шиной тактовых импульсов и выходом элемента НЕ, а -выход подключен к -входу первого триггера, при этом выход второго триггера сое динен с первой выходной шиной и через первый элемент задержки сR-входом второго триггера, С-вход которого подключен к С-входу четвертого триггера и R-входу третьего триггера, , выход которого соединен с С-входомчетвертого триггера, выход которого подключен к второй выходной шине и через второй элемент задержки к R-входу четвертого триггера.
На фиг. 1 представлена функциональна  схема устройства дл  синхронизации импульсов; на фиг. 2 - временные диаграммы его работы. Устройство содержит первый 1, второй 2, третий 3 и четвертьй 4 тригге.ры, элементы 5 и 6/ задержки, элементы НЕ 7 и ИСКЛЮЧАЮЩЕЕ ИЛИ 8, входную шину 9 (синхронизируемых импульсов), шину 10 тактовых (синхронизирующих ) импульсов, первую 11 и вторую 12 выходные шины устройства Входна  шина 9 соединена с С-входом триггера 1., R-вход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8, один из входов которого соединен с шиной 10 тактовых импульсов , входом элемента НЕ 7, С-входами триггеров 2 и 4 и R-входом триггера 3, С-вход которого подключен к выход элемента НЕ 7 и другому входу элеме та ИСКЛЮЧАЮЩЕЕ ИЛИ 8, выход тригге ,ра 1 соединен сD-выходами триггеров 2 и 3, выход триггера 3 подключен к1)-входу триггера 4, выходы триггеров 2 и 3, выход триггера 3 подключен к 1)-входу триггера 4, выходы триггеров 2 и 4 подключены соо ветственно к выходным шкнам 12 и 11 и через элементы 5 и 6 задержки своим R -входам. Устройство работает следующим образом.. В исходном состо нии на выходах триггеров 1-4 (D-типа) присутствует низкий потенциал (потенциал логичес кого нул ). При поступлении импульсов тактовой частоть по шине 10 (фиг.2а), триггерь 2-4 не переключаютс , так как на информационных D -входах ука занных триггеров низкие потенциалы. Входной синхронизируемый импульс , по. вившийс  на шине 9 (фиг.2 /передним, фронтом записывает логичес кую единицу в триггер 1, с выхода которого потенциал логической едини цы (фиг. 2в) поступает на информаци онные D -входы триггеров 2 и 3, под готавлива  их к .переключению. В зависимости от временного поло жени  фронта поступившего входного синхронизируемого импульса в пределах составл ющих периода тактовой частоты, т.е. времени действи  тактового импульса или его отсутстви , в единичное состо ние может, соот1128376 , .
ветственно, переключатьс  один из триггеров 2 и 3. В случае, если указанный входной синхронизируемый импульс поступил во врем  действи  тактового импульса , то фронт инверсного синхронизирующего импульса с выхода элемента НЕ 7 поступает на С-вход триггера 3. Триггер 3 переключаетс , и на его выходе устанавливаетс  потенциал логической единицы (фиг. 2г), которьм поступает на информационный D-ВХОД триггера 4, В этом же времй импульс, сформированный на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 8, возвращает триггер 1 в исходное (нулевое) состо ние, подготавлива  его к приему очередного импульса синхронизируемой частоты. С приходом на шину 10 очередного синхронизирующего импульса триггер 4 переключаетс , на его выходе уста навливаетс  потенциал логической единицы, а триггер 3 возвращаетс  в исходное состо ние. Потенциал логической единицы с выхода триггера 4 синхронно с действием тактового импульса поступает на первую выходную шину 11 устройства и на вход второго элемента 6 задерж- ки. nocfie .завершени  формировани  импульса через врем , определ емое импульсным, элементом 6 задержки, на выходе последнего по вл етс  импульс , длительность которого достаточно дл  обнулени  триггера 4. I Цикл повтор етс  с приходом очередного импульса синхронизируемой частоты. Указанный режим соответствует случаю поступлени  входного синхронизируемого импульса на шину 9 во врем  действи  тактового импульса. В случае, если входной.синхрони зируемый импульс, устанавливающий триггер Г в единичное состо ние, по .ступил во врем  паузы (отсутстви ) тактового импульса, фронт синхронизирующего импульса поступает на С-вход триггера 2. Триггер 2 переключаетс , и на его выходе устанавливаетс  потенциал логической единицы (фиг. 2е), которьй поступает на вторую выходную шину 12 устройства и на вход первого элемента 5 задержки. После завершени  формировани  им- пульса через врем , определ емое
импульсным элементом 5 задержки, на выходе последнего по вл етс  импульс длительность которого достаточна дл  обнулени  триггера 2.
Цикл также повтор етс  с приходом очередного импульса синхронизируемой , частоты.
При поступлении двух входных синхронизируемых импульсо раздельно в пределах действи  тактового импульса и его отсутстви  в одном периоде ТАКТОВОЙ частоты отсутствует сбой типа потер  импульса запроса, и нормальна  работа устройства не Hapjraiaетс . ..
Таким образом, в предлагаемом устройстве по сравнению с известным расшир ютс  функциональные возможности устройства синхронизации импульсов за счет осуществлени  как раздельного воздействи  на периферийные устройства , имеющие единую временную последовательность тактовых .импульсов по признаку временного местоположени  синхронизируемого импульса в пределах составл ющих периода тактовой частоты, так и воздействи  по одному каналу, сохран   указанный признак в различии длительностей выходных сигналов.
При этом выходы устройства объедин ютс  через вспомогательный элемент ИЛИ, при работе также не возникает эффект гонок при одновременном воздействии сигналов переключени  на TnMi-.r,gpy устройства.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ, содержащее первый триггер, С-вход которого соединен с входной шиной, а выход подключен к D-входам второго и третьего триггеров, а также четвертый' триггер, при этом С-вход второго триггера соединен с шиной тактовых импульсов и через элемент НЕ с С-входом третьего триггера, отличающее.с я тем, что, с целью повышения надежности и расширения функциональных возможностей, в него введены два элемента задержки и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого соединены с - шиной тактовых импульсов и выходом элемента НЕ, а выход подключен к R -входу первого триггера, при этом выход второго триггера соединен с первой выходной шиной и через первый элемент задержки с R-входом второго триггера, С-вход которого подключен к С-входу четвертого триггера и R-входу третьего триггера, выход которого соединен сD-входом четвертого триггера, выход которого подключен к второй выходной шине и через второй элемент задержки к R -входу четвертого триггера.
    м SU -1128376
    1 ' 1128376
SU823541479A 1982-12-29 1982-12-29 Устройство дл синхронизации импульсов SU1128376A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823541479A SU1128376A1 (ru) 1982-12-29 1982-12-29 Устройство дл синхронизации импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823541479A SU1128376A1 (ru) 1982-12-29 1982-12-29 Устройство дл синхронизации импульсов

Publications (1)

Publication Number Publication Date
SU1128376A1 true SU1128376A1 (ru) 1984-12-07

Family

ID=21045920

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823541479A SU1128376A1 (ru) 1982-12-29 1982-12-29 Устройство дл синхронизации импульсов

Country Status (1)

Country Link
SU (1) SU1128376A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 661752, кл. Н 03 К 5/153, 1979. 2. Авторское свидетельство СССР №993456, кл. Н 03 К 5/135, 1981. *

Similar Documents

Publication Publication Date Title
SU1128376A1 (ru) Устройство дл синхронизации импульсов
SU741441A1 (ru) Устройство дл синхронизации импульсов
US4521897A (en) Apparatus for synchronizing the operation of master and slave counters
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU739510A1 (ru) Устройство дл синхронизации каналов
SU1406587A1 (ru) Многоканальное устройство дл синхронизации многомашинных комплексов
SU1019634A1 (ru) Устройство дл переключени каналов
RU1830527C (ru) Устройство дл синхронизации вычислительной системы
SU790224A1 (ru) Устройство дл синхронизации импульсов
SU924840A1 (ru) Устройство дл синхронизации импульсов
SU1383489A1 (ru) Устройство контрол последовательности импульсов
RU2163418C1 (ru) Преобразователь фазоманипулированного кода в бинарный код
SU1335996A1 (ru) След щий умножитель частоты
SU839034A1 (ru) Формирователь импульсов
SU1221769A1 (ru) Трехканальное резервированное устройство дл синхронизации сигналов
SU663104A2 (ru) Коммутатор
RU1811003C (ru) Устройство дл разделени импульсов
SU1243113A1 (ru) Устройство дл синхронизации импульсов
SU1177879A1 (ru) Частотно-фазовый компаратор
SU1218503A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1280631A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU746912A1 (ru) Цифровой дифференциальный врем - импульсный модул тор
SU1476453A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
JPS5853219A (ja) 周期修正回路