SU758547A2 - Устройство синхронизации с дискретным управлением - Google Patents
Устройство синхронизации с дискретным управлением Download PDFInfo
- Publication number
- SU758547A2 SU758547A2 SU782605014A SU2605014A SU758547A2 SU 758547 A2 SU758547 A2 SU 758547A2 SU 782605014 A SU782605014 A SU 782605014A SU 2605014 A SU2605014 A SU 2605014A SU 758547 A2 SU758547 A2 SU 758547A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- synchronization
- output
- false
- discriminator
- input
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) УСТРОЙСТВО СИНХРОНИЗАЦИИ С ДИСКРЕТНЫМ
УПРАВЛЕНИЕМ
1
Изобретение относитс к устройствам передачи сообщений дискретными сигналами и может использоватьс в системах передачи коротких кодограмм и команд телеуправлени .
По основному авт. св. № 562935 известно устройство синхронизации с дискретным управлением, содержащее селектор фронтов импульсов, выход которого подключен ко входам дискриминатора ложной синхронизации и фазового дискриминатора, выходы которого подключены к усредн ющему блоку и первому элементу ИЛИ, выход которого через ключ и второй элемент ИЛИ подключен к дополнительному входу делител . частоты, первый и второй выходы усредн ющего блока подключены через третий элемент ИЛИ ко входу «запрет ключа и одновременно первый выход св зан со вторым элементом ИЛИ, а второй выход подключен к делителю частоты, к второму входу которого подключен выход задающего генератора, а выход делител частоты подключен к управл ющему входу фазового дискриминатора .
Однако такое устройство имеет невысокую точность синхронизации.
Цель изобретени - повыщение точности синхронизации.
Это достигаетс тем, что в устройство синхронизации с дискретным управлением, содержащее селектор фронтов имульсов, зас дающий генератор , делитель частоты, фазовый дискриминатор, блок усреднени , элементы ИЛИ, дискриминатор ложной синхронизации и ключ, введены дещифратор и блок задержки, причем дополнительный выход делител частоты подключен к входу дешифЮ ратора, включенного между выходом делител частоты и управл ющим ьходом дискриминатора ложной синхронизации, выход которого через блок задержки подключен к другому входу ключа, вход которого соединен с другим входом блока задержки.
15
На фиг. 1 представлена структурна электрическа схема предлагаемого устройства; на фиг. 2 и 3 приведены диаграммы, по сн ющие принцип работы устройства.
Claims (1)
- Устройство синхронизации с дискретным 20 управлением содержит селектор 1 фронтов импульсов, задающий генератор 2, делитель 3 частоты, фазовый дискриминатор 4, блок 5 усреднени , элементы ИЛИ 6, 7 и 8, дещифратор 9 обнаружени зоны ложной синхронизации, дискриминатор 10 ложной синхронизации, блок 11 задержки и ключ 12. Селектор 1 фронтов импульсов предназначен дл получени коротких импульсов на границах посылок, фазовый дискриминатор 4дл определени знака рассогласовани фазы тактовых импульсов по отношению к принимаемой последовательности символов и выдачи импульсов добавлени (вычитани ) на блок 5 усреднени , предназначенный дл усреднени результатов замера знака рассогласовани фазы фазовым дискриминатором 4 и дл выдачи импульсов добавлени (вычитани ) на делитель 3 частоты. Дискриминатор 10 ложной синхронизации выдает сигнал о наличии ложного синхронизма через некоторое врем задержки, определ емое блоком 11 задержки. Дешифратор 9 обнаружени зоны ложной синхронизации выполнен так, что на его выходе колебани задаюш,его генератора 2 сдвинуты на полтакта по сравнению с колебани ми , поступающими на фазовый дискриминатор 4. Это легко достигаетс выполнением дешифратора на делител х и схемах совпадени . Кроме того, дешифратор позвол ет устанавливать зону обнаружени состо ни ложного синхронизма в зависимости от ожидаемой величины преобладани по тому или иному каналу св зи. На фиг. 2 представлены диаграммы дл нормального состо ни синхронизации, а на фиг. 3 - дл ложного состо ни в случае, когда tn 0,5 г g (1 - абсолютна величина преобладани , Гр - длительность передаваемой элементарной посылки). Дл обоих случаев на фиг. 2 и фиг. 3 изображены: а) - колебани задающего генератора 2, поступаюшие с делител 3 частоты на вход фазового дискриминатора 4 и на вход дешифратора 9 обнаружени зоны ложной синхронизации; б - местоположение стробирующих импульсов; в - посылки, принимаемые из канала св зи; г - границы посылок, поступаюш,ие с вы .хода Селектора 1 фронтов импульсов; д-результат регистрации прин той посылки; е - колебани задающего генератора 2, поступающие на вход дискриминатора 10 ложной синхронизации ж - результат регистрации посылок дискриминатором 10 ложной синхронизации. Устройство работает следующим образом. При отсутствии ложной синхронизации фазовый дискриминатор 4 определ ет знак рассогласовани фазы, в зависимости от которого выдает либо импульсы добавлени , либо вычитани на блок 5 усреднени . Сигналы на выходе блока 5 усреднени по в л ютс только в том случае, если количество импульсов добавлени (вычитани ), поступающих с выхода фазового дискриминатора 4, устойчиво преобладает над количеством импульсов вычитани (добавлени ) в течение периода усреднени . Сигнал с выхода блока 5 усреднени поступает на делитель 3 частоты, измен фазу тактовых импульсов. Результирующие напр жени на выходе дискриминатора ложной синхронизации 10 при нормальном состо нии синхронизации равно «О (фиг. 2ж). При возникновении ложной синхронизации (фиг. 3) дискриминатор 10 ложной синхронизации выдает результирующее напр жение на блок 11 задержки, которое через некоторое врем задержки t il блока 5 усреднени открывает ключ 12. Ключ 12 открываетс и импульсы, поступающие поочередно с выходов фазового дискриминатора 4 через элемент ИЛИ 7, открытый ключ 12 и элемент ИЛИ 6, поступают на дополнительный вход делител 3 частоты. При этом в силу поочередного поступлени сигналов с обоих выходов фазового дискриминатора 4 блок 5 усреднени не выдает управл ющие сигналы на делитель 3 частоты , и последний управл етс только сигналами , поступающими с выхода ключа 12. Ключ 12 остаетс открытым до по влени управл ющих сигналов с выхода блока 5 усреднени , что свидетельствует о выходе системы из состо ни ложной синхронизации . Сигнал с выхода блока 5 усреднени через элемент ИЛИ 8 поступает на вход «запрет ключа 12 и на блок 11 задержки. Ранее накопленна информаци в блоке 11 задержки о состо нии ложной синхронизации стираетс , ключ 12 закрываетс , а дальнейша корректировка фазы, установка системы в состо ние нормальной синхронизации и последующее удержание ее в этом состо нии осуществл етс управл ющими сигналами с выхода блока 5 усреднени . Использование предлагаемого устройства позвол ет повысить достоверность приема коротких кодограмм (команд телеуправлени ). Устройство не требует дополнительной информации в каждом сеансе передачи коротких кодограмм или команд телеуправлени , так как оно обеспечивает своевременное обнаружение и вывод системы из состо ни ложного синхронизма независимо от закона чередовани единиц и нулей в принимаемой информации. Формула изобретени Устройство синхронизации с дискретным управлением по авторскому свидетельству № 562935, отличающеес тем, целью повышени точности синхронизации, введены дешифратор и блок задержки, причем дополнительный выход делител частоты подключен к входу дешифратора, включенного между выходом делител частоты и управл ющим входом дискриминатора ложной5синхронизации, выход которого через блок задержки подключен к другому входу ключа , вход которого соединен с другим входом блока задержки.758547Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 562935, кл. Н 04 L 7/02, 1974 (прототип)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782605014A SU758547A2 (ru) | 1978-04-05 | 1978-04-05 | Устройство синхронизации с дискретным управлением |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782605014A SU758547A2 (ru) | 1978-04-05 | 1978-04-05 | Устройство синхронизации с дискретным управлением |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU562935 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU758547A2 true SU758547A2 (ru) | 1980-08-23 |
Family
ID=20759936
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782605014A SU758547A2 (ru) | 1978-04-05 | 1978-04-05 | Устройство синхронизации с дискретным управлением |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU758547A2 (ru) |
-
1978
- 1978-04-05 SU SU782605014A patent/SU758547A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU758547A2 (ru) | Устройство синхронизации с дискретным управлением | |
GB1031687A (en) | A synchronising signal detector | |
US4086429A (en) | Synchronizing system for use in telecommunication | |
US2756274A (en) | Pulse signalling systems | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU879813A1 (ru) | Устройство приема фазоманипулированных псевдослучайных сигналов | |
SU856028A2 (ru) | Устройство синхронизации с дискретным управлением | |
SU919126A2 (ru) | Устройство дл синхронизации двоичных сигналов | |
SU562935A1 (ru) | Устройство синхронизации с дискретным управлением | |
GB964901A (en) | A synchronising system for a time division multiplex pulse code modulation system | |
SU1596492A1 (ru) | Обнаружитель комбинаций двоичных сигналов | |
SU953703A2 (ru) | Многоканальный программируемый генератор импульсов | |
SU917333A1 (ru) | Цифровой демодул тор сигналов относительной фазовой манипул ции | |
RU1807426C (ru) | Способ определени рассто ни до места повреждени на лини х электропередачи и устройство дл его осуществлени | |
SU578669A1 (ru) | Устройство цикловой синхронизации в системах передачи цифровой информации | |
RU2073882C1 (ru) | Двухканальная система статистической обработки | |
SU703920A1 (ru) | Устройство дл приема адресного вызова | |
SU1487055A1 (ru) | Устройство для селекции информационных каналов, | |
SU1035595A1 (ru) | Система синхронизации | |
SU1149425A2 (ru) | Устройство дл фазовой синхронизации | |
SU568186A1 (ru) | Устройство тактовой синхронизации | |
SU681574A2 (ru) | Цифровой частотно-фазовый детектор | |
SU873438A1 (ru) | Совмещенна радиолини с шумоподобными сигналами | |
SU811496A1 (ru) | Селектор импульсов по длительности | |
SU928665A1 (ru) | Устройство поэлементного фазировани |