SU562935A1 - Устройство синхронизации с дискретным управлением - Google Patents

Устройство синхронизации с дискретным управлением

Info

Publication number
SU562935A1
SU562935A1 SU2072760A SU2072760A SU562935A1 SU 562935 A1 SU562935 A1 SU 562935A1 SU 2072760 A SU2072760 A SU 2072760A SU 2072760 A SU2072760 A SU 2072760A SU 562935 A1 SU562935 A1 SU 562935A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
discriminator
input
key
phase
Prior art date
Application number
SU2072760A
Other languages
English (en)
Inventor
Борис Григорьевич Захарченко
Владимир Иванович Леперт
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU2072760A priority Critical patent/SU562935A1/ru
Application granted granted Critical
Publication of SU562935A1 publication Critical patent/SU562935A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к технике передачи сообщений дискретными сигналами и может использоватьс  в CHiCTieMax передачи коротких кодограм1М .и команд телеуправлени .
Одно из известных устройств синхронизации с дискретным управлением содержит селектор фронтов импульсов, фазоБый дискриминатор , делитель частоты, задающий генератор и усредн ющий блок .
Однако iB известном устройстве может и. 1место ложна  синхроиизади , когда расхожде1Н И е по фазе ме1Ж4Ц|у импульсами дрииимаемой информации и тактовыми .импульсами не обнаруживаетс  и не устран етс .
Известно также устрой ство синхронизации с диакр-етлым упр авлением, соде|ржащее селактор фронтов имиульсов, выход которого подключен iKO входам дискримкнатара ложной синхроиизации и фазового, дискрймилатор-а , выходы которого -через усредн ющий блок подключены к одному из входов делител  частоты , к другому входу которого подключен выход задающего генератора, а выход делител  частоты подключен к управл ющим входам фазового дищриминатора и дискриминатора ложной синхронизации 2.
Однако это устрой1ство имеет малую скорость вхождени  в синхронизм.
Цель изобретени  - сокращение времени вхождени  в синхронизм.
Дл  этого в устройство синхронизации с дискретным управлением, содержащее селектор фронтов импульсов, выход которого подключен ко входам дискрим.инатора ложной
синхронизации и фазового дискриминатора, выходы .которого через усред1н ющий блок подключены К одному из входов делител  частоты , к другому 1входу которого -подключен выход задающего генератора, а выход делител 
частоты подключен к управл ющим в.ходам фазового дискриминатора и дискриминатора ложной синхронизации, введены три элемента ИЛИ и ключ, при этом выходы фазового дискриминатора через первый элемент ИЛИ подключены к одному из входов Ключа, « другому входу которого подключен выход дискриминатора ложной синхронизации, а выход ключа подключен к дополнительному входу делител  частоты через второй элемент ИЛИ. ко второму входу которого подключен второй выход усредн ющего блока, .первый и второй выходы которого через третий элемент ИЛИ подключены «ко «входу «запрет ключа.
На чертеже представлена структурна 
электрическа  схема устройства.
Устройство синхронизации с дискретным управлением содержит селектор 1 фронтов импульсов, выход которого подключен ко входам дискриминатора 2 ложной синхронизаци)
и фазового дискриминатора 3, выходы которого через усред:Н|Яющ1ий блок 4 подключены к одному из входов делител  частоты 5, к другому входу которого подключен шыход задаюцего генератора 6, а выход делител  частоты 5 подключен к управл ющим входам фазо-зого диокриминатора 3 и диакр.иминатора 2 ложной синхрон1таац,ии, три элемента ИЛИ 7, 8, 9 и ключ 10, при этом выходы фазового лискрйминатора 3 через первый элемент ИЛИ 7 подключены к одиаму из входов ключа 10, к друюму входу которого подключен выход д,и|ск риминатора 2 ложной синхронизации, а пыход ключа 10 подключен к дополнительному входу делител  частоты 5 черСз второй элемент ИЛИ 8, жо второму ;входу которого подключен второй выход усредн ющего блока 4, лервый .и второй выходы жоторого через третий элемент ИЛИ 9 под-ключены ко входу // «запрет ключа 10.
Устройство работает следующим образом.
Во врем  приечма ннфор|Мации сигналы, соответст1вующ .ие значащим мом.ента-м, с выхода селектора / фронтов имиульсов поступают на фазовый дискриминатор 3 и дискриминатор 2 ложной синхрОЕизадии. При отсутствии ложпой .синхронизации фазовый дискриминатор 3 определ ет знак рассогласовани  фазы, в зависимости от которого выдает либо импульсы добавлени , л.Ибо вычитани  на усредн ющий блок 4. Сигналы на выходе уаредн юа1:его блока 4 по в тс  только в том случае, если количество импульсов добавлени  (вычита ш ), поступающих с выхода фазового дис7-;рИМ1Иватора 3, устойчиво гьреобладает над количеством импульсов (вычитани  (добавлег .и ) в течение периода усреднени . Сигнал с выхода усредн ющего блока 4 поступает на делитель частоты 5, измен   фазу тактовых
иМПУЛЬСОБ.
При возникновении ложной синхронизации дискри.минатор 2 ложной синхронизации тзыдает юи-гнал на ключ 10. Ключ 10 открываетс , и импульсы добавлени  и вычитани , поочередно поступающие с выходов фазового дискри.минатора 3, через элемент ИЛИ 8, г,люч 10 и элемент ИЛИ 7, посту пают на дополнительный вход делител  частоты 5. При этом в силу поочередного поступлени  импуль ов Д0|ба1влени  и вычитани  с обоих выхо ,-ов фазового дискриминатора 3 усредн ющий блок 4 не -выдает управл ющих сигналов на делитель частоты 5, и фаза тактовых импульсов измен етс  только сигналами, поступаюЩ1ими с выхода «люча 10.
Ключ 10 остаетс  открытым до по влени  управл ющих сигналов с выхода усредн ющего блока 4, что свидетельствует о выходе системы из состо ни  ложной синхронизации. Сиплалы с выхода усредн ющего блока 4 через элемент ИЛИ 9 поступают на вход 11 «запрет ключа 10, ключ 10 закрываетс , а
дальнейща  корректировка фазы, установка системы iB состо ние нормальной синхронизаU .:i и последующее удержание ее в этол состо нии осуществл етс  управл ющ,ими сигналами с выхода усредн ющего блока 4.
1Предложе1нное устройство позвол ет позыоить окорссть вхождеии  в синхранмзм.
Формула и 3 О б р е т е н и  
Устройство синхронизации с дискретным управлением, содержащее селектор фронтов импульсов, выход которого подключен ко входам дискрИ|Минатора ложной синхронизации и фазОВОго дискриминатора, выходы которого
через усредн ющий блок подключены к одному из входов делител  частоты, к другол-ту входу которого подключен выход задающего генератора, а выход делител  частоты подключен -к управл ющим входам фазового дискримииатора и дискриминатора ложной синхронизации , отличающеес  тем, что, с целью сокращени  времени вхождени  в синхронизм, введены три элемента ИЛИ и ключ, при этом вы.ходы фазового дискриминатора через первый элемент ИЛИ подключены к одному из входов ключа, к другому входу которого подключен выход дискриминатора ложной синхронизации , а выход (ключа .подключен к дополнительноМу входу делител  частоты через
второй элемент ИЛИ, ко второму входу которого подключен второй выход усредн ющего блока, первый и второй выходы которого через третий элемент ИЛИ подключены ко входу «запрет ключа.
Источники информации, прин тые во внимание при экспертизе.
1. Гуров В. С. и др. Передача дискретной инфор-мации и телеграфи . М., «Св зь, 1974г., с. 33-137.
2. Мартынов Е. М. Синхронизаци  в системах передачи дискретных сообщений. .М., «Св зь, 1972 г, с. 112, рис. 6.20.
SU2072760A 1974-10-07 1974-10-07 Устройство синхронизации с дискретным управлением SU562935A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2072760A SU562935A1 (ru) 1974-10-07 1974-10-07 Устройство синхронизации с дискретным управлением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2072760A SU562935A1 (ru) 1974-10-07 1974-10-07 Устройство синхронизации с дискретным управлением

Publications (1)

Publication Number Publication Date
SU562935A1 true SU562935A1 (ru) 1977-06-25

Family

ID=20600010

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2072760A SU562935A1 (ru) 1974-10-07 1974-10-07 Устройство синхронизации с дискретным управлением

Country Status (1)

Country Link
SU (1) SU562935A1 (ru)

Similar Documents

Publication Publication Date Title
GB1219464A (en) Graphic communication interface electrical system
GB1410396A (en) Means for synchronizing clocks in a time ordered communications system
KR840004839A (ko) 단일모선에서의 전송정보의 등기화장치
SU562935A1 (ru) Устройство синхронизации с дискретным управлением
GB2191068A (en) Electrical apparatus for extracting clock signals
JPS5931274B2 (ja) ボタン電話装置における同期方式
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
GB1237422A (en) Bit sync recovery system
GB1224750A (en) Improvements in or relating to communication systems
SU856028A2 (ru) Устройство синхронизации с дискретным управлением
SU853790A1 (ru) Устройство дл синхронизациииМпульСОВ
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU921107A1 (ru) Устройство групповой тактовой синхронизации
GB1444824A (en) Synchronous data transmission systems
SU803114A1 (ru) Устройство синхронизации
JPS6151456B2 (ru)
GB1265709A (ru)
SU875533A1 (ru) Устройство дл измерени времени опережени синхронизатора
SU1283705A2 (ru) Устройство дл измерени сдвига смещенных шкал времени
SU928631A1 (ru) Селектор импульсов
SU748831A1 (ru) Синхронизатор импульсов
SU919126A2 (ru) Устройство дл синхронизации двоичных сигналов
SU1113906A1 (ru) Устройство синхронизации полей телевизионного приемника
GB1221258A (en) Improvements in or relating to methods of and circuit arrangements for synchronising a plurality of variable-frequency oscillators
JPS5830236Y2 (ja) 同期パルスの検出装置