SU1283954A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1283954A1
SU1283954A1 SU853933104A SU3933104A SU1283954A1 SU 1283954 A1 SU1283954 A1 SU 1283954A1 SU 853933104 A SU853933104 A SU 853933104A SU 3933104 A SU3933104 A SU 3933104A SU 1283954 A1 SU1283954 A1 SU 1283954A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
bus
delay element
Prior art date
Application number
SU853933104A
Other languages
English (en)
Inventor
Виктор Николаевич Лабичев
Сергей Павлович Матюшанов
Андрей Валерьевич Шутков
Original Assignee
Вологодский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вологодский Политехнический Институт filed Critical Вологодский Политехнический Институт
Priority to SU853933104A priority Critical patent/SU1283954A1/ru
Application granted granted Critical
Publication of SU1283954A1 publication Critical patent/SU1283954A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Устройство относитс  к импульс- ной технике и может быть использовано в устройствах обработки импульсных сигналов. Цель изобретени - расширение функциональных возможностей - достигаетс  за счет введени  элемента ИЛИ-НЕ 7, элементов ИЛИ 8-1,...,8-п и выходных шин 10-1,..., 10-п по количеству промежуточных выводов элемента задержки 6. Кроме того, устройство-содержит входную шину 1, элемент ИЛИ-НЕ 2, УК-триггер 3, первую выходную шину 4, элемент IiЛИ 5. Введение указанных элементов и их св зи позвол ют обеспечить многоканальное формирование пульсов различной дпительности, а также уменьшить врем  восстановлени  устройства. 2 ил.

Description

(. f
Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки импульсных сигналов.
Цель изобретени  - расширение функциональных возможностей за счет получени  многоканальности и уменьшени  времени восстановлени .
На фиг. 1 приведена электрическа  функциональна  схема формировател ; на фиг, 2 - временные диаграммы, по сн ющие его работу.
Формирователь импульсов содержит входную шину 1, соединенную с первым входом первого элемента ИЛИ-НЕ 2, выход которого соединен с 1-входом триггера 3, а второй вход - с первой выходной шиной 4 и выходом первог о элемента ИЛИ 5, первый вход которого соединен с пр мым выходом триггера 3 и входом элемента 6 задержки, а второй вход - с первым входом второго элемента ИЛИ-НЕ 7, первыми входами элементов ИЛИ 8, второй выходной шиной 9 и выходом элемента 6 задержки, промежуточные выходы которого соединены с вторыми входами соответствующих элементов ИЛИ 8, выходы которых соединены с соответствующими выходными шинами 10, второй вход элемента ШШ-НЕ 7 соединен с инверсным выходом триггера 3, а - с К-вхо- дом триггера 3.
Формирователь импульсов работает следуюшдм образом.
В исходном состо нии на пр мом выходе триггера 3 (фиг. 2Ь) на отводах- и выходе элемента 6 задержки, на выходе элемента ИЛИ-НЕ 7, на выходных шинах (фиг. 2 2,а,е,ж) наход тс  логические нули. На втором выходе триггера 3 и выходе элемента ИЛИ-НЕ 2 (фиг. 25) наход тс  логические единицы . При поступлении на входную шину 1. входного импульса (фиг. 2с() на выходе элемента ИЛИ-НЕ 2 по вл етс  сигнал логического нул , который приводит к срабатыванию триггера 3 и по влению логической единицы на пр мом выходе триггера 3 (фиг. 2 Ь), выходе элемента ИЛИ 5 (фиг. 2), а следовательно и на выходной шине 4, котора  блокирует срабатывание триггера по первому входу до конца формировани  импульсов на выходных шинах 9 (фиг.2)0 и 1U (фиг. 2, е ) .
Сигнал логического нул  на инверсном выходе триггера 3 приводит к по
5
5
0
 влению логической единицы на выходе элемента 7, котора  подготавливает срабатывание триггера 3 по К-входу.
По истечении -времени Т на выходе первого отвода элемента 6 задержки по вл етс  сигнал логической единицы, который проходит через элемент ИЛИ 8-1,на выходную шину 10-1, через врем  Tj на втором отводе элемента 6 задержки , а следовательно, и на выходной шине 10-п по вл етс  сигнал логической единицы и так далее до последнего отвода элемента 6 задержки. По истечении времени Т задержки элемента 6 задержки на ее выходе по вл етс  сигнал логической единицы, который проходит на выходную шину 9 (фиг.2;((). На вторые входы элемента ИЛИ 5 и элементов ИЛИ 8 и блокирует исчезновение импульсов с выходных шин 10 до конца формировани  импульсов. Этот же сигнал, поступа  на вход элемента ИЛИ-НЕ 7 вызывает по вление сигнала логического нул  на-его выходе, что приводит к срабатыванию триггера 3 по К-входу, при этом триггер 3 становитс  в исходное состо ние.
На первом выходе триггера 3 заканчиваетс  формирование импульсов.
По истечении времени 2 Т задержки элемента 6 задержки на ее выходе по вл етс  сигнал логического нул , который приводит к завершению форми- 5 ровани  импульсов на выходных шинах, и снимает блокировку входных импульсов входной шины 1.
Таким образом, на пр мом выходе триггера 3 формируетс  импульс длительностью , равной времени задерж0
5
0
ки Т сигнала элементом задержки 6, который обеспечивает формирование на выходах элемента ИЛИ 5, элементов ИЛИ 8 и на выходной шине 9 (п+2) импульсов длительностью от 2 Tj До Тд, где п - число отводов элементов задержки.

Claims (1)

  1. Формула изобретени  0
    Формирователь импульсов, содержащий входную шину, соединенную с первым входом первого элемента ИЛИ-НЕ, второй вход которого соединен с пере вой выходной шиной и выходом первого элемента ИЛИ, первый вход которого соединен с пр мым выходом первого триггера и входом элемента задержки с промежуточными отводами, а второй
    вход - с выходом элемента задержки с промежуточньми отводами, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет получени  многоканальное- ти и уменьшени  времени восстановлени , в него введены втора  выходна  шина, второй элемент ИЛИ-НЕ и элементы ИЛИ по количеству промежуточных
    5 39544
    выходными тинами, первые входы - с соответствующими промежуточными отводами элемента задержки, а вторые входы - с выходом элемента задержки, второй выходной шиной и первым входом второго элемента ИЛИ-НЕ, второй вход которого соединен с инверсным выходом триггера, а выход - с К-вхо- дом триггера, 1-вход которого соеди
    отводов элемента задержки, выходы ко- Ю нен с выходом первого элемен- i
    торых соединены с соответствующими
    та ИЛИ - НЕ.
SU853933104A 1985-07-22 1985-07-22 Формирователь импульсов SU1283954A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853933104A SU1283954A1 (ru) 1985-07-22 1985-07-22 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853933104A SU1283954A1 (ru) 1985-07-22 1985-07-22 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1283954A1 true SU1283954A1 (ru) 1987-01-15

Family

ID=21190450

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853933104A SU1283954A1 (ru) 1985-07-22 1985-07-22 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1283954A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 744943, кл. Н 03 К 5/04, 1979. Авторское свидетельство СССР № 945966, кл. Н 03 К 5/04, 1982. *

Similar Documents

Publication Publication Date Title
SU1283954A1 (ru) Формирователь импульсов
SU1226624A1 (ru) Формирователь импульсов
SU1529427A1 (ru) Устройство дл временного разделени двух импульсных сигналов
RU1811003C (ru) Устройство дл разделени импульсов
SU961126A1 (ru) Устройство дл выделени одиночного импульса
SU1444931A2 (ru) Генератор импульсов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU1385283A1 (ru) Селектор последовательности импульсов
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1091162A2 (ru) Блок приоритета
SU1169155A1 (ru) Устройство дл формировани импульсов разностной частоты
SU894694A1 (ru) Формирователь тактовых импульсов
SU763891A1 (ru) Устройство дл сравнени чисел
SU1403353A1 (ru) Устройство дл выделени первого и последнего импульсов в серии
SU1506547A1 (ru) Троичное счетное устройство
SU1626352A1 (ru) Формирователь одиночного импульса
SU1003304A1 (ru) Триггерное устройство
SU1233271A1 (ru) Многоканальное устройство дл временного разделени импульсных сигналов
SU1150742A1 (ru) Устройство дл временного разделени двух импульсных сигналов
SU1411953A1 (ru) Селектор импульсов по длительности
SU1510074A1 (ru) Устройство дл синхронизации импульсов
SU886283A1 (ru) Преобразователь биимпульсного сигнала в двоичный
SU1451840A1 (ru) Устройство дл формировани импульсов
SU1190498A1 (ru) Устройство дл синхронизации импульсов
SU1653146A1 (ru) Устройство дл выделени и вычитани импульсов из серии