SU1403353A1 - Устройство дл выделени первого и последнего импульсов в серии - Google Patents

Устройство дл выделени первого и последнего импульсов в серии Download PDF

Info

Publication number
SU1403353A1
SU1403353A1 SU864126584A SU4126584A SU1403353A1 SU 1403353 A1 SU1403353 A1 SU 1403353A1 SU 864126584 A SU864126584 A SU 864126584A SU 4126584 A SU4126584 A SU 4126584A SU 1403353 A1 SU1403353 A1 SU 1403353A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
series
pulses
bus
Prior art date
Application number
SU864126584A
Other languages
English (en)
Inventor
Александр Сергеевич Чередниченко
Николай Николаевич Карабаза
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU864126584A priority Critical patent/SU1403353A1/ru
Application granted granted Critical
Publication of SU1403353A1 publication Critical patent/SU1403353A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение может быть использовано в устройствах обработки импульсных сигналов систем з равлени , телеконтрол  и телеизмерени . Изобретение расшир ет функциональные возможности устройства, что достигаетс  вьщелением импульсов из серии, в которой период следовани  импульсов непосто нен. Устройство содержит элемент 1 задержки, D-триггеры 2 и 3, элементы ШШ 4 и 5, элементы НЕ 6 и 7, входную шину 8, шину 9 сбросами выходные шины 10 и 11. Устройство вьщает импульсы, соответствующие первому и последнему импульсам в серии с сохранением длительности этих импульсов и задержанные на одну и ту же величину. После этого устройство устанавливаетс  в исходное состо ние и готово к приему следующей входной |Серии импульсов. 2 ил. i СЛ С

Description

со со
СЛ
фиеЛ
10
15
I Изобретение относитс  к импульс- ой технике- и может быть использова- iio в устройствах обработки импульсных Сигналов систем управлени , телекон- трол  и телеизмерени .
Цель изобретени  - расширение области применени  за счет выделени  импульсов из серии с измен ющимс  периодом следовани .
На фиг.1 представлена электрическа  функциональна  схема предлагаемо- t o устройства; на фиг.2 временные щаграммь, по сн ющие его работу. Устройство дл  вьщелени  первого последнего импульсов в серии со- Ji epжит элемент 1 задержки, первый и йторой D-триггеры 2 и 3, первый и второй элементы ИЛИ 4 и 5, первый и второй элементы И-НЕ 6 и 7, входную щину 8, шину 9 сброса, первую и вто- |эую выходные шины 10 и П, причем Ьход элемента 1 задержки соединен с Йервым входом элемента И-НЕ 6, вход- рой, шиной и S-входом D-триггера 2, а выход - с первыми входами элемен- tOB ИЛИ 4 и 5 и С-входом D-триггера. 2, D-вход которого соединен с общей шной, инверсный выход - с первым ходом элемента И-НЕ 6 и вторым вхо- Дом элемента ИЛИ 4, а пр мой выход - ф вторым входом элемента ИЛИ 5, вы- :|сод которого соединен с выходной ши- $ой II, а третий вход - с третьим фходом элемента ИЛИ 4, вторым входом 35 лемента И-НЕ 6 и пр мым выходом D- рриггера 3, инверсный выход которого соединен с его же D-входом, R-вход соединен с шиной 9 сброса, а С-вход- с выходом элемента И-НЕ 7,, второй иход которого соединен с выходом эле- Йента И-НЕ 6, выход элемента ИЛИ 4 соединен с вшной 10. Величина задержки элемента 1 задержки выбираетс  из
1403353 2
гера 2. По первому импульсу серии триггер 2 устанавливаетс  в единичное состо ние (фиг.2е). При этом высокий потенциал пр мого выхода триггера 2 закрьшает по второму входу элемент ИЛИ 5, а низкий потенциал инверсного выхода этого триггера открывает по второму входу элемент ИЛИ 4. Первый входной импульс серии, инвертиру сь элементом И-НЕ 7 (фиг.22), устанавливает триггер 3 в единичное состо ние (фиг.2||), который высоким потенциалом своего пр мого.выхода закрывают по первому входу элементы ИЛИ 4 и 5. Второй импульс серии подтверждает единичное состо ние триггера 2 и с выхода элемента И-НЕ 7. пе-. реводит триггер 3 в нулевое состо 25
30
20 ние, который низким потенциалом своего пр мого йыхода открьшает по первому входу элементь ИЛИ 4 и 5.(фиг.2е) . Первый входной импульс серии, задержанный элементом 1 задержки, поступает на С-вход триггера 2 и на третьи входы элементов ИЛИ 4 и 5 (фиг.2в). При этом элемент ШШ 4 будет открыт- По трем входам и на его выходе формируетс  отрицательный импульс, длительность которого равна длительности первого, задержанного импульса (фйг„2и). Элемент ИЛИ 5 закрыт по второму входу высоким потенциалом инверсного выхода триггера 2, следовательно на его выходе импульс не формируетс . По окончании импульса с выхода элемента 1 задержки триггер 2 устанавливаетс  в нулевое состо ние, соответственно открыва  элемент ИЛИ 5 и закрыва  элемент ШШ 4. Третий входной импульс серии устанавливает триггеры 2 и 3 в единичное состо ние , тем самым закрыва  элементы ШШ 4 и 5. По окончании второго за-
40
где Т
AvaKc
и
услови  , мин мич максимальный и минимальньй периоды -следовани  импульсов В серии.
Устройство работает следующим образом .
Импульсом отрицательной пол рности д на его выходе низкий, который инверподаваемым по шине 9 сброса на R-вход триггера 3 (фиг.2а), последний устанавливаетс  в нулевое (исходное) состо ние (фиг.2а)
тиру сь элементом И-НЕ 7, переводит триггер 3 в нулевое состо ние, тем самым закрьша  элемент И-НЕ 6.
В дальнейшем по каждому входному
По шине 8 на вход устройства пос- 55 импульсу триггеры 2 и 3 устанавливатупает сери  импульсов (фиг.2) отри цательной пол рности, которые приход т на вход элемента И-НЕ 7, на вход элемента 1 задержки и на S-вход тригютс  в единичное состо ние, а затем по окончании предыдущего задержанного импульса с выхода элемента 1 задержки возвращаютс  в нулевое сое
ние, который низким потенциалом своего пр мого йыхода открьшает по первому входу элементь ИЛИ 4 и 5.(фиг.2е) . Первый входной импульс серии, задержанный элементом 1 задержки, поступает на С-вход триггера 2 и на третьи входы элементов ИЛИ 4 и 5 (фиг.2в). При этом элемент ШШ 4 будет открыт- По трем входам и на его выходе формируетс  отрицательный импульс, длительность которого равна длительности первого, задержанного импульса (фйг„2и). Элемент ИЛИ 5 закрыт по второму входу высоким потенциалом инверсного выхода триггера 2, следовательно на его выходе импульс не формируетс . По окончании импульса с выхода элемента 1 задержки триггер 2 устанавливаетс  в нулевое состо ние, соответственно открыва  элемент ИЛИ 5 и закрыва  элемент ШШ 4. Третий входной импульс серии устанавливает триггеры 2 и 3 в единичное состо ние , тем самым закрыва  элементы ШШ 4 и 5. По окончании второго за-
держанного импульса с выхода элемента 1 задержки, триггер 2 устанавливаетс  в нулевое состо ние. При этом на обоих входах элемента И-НЕ 6 (фиг.2 ) будет высокий потенциал, а- .
на его выходе низкий, который инвертиру сь элементом И-НЕ 7, переводит триггер 3 в нулевое состо ние, тем самым закрьша  элемент И-НЕ 6.
В дальнейшем по каждому входному
ютс  в единичное состо ние, а затем по окончании предыдущего задержанного импульса с выхода элемента 1 задержки возвращаютс  в нулевое соето ние . Таким образом, по окончании предпоследнего задержанного импульса серии с выхода элемента 1 задержки, триггеры 2 и 3 будут в нулевом состо нии . При этом элемент ИЛИ 5 открыт низким потенциалом пр мого выхода триггеров 2 и 3, а элемент ИЛИ 4 закрыт высоким потенциалом инверсного выхода триггера 2. Следовательно, при по влении с выхода элемента 1 задержки последнего импульса серии, элемент ИЛИ 5 будет открыт по всем входам и на его выходе (на выходной шине 11) формируетс  отрицательньш импульс, длительность которого равна длительности последнего задержанного импульса серии (фиг.2ч).
Таким образом, предлагаемое устройство вьщает импульсы, соответст- вующие первому и последнему импульсам в серии с сохранением длительности этих импульсов и задержанные на одну и ту же величину. После этого устройство находитс  в исходном состо нии и готово к приему следующей входной серии импульсов.
Если на вход устройства поступит только один импульс (помеха), то, как указывалось вьппе, триггеры 2 и 3 уст анавливаютс  в единичное состо ние и высоким потенциалом пр мого выхода закрывают элементы ИЛИ 4 и 5. По окончании импульса с выхода элемента 1 задержки, триггер 2 устанав- ливаетс  в нулевое состо ние и на обоих входах элемента И-НЕ 6 будет высокий потенциал, а на его выходе. - низкий,который инвертиру сь элементом И-НЕ 7, переводит триггер 3 в нуле- вое (исходное) состо ние. : Таким образом, при поступлении на вход устройства только одного импульса , на выходных шинах импульсы не формируютс , и по окончании этого импульса с выхода элемента 1 задержки устройство устанавливаетс  в исходное состо ние.

Claims (1)

  1. Формула изобретени 
    Устройство дл  вьщелени  первого и последнего импульсов в серии, содержащее две выходные шины, два D- триггера, D-вход первого из которых соединен с общей шиной, элемент задержки , вход которого соединен с входной шиной, отличающее- с   тем, что, с целью расширени  области применени  за счет вьщелени  импульсов из серии с измен ющимс  периодом следовани , в него дополнительно введены шина сброса, два элемента И-НЕ и два элемента ИЛИ, выход пер- . вого из которых соединен с первбй выходной шиной, первый вход - с первым входом второго элемента ИЛИ, с пр мым выходом второго Т)-триггера и первым входом первого элемента И-НЕ, второй вход - с инверсным выходом первого D-триггера и вторым входом первого элемента И-НЕ, а третий вход- с выходом элемента задержки, С-входом первого D-триггера и вторым входом второго элемента ИЛИ, выход которого соединен с второй выходной шиной, а третий вход - с пр мым выходом первого D-триггера, S-вход которого соединен с входной шиной и первым входом второго элемента И-НЕ, второй вход которого соединен с выходом первого элемента И-НЕ, а выход - с С-входом второго D-триггера, D-вход ко- торого соединен с его же инверсным выходом, а R-вход - с шиной сброса.
SU864126584A 1986-09-29 1986-09-29 Устройство дл выделени первого и последнего импульсов в серии SU1403353A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864126584A SU1403353A1 (ru) 1986-09-29 1986-09-29 Устройство дл выделени первого и последнего импульсов в серии

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864126584A SU1403353A1 (ru) 1986-09-29 1986-09-29 Устройство дл выделени первого и последнего импульсов в серии

Publications (1)

Publication Number Publication Date
SU1403353A1 true SU1403353A1 (ru) 1988-06-15

Family

ID=21259984

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864126584A SU1403353A1 (ru) 1986-09-29 1986-09-29 Устройство дл выделени первого и последнего импульсов в серии

Country Status (1)

Country Link
SU (1) SU1403353A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1182656, кл. Н 03 К 5/153, 1985. Авторское свидетельство СССР № 1170602, кл. Н 03 К 5/153, 27.01..84. *

Similar Documents

Publication Publication Date Title
SU1403353A1 (ru) Устройство дл выделени первого и последнего импульсов в серии
SU1385283A1 (ru) Селектор последовательности импульсов
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1283954A1 (ru) Формирователь импульсов
SU1257823A1 (ru) Преобразователь пачки импульсов в пр моугольный импульс
SU1381695A1 (ru) Формирователь одиночных импульсов
SU1188885A1 (ru) Делитель частоты следовани импульсов
SU1325677A1 (ru) Устройство дл синхронизации импульсов
SU1336217A1 (ru) Преобразователь серии импульсов в одиночный импульс
SU1483618A1 (ru) Формирователь импульсов
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
SU598229A1 (ru) Селектор серий импульсов по длительности
SU1649563A1 (ru) Устройство дл моделировани двухканальной системы массового обслуживани
SU790212A1 (ru) Устройство дл синхронизации импульсов
SU1651285A1 (ru) Многоканальное устройство приоритета
SU1267295A1 (ru) Устройство дл определени заданной части импульса
SU741444A1 (ru) Селектор импульсов заданной длительности
SU1045389A1 (ru) Коммутатор каналов
SU894694A1 (ru) Формирователь тактовых импульсов
SU811256A1 (ru) Многоканальное устройство приоритета
SU566359A1 (ru) Делитель частоты на 1,5
SU1160550A1 (ru) Формирователь одиночного импульса
SU1422363A1 (ru) Цифрова регулируема лини задержки
SU894873A1 (ru) Устройство дл контрол последовательности импульсов