SU894873A1 - Устройство дл контрол последовательности импульсов - Google Patents

Устройство дл контрол последовательности импульсов Download PDF

Info

Publication number
SU894873A1
SU894873A1 SU802870402A SU2870402A SU894873A1 SU 894873 A1 SU894873 A1 SU 894873A1 SU 802870402 A SU802870402 A SU 802870402A SU 2870402 A SU2870402 A SU 2870402A SU 894873 A1 SU894873 A1 SU 894873A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
trigger
delay element
Prior art date
Application number
SU802870402A
Other languages
English (en)
Inventor
Александр Сергеевич Чередниченко
Николай Николаевич Карабаза
Александр Николаевич Горбунов
Евгений Александрович Евсеев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU802870402A priority Critical patent/SU894873A1/ru
Application granted granted Critical
Publication of SU894873A1 publication Critical patent/SU894873A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

() УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ
1
ИзоОретение относитс  к импульсной технике и может быть использовано в автоматике и цифровых вычислительных устройствах.
Известно устройство дл  контрол  последовательности импульсов, содержащее формирователь длительности импульсов , подключенный к объединенным входам первого и второго элементов задержки и к нулевым входам первого и второго триггеров, выход первого элемента задержки подключен к первому входу элемента ИЛИ, второй вход которого подключен к выходу второго элемента задержки и к первому входу элемента И, а выход - к единичному входу первого триггера, выход которого через третий элемент задержки подключен ко второму входу элемента И, выход которого подключен к единичному входу второго триггера 1 3.
Недостаток известного устройства низка  помехозащищенность, обусловленна  тем, что если на вход устроиства поступает импульс малой длительности (помеха), например между N И N+1 импульсами контролируемой последовательности, то задержанный N импульс с выхода второго элемента задержки установит первый триггер в единичное состо ние и откроет по второму входу элемент И через epeMHtr Q I, а импульс помехи с выхода второго элемента задержки
10 пройдет элемент И на единичный вход второго триггера и установит его в единичное состо ние, т.е. формирует сигнал ошибки.
Цель изобретени  - повышение по15 мехозащищенности устройства.
Дл  этой цели в устройстве дл  контрол  последовательности импульсов,содержащем формирователь импульсов,первый выход которого подключен к нуле20 вым входам первого и второго триггеров , элемент задержки, выход которого соединен с первым входом элемента И-НЕ, выход которого подключен к единичному входу второго триггера, первый выход формировател  импульсов подключен к шине сброса элемента задержки , а второй выход - ко входу элемента задержки и к единичному входу первого триггера, единичный выход которого соединен со вторым входом элемента И-НЕ. На чертеже представлена структурна электрическа  схема устройства дл  контрол  последовательности импульсов . Устройство дл  контрол  последовательности импульсов содержит формирователь I импульсов по переднему и заднему фронту входных импульсов контролируемой последовательности, подключенный ко входу устройства, пер вый выход формировател  подключен к объединенным нулевым входам триггеров 2 и 3, и к шине сброса элемен . та задержки, вход которого подключен ко второму выходу формировател  1 и к единичному входу триггера 2, единичный выход которого подключен к первому входу элемента 5 И-Н, подключенного вторым входом к выходу элемента k задержки, а выходом - к единичному входу второго триггера 3 Примем состо ние триггера, при ко тором на его единичном выходе высокий потенциал, за единичное(1 а состо ние, при котором на его единич ном выходе низкий потенциал, за нуле вое С О). Работает устройство следующим образом . В исходном состо нии триггеры 2 и 3 наход тс  в нулевом состо нии . Контролируема  последовательность импульсов поступает на вход фо мировател  1, формирующего импульсы по переднему и заднему фронту входно го импульса, длительностью, определ  емой временем, необходимым дл  надеж ного срабатывани  триггеров 2 и 3, и сброса элемента k задержки. Первый импульс; с первого выхода формировател  1 (импульс по передне му фронту входного сигнала) подтверж дает исходное состо ние триггеров 2 и 3 и элемента k задержки. Первый импульс со второго выхода формироват л  1 (импульс по заднему фронту вход ного сигнала) устанавливает триггер 2 в единичное состо ние, и запускает элемент t задержки, врем  задержки которого определ етс  условием 34 ад период следовани  импульсов контролируемой последовательности . Второй импульс с первого выхода формировател  1 устанавливает триггер 2 в исходное состо ние и сбрасывает элемент задержки, а второй импульс ср второго выхода формировател  2 вновь устанавливает триггер 2 в единичное состо ние и запускает элемент 4 задержки. В ... дальнейшем работа в устройстве будет протекать аналогичным образом. По окончании контролируемой последовательности последний импульс со второго выхода формировател  1 устанавливает триггер 2 в единичное состо ние , и запускает элемент k задержки . Высокий потенциал единичного выхода триггера 2 открывает элемент И-Ht ) по первому входу. Через врем  задержки элемента k задержки на его выходе по вл етс  импульс, который открывает элемент И-НЕ 5 по второму входу, в результате чего триггер 3 устанавливаетс  в единичное состо ние . На выходе триггера 3 по вл етс  высокий потенциал. При выпадании одного или нескольких импульсов из контролируемой последовательности на выходе устройства (на выходе триггера 3) вырабатываетс  сигнал ошибки, длительность которого пропорциональна количеству выпавших из последовательности импульсов. Например, при выпадании N-ro (N+l)-ro импульсов N-1 импульс со второго выхода формировател  1 устанавливает триггер 2 в единичное состо ние, открыва  элемент И-НЕ 5 по первому входу, и задержанный элементом задержки, поступает на второй вход элемента И-НЕ 5. Отрицательный импульс с выхода элемента И-НЕ 5 устанавливает триггер 3 в единичное состо ние, на единичном выходе которого по вл етс  высокий потенциал. С приходом (М+2)-го импульса контролируемой последовательности импульс (N-f2) с первого выхода формировател  1 устанавливает триггеры 2 и 3 в исходное состо ние. При этом на единичном выходе триггера 3 по вл етс  низкий потенциал. При делении выходного сигнала (сигнала ошибки) на длительность периода следовани  импульсов контролируемой последовательности получаетс  дробное число, которое после округлени  до большего целого числа, будет показывать количество импульсов , выпавших из контролируемой последовательности .
Если на вход устройства поступает импульс малой длительности (помеха ), то этот импульс с первого выхода формировател  1 сбрасывает элемент А задержки, а со второго выхода запускает вновь. Следующий импульс контролируемой последовательности , поступающий после импульса пмехи , с первого выхода формировател  1 сбрасывает элемент 4 задержки , при этом устройство не вырабатывает сигнала ошибки.
Таким образом, устройство дл  контрол  последовательности импульсов позвол ет повысить помехозащищенность за счет исключени  подачи сигнала ошибки по импульсу малой длительности.

Claims (1)

1. Авторское свидетельство СССР № 612210, кл. G 05 В 23/02, 1978 (прототип).
SU802870402A 1980-01-07 1980-01-07 Устройство дл контрол последовательности импульсов SU894873A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802870402A SU894873A1 (ru) 1980-01-07 1980-01-07 Устройство дл контрол последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802870402A SU894873A1 (ru) 1980-01-07 1980-01-07 Устройство дл контрол последовательности импульсов

Publications (1)

Publication Number Publication Date
SU894873A1 true SU894873A1 (ru) 1981-12-30

Family

ID=20872549

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802870402A SU894873A1 (ru) 1980-01-07 1980-01-07 Устройство дл контрол последовательности импульсов

Country Status (1)

Country Link
SU (1) SU894873A1 (ru)

Similar Documents

Publication Publication Date Title
US3072855A (en) Interference removal device with revertive and progressive gating means for setting desired signal pattern
SU894873A1 (ru) Устройство дл контрол последовательности импульсов
SU790193A1 (ru) Формирователь импульсов
SU739727A1 (ru) Селектор широтно-импульсных сигналов
SU1385283A1 (ru) Селектор последовательности импульсов
SU799120A1 (ru) Устройство задержки и формировани иМпульСОВ
SU422093A1 (ru) Селектор импульсов минимальной длительности
SU961125A1 (ru) Устройство дл синхронизации импульсов
SU828407A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU1451840A1 (ru) Устройство дл формировани импульсов
SU365025A1 (ru) Формирователь импульсов
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU552687A2 (ru) Формирователь одиночных импульсов, синхронизированных тактовой частотой
SU834875A1 (ru) Устройство дл устранени дребезгаКОНТАКТА
SU1106022A1 (ru) Логический узел
SU868999A1 (ru) Формирователь одиночного импульса
SU1001453A1 (ru) Формирователь длительности импульса
SU1336217A1 (ru) Преобразователь серии импульсов в одиночный импульс
SU538484A1 (ru) Селектор информационных импульсов
SU807487A1 (ru) Селектор сигналов по длительности
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU815892A1 (ru) Селектор пар импульсов заданнойдлиТЕльНОСТи
SU1370751A1 (ru) Формирователь импульсов
SU746395A1 (ru) Устройство дл контрол частоты
SU711673A1 (ru) Селектор импульсной последовательности