Изобретение относитс к автоматике , оно может быть использовано в измерительной и вычислительной технике . Известны устройства дл контрол частоты, содержащие источники конттролируемых и эталонных импульсов, счетчик, схемыуправлени и инликации , в которых за врем действи эталонного импульса подсчитываетс с помощью счетчика число контролируемых импульсов, причем работой устройства управл ет генератор эталонных импульсов 1. Недостатком таких устройств вл етс то, что в них врем измерени значительно превышает период входно го сигнала и по этой причине они не пригодны дл контрол низкой частот Наиболее близкое по технической сущности к изобретению устройство д контрол частоты, содержащее источники эталонных и контролируемых импульсов , счетчик, дешифраторы, управл емый коммутатор, выполненный на элементах 2И-ИЛИ-НЕ и триггеры пам ти 2. Недостатком такого устройства в л етс дребезг триггеров пам ти на грани срабатывани , который возникает вследствие нестабильности входного сигнала. Например, при использовании вышеуказанного устройства в системе автоматического регулировани скорости двигател вследствие неточности установки полюсов тахогенератора частота импульсов на его выходе при посто нной скорости вращени будет колебатьс около определенного значени . Если эта скорость вращени соответствует заданной, то на выходе триггеров пам ти,, несмотр на посто нство скорости вращени , сигнал будет все врем измен тьс , что нарушает устойчивость всей системы . . Цель изобретени - расширение функциональных возможностей устройства . Указанна цель достигаетс тем, что в устройство дл контрол частоты , содержащее источники эталонных и контролируемых импульсов, счетчик, дешифраторы, управл екый коммутатор, выполненный на элементах 2И-ИЛИ-НЕ и триггеры пам ти, введен формирователь управл ющих сигналов, входы которого подключены к исоивчникам конт Ьлйруемых и эталонных импульсов, а первый егб выход подключен ко вход установки нул счетчика и через инвертор - кВХОДУ D .триггеров пам ти второй выход формировател подключе к счетным входам т|зиггеров пам ти, выходы которых подключены к управл юшим входам коммутатора и вл ютс ходами устройства, входы К триггеро пам ти подключены к логическому нулю -а вйходы Коммутатора подключены к од ним входам дешифраторов, другие вход которых и информационные входы коммутатора подключены к выходам счетчика , а выходы дешифратора - к входам установки нул триггеров пам ти кроме того,- Вчод счетчика подключен к источнику эталонных импульсов. На чертеже показана электрическа схема устройстваДЛЯ контрол часто ты. Устройство дл контрол частоты содержит источники 1 и 2 эталонных и контролируемых импульсов соответственйо , которые подключены ко входам формировател 3 управл ющих сигналов .. Первый выход формировател подклю чен ко входу установки нул счетчика 4 и через инвертор 5 - ко входу О триггеров пам ти , а второй выход формировател 3 подсоединен к счетным входам триггеров пам ти бц, при этом выход источника 1 эталонных импульсов.подключен к счетном входу счетчика 4, к соответствующим выходам которого подключены дешифраторы 7 и информационные входы управл емого коммутатора, выполненного на элементах 2И-ИЛИ-НЕ (,, выходы которых подключены к входам дешифраторов 7 -7. В предложенном устройстве производитс подсчет числа эталонных импульсов , поступивших на вход счетчика 4 за каждый период контролируемой частоты. Работой устройства управл ет формирователь управл ющих сиГналов 3. С помощью дешифраторов определ етс число эталонных импульсов , поступивших на вход счетчика 4 за период контролируемых импульсов. Если это число эталонных импульсов больше установки, т. ё. числа, определ емого подключением входов дешифраторов у, к выходам счетчика 4, то на выходе дешифратора при совпадении этих чисел будет по вл тьс логический нуль (срабатывание дешифратора ). Это означает, что частоты контролируе№1х импульсов ниже нормы. При частоте контролируемых импульсов выше нормы на выходе дешифраторов логический нуль по вл тьс не будет. Срабатывание дешифраторов . 7l 7п фиксируетс триггером пам ти 6. В основу работы предложенного уст ройства дл контрол частоты положено свойство ЗК-трйггеров с зазем-- . ленным входом К сохран ть на пр мом | выходе Q логический нуль при наличии на входе установки нул R отрицательного импульса, который воздействует между положительным импульсом, приход щим на вход л , и отрицательным импульсом, приход щим на счетный вход С. Если между импульсами D и С установки нул не было, то передним фронтом импульса С триггер переводитс в логическую единицу, котора будет сохран тьс до по влени импульса R. Первый импульс формироватеЛ; 3, возникающий по переднему фронту контролируемых импульсов, вл етс сигналом конца измерени и поступает на счетный вход с триггеров пам ти б. Второй импульс формировател 3 вл етс сигналом начала нового измерени . Он обнул ет счетчик 4 и через инвертор 5 подготавливает триггеры пгил ти б к приему новой информации (импульса дешифраторов 7). С помощью элементов 2И-ИЛИ-НЕ производитс изменение числа (установки) в завидимости от состо ни триггеров пам ти 6. Устройство дл контрол частоты работает следующим образом. Будем считать, что в исходном состо нии на выходе источника контролируемых импульсов 2 и триггеров па- м ти 6 находитс логический нуль, т. е. частота входных импульсов меньше нормы. С приходом импульса контролируемой частоты на втором выходе.формировател 3 управл ющих сигналов по вл етс логический нуль (отрицательный импульс), который поступает на счетные входы триггеров пам ти б. Затем по вл етс логический нуль (отрицательный импульс) на первом выходе формировател 3, который устанавливает счетчик 4 в исходное состо ние , при котором на его пр мых выходах устанавливаютс нули. Допустим, что входы А, Б, В дешифраторов , подключены соответственно к выходам А, Б, В (четырехразр дного) счетчика 4, а информационные входы коммутатора на элементах 2И-ИЛИ-НЕ под ключены ко второму разр ду этого счетчика . Тогда в исходном состо нии на выходе дешифраторов будет единица. Отрицательный импульс с первого выхода формировател 3, пройд через инвертор 5, подготавливает триггеры пёии ти б к приему информации. После окончани этого импульса счетчик 4 начинает считать эталонные импульсы. Как только на пр млх выходах счетчика 4 по витс число 1001 (), на выходе дешифраторов по витс нуль, кото1 лй подтвердит нуль на выходе триггера пам ти б. Пусть тогда частота контролируемых импульсов уменьшитс таким образом. что за ее период числсэ эталонных импульсов cTa. меньше указанного числа . Тогда на выходе дешифраторов .Г1 логический нуль по вл тьс не будет . При этом с приходом следующего контролируемого импульса на вторе л выходе формировател 3 по витс логический нуль, который установит на пр мом выходе триггера пам ти б логическую единицу, в этом случае нуль на выходе дешифраторов 7-|-7ц может по витьс только в том случае, когда на выходе счетчика 4 будет число, рав ное ЮН () . Таким образом, срабатывание (установка в нуль) триггеров пам ти б будет при числе эталонных импульсов, равном 11, а отпускание (установка в единицу) при 9 импульсах, т. е. изменение контролируемых импульсов может колебатьс в пределах двух периодов эталонных импульсов, не вызыва изменени состо ни триггеров пам ти. При необходимости величину гистерезиса (разность числа импульсов срабатывани и отпускани ) можно изменить , подключа выходы коммутатора fi элементах 2И-ИЛИ-НЕ t соответстве но к более старшему или младшему разр ду счетчика 4. Формула изобретени Устройство дл контрол частоты, содержащее источники эталонных и контролируемых импульсов, счетчик, дешифраторы , управл емый коммутатор, выполненный на элементах 2И-ИЛИ-НЕ и тригге 5ы пам ти, отличают ее- .с тем, что, с целью расширени функциональных возможностей устройства , в него введен формирователь управл ющих сигналов, входы которого подключены к источникам контролируекЕ1х и эталонных импульсов, а первый его выход подключен ко входу установки нул счетчика, и через инвертор - к входу D триггеров пам ти, второй выход формировател подключен к счетным входам триггеров пам ти, выходы которых подключены к управл ющим входам коммутатора и вл ютс выходами устройства, входы К триггеров пам ти подключены к логическому нулю, а выходы коммутатора подключены к одним входам дешифраторов, другие входы которых и информационные входы коммутатора подключены к выходам счетчика, а выходы дешифратора - к входам установки нул триггеров пам ти, кроме того, вход счетчика подключен к источнику этсшонных импульсов. Источники информации, прин тые во внимание при экспертизе 1. Патент Франции № 2192305, кл. G 01 Р 3/54. Изобретени за рубежом , вып. 25, бюл, № 6, 1974.