SU784000A1 - Делитель частоты с установкой начального состо ни - Google Patents
Делитель частоты с установкой начального состо ни Download PDFInfo
- Publication number
- SU784000A1 SU784000A1 SU792727468A SU2727468A SU784000A1 SU 784000 A1 SU784000 A1 SU 784000A1 SU 792727468 A SU792727468 A SU 792727468A SU 2727468 A SU2727468 A SU 2727468A SU 784000 A1 SU784000 A1 SU 784000A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- initial state
- counter
- output
- input
- decoder
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
- Measurement Of Predetermined Time Intervals (AREA)
- Control By Computers (AREA)
Description
(54) ДЕЛИТЕЛЬ ЧАСТОТг С УСТАНОВКОЙ НАЧАЛЬНОГО : ;
Изобретение относитс к области вычислительной техники и может быть использовано в электронных вычислительных машинах, терьмналах, цифровых измерительных приборах в качестве де- 5 лител частоты с установкой начального состо ни .
Известен делитель частоты с установкой начального состо ни , содержищий счетчик, первый и второй дешифра- w торы и триггер, входы,установки и сброса которого соединены с выходами дешифраторов, входы которых соединены с выходами счетчика 11.
Недостатком этого делител частоты 15 с установкой начального состо ни вл етс относительно низка достоверность функционировани , что св зано с отсутствием контрол окончани установки счетчика в исходное 20 состо ние.
Известен делитель частоты с установкой начального состо ни , содержащий счетчик, выходы которого соедине-25 ны с входами дешифратора конечного состо ни , выход которого соединен с входом установки вспомогательного триггера/ выход которого соединен с входом установки счетчика З. ЭО
СОСТОЯНИЯ
Недостатком этого делител частоты вл етс относительно низкое быстродействие .
Целью изобретени вл етс повышение быстродействи .
Поставленна цель достигаетс тем, что в делитель частоты с установкой начального состо ни , содержащий счетчик, выходы которого соединены с входами дешифратора конечного состо ни , выход KOTOjporo соединен с входом установки вспомогательного триггера , выход которого соединен с входом установки счетчика, введен дешифратор исходного состо ни , входы которого соединены с выходами Счетчика , а выход дешифратора исходного состо ни соединен с входом сброса .вспомогательного триггера.
На чертеже пбказана структурна схема делител частоты с установкой начального состо ни .
Claims (2)
- Делитель частоты с установкой начального состо ни содержит счетчик 1, выходы которого соединены с входами дешифратора 2 конечного состо ни , выход которого соединен с входом установки вспомогательного триггера 3, выход которого соединен с входом установки счетчика 1, входы дешифратора 4 исходногососто ни соедине ЙЙ : выходами счетчика 1, а выход дешифратора 4 исходного состо ни соединен с входом сброса вспомогательного триггера 3. Делитель частоты с установкой Начального состо ни работает следую1цйм образом. На счетный вход 5 делители частоты поступают входные импульсы с частотой f. Когда счетчик 1 достигнет своего конечного состо ни , на выходе дешифратора 2 вырабатываетс импульс , который установит в единичное йостЪ ние вспомогательный триггер 3f Выходной сигнал вспомогательного . триггера 3 поступает на входы установ ки в исходное состо ние счетчика 1 и устанавливает его в исходное состо ниё .ак только счётчик 1 установйтте в исходное состо ние, то нё1 выходе дешифратора 4 исходного состо ни выработаетс импульс, который воэвра ТИТ вспомогательный триггер 3 в исходное состо ние, и действие импульса с входа вспомогательного триггера 3 на вхЬды установки в исходное состо ние счетчика 1 прекратитс , и делитель частоты продолжит счет импульсов с исходного состо ни . Формула изобретени Делитель частоты с установкой начального состо ни , содержащий счетчик , выходы которого соединены с входгши дешифратора конечного состо ни , выход которого соединен с входом установки вспомогательного триггера, выход которого соединен с входом установки счетчика, о т л и ч аJO щ и и с тем, что, с целью поЬышени быстродействи , в него введен дешифратор исХодног .о йосто ни , входы которого соединены с выходами счетчика, а выход дешифратора исходного состо ни соединен с входом сброса вспомогательного триггера. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 401005, кл, Н 03 К 23/00, 1971.
- 2.Справочник по интегральным микросхемам . Под ред. Табарина Б. В,, М., Энерги , 1977, с. 508.Ж4-tI JLоr
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792727468A SU784000A1 (ru) | 1979-02-07 | 1979-02-07 | Делитель частоты с установкой начального состо ни |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792727468A SU784000A1 (ru) | 1979-02-07 | 1979-02-07 | Делитель частоты с установкой начального состо ни |
Publications (1)
Publication Number | Publication Date |
---|---|
SU784000A1 true SU784000A1 (ru) | 1980-11-30 |
Family
ID=20811348
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792727468A SU784000A1 (ru) | 1979-02-07 | 1979-02-07 | Делитель частоты с установкой начального состо ни |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU784000A1 (ru) |
-
1979
- 1979-02-07 SU SU792727468A patent/SU784000A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS577634A (en) | Frequency dividing circuit | |
GB1415342A (en) | Speed measurement and indication apparatus | |
US4139819A (en) | Multifunction frequency counter | |
GB1474110A (en) | Apparatus for setting a counter to a given initial count | |
SU784000A1 (ru) | Делитель частоты с установкой начального состо ни | |
US3870962A (en) | Means to control pulse width and repetition rate of binary counter means | |
GB1081753A (en) | Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input | |
SE327222B (ru) | ||
SU585597A1 (ru) | Устройство тактовой синхронизации | |
SU375782A1 (ru) | Логарифмический преобразователь амплитуды | |
SU746395A1 (ru) | Устройство дл контрол частоты | |
SU446842A1 (ru) | Устройство дл формировани измерительного интервала дл цифровых частотомеров | |
SU930751A1 (ru) | Устройство дл выделени серий импульсов | |
JPS5744337A (en) | Pulse counting circuit | |
SU515289A1 (ru) | Делитель частоты импульсов | |
SU1241283A1 (ru) | Генератор тональных сигналов дл электромузыкального инструмента | |
SU633152A1 (ru) | Синхронизирующее устройство | |
SU773917A1 (ru) | Генератор ступенчатого сигнала | |
SU1121668A1 (ru) | Устройство дл сопр жени датчика с вычислительной машиной | |
SU1167525A1 (ru) | Устройство защиты от широкополосных помех | |
SU697990A1 (ru) | Генератор случайных чисел | |
SU479258A1 (ru) | Двоично-дес тичный счетчик | |
SU847497A1 (ru) | Управл емый генератор импульсов | |
SU391744A1 (ru) | Счетчик | |
SU731599A2 (ru) | Делитель частоты повторени импульсов на шесть |