SU1067610A2 - Детектор частотно-манипулированных сигналов - Google Patents

Детектор частотно-манипулированных сигналов Download PDF

Info

Publication number
SU1067610A2
SU1067610A2 SU823468669A SU3468669A SU1067610A2 SU 1067610 A2 SU1067610 A2 SU 1067610A2 SU 823468669 A SU823468669 A SU 823468669A SU 3468669 A SU3468669 A SU 3468669A SU 1067610 A2 SU1067610 A2 SU 1067610A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency
counter
inputs
Prior art date
Application number
SU823468669A
Other languages
English (en)
Inventor
Виктор Иванович Куля
Евгений Алексеевич Романюк
Виталий Георгиевич Кутас
Original Assignee
Республиканский Информационно-Вычислительный Центр Министерства Связи Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Республиканский Информационно-Вычислительный Центр Министерства Связи Усср filed Critical Республиканский Информационно-Вычислительный Центр Министерства Связи Усср
Priority to SU823468669A priority Critical patent/SU1067610A2/ru
Application granted granted Critical
Publication of SU1067610A2 publication Critical patent/SU1067610A2/ru

Links

Landscapes

  • Transmission And Conversion Of Sensor Element Output (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ДЕТЕКТОР ЧАСТОТНО-МАНИПУЛИ РОВАННЫХ СИГНАЛОВ, по ав. св. 926784, о т л и ч а ю щ и и с   тем, что, с целью повышени  помехозащищенности , введены инвертор, два элемента И дополнительный элемент ИЛИ, суммирующий счетчик, при этом выход элемента ИЛИ соединен с первым входом первого элемента И и через инвертор с первым входом второго элемента И, вторые входа элементов И соединены с первЫм и вторым выходами суммирующего счетчика соответственно, выходы элементов И соединены с входами дополнительного элемента ИЛИ, выход которого соединен с первым входом суммирующего счетчика, вто14ой вход которого соединен с дополнительным выходом генератора тактовых сигналов, причем второй выход . суммирующего счетчика  вл етс  выходом устройства .

Description

HaoepexekHe относитс  к радиотехнике .
По основному авт. св. № 926784 известен детектор частотно-манипулированньах сид:налов, содержащий последовательно соединенные формирователь импульсов ц первый триггер, а также генератор тактовых сигналов, выход которого подключен к первым входам первого и второго счетчиков,выходы которых соединены с входами элемента ИЛИ, второй и третий триггеры и два элемента , выходы которых подключены соответственно к первым входам второго и третьего триггеров, первыевыходы которых соединены соответственно с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с выходом генератора тактовых сигналов, причем ВЫХОДЫ-лервого триггера подключены к третьим входам элементов И-НЕ и вторым входам второго и третьего триггеров, вторые выходы которых соединены соответственно с вторыми входами первого и второго счетчиков, третьи входы которых соединены соответственно с выходами первого и второго элементов И-НЕ 1.
Однако в известном устройстве недостаточна  помехозащий(енность.
Цель изобретени  - повышение помехозащищенности .
Поставленна  цель -достигаетс  тем что в детектор частотно-манипулированных сигналов, содержащий последовательно соединенные формирователь импульсов и первый триггер, а также генератор тактовых сигналов, выход которого подключен к первым входам первого и второго счетчиков,выходы которых соединены с входами элемента ИЛИ, второй и третий триггеры и два элемента И-НЕ/ выходы которых подключены соответственно к первым входам второго и третьего триггеров, первые выходы которых соединены соответственно с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены с выходомгенератора тактовых сигналов , причем выходы первого триггера подключены к третьим входам элементов И-НЕ и вторым входам второго и третьего триггеров, вторые выходы которых соединены соответственно с BTOpbiivw входами первого и второго счетчиков, третьи входы которых соеинены соответственно с выходами первого и второго элементов И-НЕ, введены инвертор, два элемента И, ополнительный элемент и суммирую- . ий счетчик, при этом выход элемена ИЛИ соединен с первым входом перого элемента И и через инвертор с ервым входом второго элемента И, торые входы элементов И соединены первым и вторым выходами суммируюего счетчика соответственно, выходы
элементов И соединены с входами дополнительного элемента ИЛИ, выход которого соединен с первым входом суммирующего счетчика, второй вход которого соединен с дополнительным 5 выходом генератора.тактовых сигналов, причем второй выход суммирующего счетчика  вл етс  выходом устройства. На чертеже изображена структурна  электрическа  схема предлагаемого
Q детектора.
Детектор частртно- манипулированных сигналов содержит формирователь 1 импульсов, триггер 2, генератор ч 3 тактовых сигналов, элементы И-НЕ
4 и 5, триггеры 6 и 7, счетчики 8 и 9, элементы И 10 и 11, инвертор 12, суммирующий счетчик 13, элемент ИЛИ 14, дополнительный элемент ИЛИ 15,
Детектор частотно-манипулированных сигналов работает следующим об0 разом.
Частотно-манипулированный сигнал с входа детектора через формирователь 1 импульсов, выполненный, например в виде триггера Шмитта,
5 поступает на счетный вход триггера 2, служащего дл  выделени  периодов входного сигнала и поочередно . коммутирующего -первый и второй различители чйстоты входного сигнала,
0 -Оба различител  частоты идентичны , и каждый из них содержит элемент И-НЕ 4 и 5, триггер 6 и 7 и счетчик8 и 9, .
На информационные входы различи5 телей поочередно подаютс  потенциалы с пр мого и инверсного выходов триггера 2, На тактирующие входы различителей посто нно поступают тактирующие импульсы частоты f с выхода генератора 3 тактовых сигналов,
Различители частоты реагируют
на изменение частоты входного сигнала , поступающего на вход детектора, путем подачи на входы элемента ИЛИ 14 сигналов логической или ло5 гического О , Они поочередно выдают сигналы на соответствующие входы элемента ИЛИ.14 в течение каждого периода входного сигнала, благодар  чему на выходе элемента ИЛИ 14
0 поддерживаетс  уровень логической или логического О, в зависимости от частоты входного сигнала ,
Различители частоты поочередно
5 наход тс  в .одной из двух фаз: переходной и установившейс .
Переключение фаз в различител х осуществл ет триггер 2, управл емый по счетному входу входным сигналом, 0 преобразованным формирователем 1
импульсов в последовательность пр моугольных импульсов одной из двух участот F или Г ,
В то врем , как один различитель 5 частоты, например, находитс  в переходной фазе, другой различйтель частоты находитс  в установившейс  фазе. При этом в другом различитёле частоты на третий вход элемента И-НЕ 4 и второй вход триггера 6 пос тупает потенциал логического О по информационному входу различител частоты с пр мого выхода триггера 2 Триггер 6 реагирует по своим вх дам на потенциалы логического Поэтому в течение установившейс  фа зы на пр мом выходе триггера 6 поддерживаетс  потенциал логического О, который воздействует на первый (запрещающий) вход счетчика 8. Потенциал на ВЫХоде последнего разр да счетчика 8сохран етс  неизмен но низким и передаетс  на выход раз личител . В момент изменени  состо ни  на информационном входе различител  частоты от логического к логи ческой триггер 6 еще остаетс  в прежнем состо нии, при котором с его инверсного выхода на первый вхо элемента И-НЕ 4 поступает потенциал логической . И поскольку на второй вход элемента И-НЕ 4 посто нно подаетс  последовательность тактирующих сигналов частоты- f с выхода генератора 3, то на выходе элемента И-НЕ 4 по вл етс .только один инвертированный импульс, который , воздейству  на второй (установочный ) вход счетчика 8, устанавливает все его разр ды в состо ние ло гического О, а также переводит триггер 6 по первому входу в противЪположное состо ние, чем заблокиру ет прохождение последних тактирующи сигналов через элемент И-НЕ 4. С этого момента начинаетс  переходна  фаза одного различител  частоты , а другой различйтель частоты, находитс  в установившейс  фазе. При этом тактовые сигналы частоты f поступающие в одном различитёле час тоты на третий (счетный) вход счетчика 8, подсчитываютс  в нем Переходна  фаза продолжаетс  до очередной смены значений сигнала на информационном входе этого различител  частоты, т.е. до по влени  сиг Состо ние. нала логического последнего разр да счетчика 8 в кон це переходной фазы (логический О или логическа  ) зависит от дл тельности периода входного сигнала, соответствующего длительности переходной . Е,сли частота входного сигнала п - число двоичных счетчика 8, то на выходе различител  частоты в конце переходной фазы установитс  потенциал логической 1 а в противном случае - логического Оба различител  частот поочеред-г но выдают решени  на соответствукицие входы элемента ИЛИ 14 о каждом периое сигнала, поступающего на вход, благодар  чему на выходе детектора поддерживаетс  уровень логической 1 или логического в зависимости от частоты входного сигнала. Дл  освобождени  полученного детектированного двоичного сигнала от кратковременных импульсных помех (одиночных и сгруппированных в пакет ) используетс  суммирующий счетчик 13. На счетный вход суммирующего счетчика 13 с дополнительного выхода генератора 3 подаетс  последовательность тактирующих сигналов с периодом следовани  ,- , где f- длительность элементарной посьшки (бита) двоичного сигнала; tp- длительность помех за врем  длительности элементарной посылки; m - количество двоичных разр дов суммирующего счетчика 13. Если уровень сигнала на выходе элемента ИЛИ 14 соответствует логической , счетчик работает в Е5ежиме сложени  тактирующих сигналов . Как только разр дна  сетка суммирующего счетчика 13 будет заполнена наполовину, т.е. на втором выходе суммирующего счетчика 13 (пр мом выходе старшего разр да счетчика ) установитс  уровень логической , на выход детектора будет передано значение логической II, которое поддерживаетс  неизменным, пока уровень двоичного сигнала на выходе элемента ИЛИ 14 соответствует логической . Уровень-логического О, установившийс  при этом на первом выходе суммирующего счетчика 13 (инверсном выходе старшего разр да счетчика), подключенном к первому входу элемента И 10 через дополнительный элемент ИЛИ 15, блокирует дальнейшее сложение тактирующих сигналов суммирующим счетчиком 8. Если уровень двоичного сигнала на выходе элемента ИЛИ 14 мен етс  ОТ значени  логической к значению логического О, суммирующий счетчик снова возобновл ет сложение тактирующих сигналов, так как Сигнал, поступающий через инвертор 12, элемент И -11 и дополнительный элемент ИЛИ 15, разрешает сложение. Логический О на выходе детектора по вл етс  как только суммирующий счетчик 13 оказываетс  сброшенным в начальное нулевое состо ние из-за переполнени  разр дной сетки. При этом сразу же заблокируете  дальнейшее сложение тактирующих сигнсшов запрещающим потенциалом с пр мого выхода старшего разр да сумS10676 кирующего счетчика 13, воздействующим через элемент И- II и дополиительный элеМеит ИЛИ 15 на запрещающий вход суммирующего счетчика 13, На выход детектора не пропуска-5 ютс  одиночные помехи длительностью Менее ( , а также пачки кратковременных импульсных помех, .суммарна  длительность которых на. 10 любом интервале г не превышает той же величины. Предлагаемый детектор характеризуетс  простотой конструктивного выполнени , высокой нгщежностью и помехозащищенностью. Он может быть использован в аппаратуре передачи данных, а также в устройствах воспроизведени  двоичных сигналов, записанных на магнитном носителе.

Claims (1)

  1. (54*) ДЕТЕКТОР ЧАСТОТНО—МАНИПУЛИРОВАННЫХ СИГНАЛОВ, по авт. св. л: № 926784, о т л и ч а ю щ и й с я тем, что, с целью повышения помехозащищенности, введены инвертор, два элемента И, дополнительный элемент ИЛИ, суммирующий счетчик, при этом выход элемента ИЛИ соединен с первым входом первого элемента И и через инвертор с первым входом второго элемента И, вторые входа элементов И соединены с первым и вторым выходами суммирующего счетчика соответственно, выходы элементов И соединены с входами дополнительного элемента ИЛИ, выход которого соединен с первым входом суммирующего счетчика, второй вход которого соединен с дополнительным выходом генератора тактовых сигналов, причем второй выход суммирующего счетчика является выходом устройст- § ва.
SU823468669A 1982-07-09 1982-07-09 Детектор частотно-манипулированных сигналов SU1067610A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823468669A SU1067610A2 (ru) 1982-07-09 1982-07-09 Детектор частотно-манипулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823468669A SU1067610A2 (ru) 1982-07-09 1982-07-09 Детектор частотно-манипулированных сигналов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU926784 Addition

Publications (1)

Publication Number Publication Date
SU1067610A2 true SU1067610A2 (ru) 1984-01-15

Family

ID=21021847

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823468669A SU1067610A2 (ru) 1982-07-09 1982-07-09 Детектор частотно-манипулированных сигналов

Country Status (1)

Country Link
SU (1) SU1067610A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1-. Авторское свидетельство ССС №926784, кл. Н 04 L 27/14, 1980 (прототип) . *

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
GB1147553A (en) Measuring system
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU839067A1 (ru) Делитель частоты с любым целочис-лЕННыМ КОэффициЕНТОМ дЕлЕНи
SU427458A1 (ru) Регенератор двоичных символов
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU888164A1 (ru) Устройство дл передачи информации
SU1092742A1 (ru) Устройство дл определени достоверности информации
SU482713A1 (ru) Устройство дл измерени временных интервалов
SU1238222A1 (ru) Умножитель частоты импульсов
SU1219982A1 (ru) Цифровой усредн ющий фазометр
SU959286A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
SU607351A1 (ru) Демодул тор частотно-манипулированных сигналов
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1580581A1 (ru) Система передачи двоичной информации
SU892412A1 (ru) Цифровой измеритель длительности пачки импульсов
SU461437A1 (ru) Устройство дл асинхронного уплотнени каналов св зи с использованием временного разделени
SU1247773A1 (ru) Устройство дл измерени частоты
SU372690A1 (ru) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВЭСЕСс;;;-х:':...о, "'1 [ЙЙШ'ШО^Я;;;:';;;-',:,!
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1018039A1 (ru) Цифровой фазометр
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU498723A1 (ru) Широтно-импульсный модул тор бинарного кода
SU597986A1 (ru) Цифровой фазометр