SU1092742A1 - Устройство дл определени достоверности информации - Google Patents

Устройство дл определени достоверности информации Download PDF

Info

Publication number
SU1092742A1
SU1092742A1 SU833533770A SU3533770A SU1092742A1 SU 1092742 A1 SU1092742 A1 SU 1092742A1 SU 833533770 A SU833533770 A SU 833533770A SU 3533770 A SU3533770 A SU 3533770A SU 1092742 A1 SU1092742 A1 SU 1092742A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
inverter
reliability
Prior art date
Application number
SU833533770A
Other languages
English (en)
Inventor
Михаил Иванович Беляков
Виктор Данилович Лиференко
Юрий Викторович Марков
Original Assignee
Предприятие П/Я М-5619
Ленинградский Электротехнический Институт Связи Им.Проф.М.Н.Бонч-Бруевича
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619, Ленинградский Электротехнический Институт Связи Им.Проф.М.Н.Бонч-Бруевича filed Critical Предприятие П/Я М-5619
Priority to SU833533770A priority Critical patent/SU1092742A1/ru
Application granted granted Critical
Publication of SU1092742A1 publication Critical patent/SU1092742A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ДОСТОВЕРНОСТИ ИНФОРМАЦИИ, содержащее два регистра сдвига, первые входы которых объединены и  вл ютс  ин формадионным входом устройства, второй вход первого регистра сдвига подключен к выходу инвертора и первому . В/. (н. входу элемента И, вьпсод которого подсоединен к входу счетчика ошибок, отличающеес  тем, что, с целью повьшени  точности определени  достоверности информации за счет уменьшени  временной задержки прохождени  сигналов, введены последовательно соединенные дешифратор, элемент ИЛИ и D-триггер, выход которого подсоединен к второму входу элемента И, второй вход D-триггера подключен к выходу инвертора, а входы дешифратора подключены к соответствующим выходам первого и второго регистров сдвига, причем вход инвертора  вл етг с  тактовым входом устройства и подключен к второму входу второго регистра сдвига.

Description

119обретение относитс  к технике св зи и может быть использовано в цифровых лини х св зи дл  измерени  достоверности бинарной информации в зан том линейном тракте дл  передачи биимпульсными сигналами. При исследовании и эксплуатации цифровых систем св зи необходимо конт ролировать достоверность передаваемой информации без перерыва св зи, так как этот параметр наиболее полно характеризует качество работы оборудовани  линейного тракта. Известно устройство дл  определени  достоверности информации, содержащее два регистра сдвига, два фор мировател  сброса, инвертор и счетчик ошибок, к входам которого подключены вьгкощз соответствующих регистров сдвига и входы соответствующих формирователей сброса,, выхода) которых подсоединены к первым входам соответствук цих регистров сдвига, вторые входы которых объединены и  вл ютс  тактовым входом устройства, третьи вхо ды регистров сдвига объединень/ и подключены к входу инвертора и входу устройства, а выход инвертора подключен к объе/даненным четвертым входам регистров сдвига Г 13 , Однако устройство дп  определени  достоверности информации не может обеспечить достаточной точности измерени  достоверности бинарной информации при бипол рных помехах, особенно значительно снижение достоверности в системах передачи данных, работающих с паузами между сигналами и сообщени ми , так как в этом случае бипол р- ные помехи не фиксируютс  как ошибки Наиболее близким к изобретению по техническому решению  вл етс  устройство дл  о пределени  достоверности информации, содержащее два регистра сдвига, первые входы которых объединены и  вл ютс  информационным входом устройства, второй вход первого регистра сдвига подключен к выходу инвертора и первому входу элемента И, выход которого подсоединен к входу счетчика ошибок, в.торой вход второго регистра сдвига подключен к выходу инвертора, вход которого подключен к первому входу второго элемента И и  вл етс  входом устройства, третьи входы регистра сдвига объединены и  вл ютс  тактовым входом устройства, выход каждого регистра сдвига через соответствующий формирователь сброса подключен к своему четвертому входу и второму и третьему входу счетчика ошибок непосредственно, к четвертому входу которого подключен выход второго элемента И, при этом к второму и третьему входам первого и второго элементов И подключены соответствую-щие выходы первого и второго регистров сдвига. Недостатком этого устройства дл  определени  достоверности информации  вл етс  низка  точность определени  достоверности вследствие наличи  обратных св зей между регистрами сдвига и формировател ми сброса соответственно. Кроме того, на уменьшение точности вли ет наличие параллельных цепей с различными временами задержки прохождени  сигналов , в частности цепь: регистр сдвига , элемент совпадени , счетчик ошибок . Устройства, содержащие обратные св зи и параллельные цепи, как правило , требуют точной настройки и незначительный уход параметров отдельных узлов Может привести к по влению ложной информации на выходе. Цель изобретени  - повышение точности определени  достоверности информации за счет уменьшени  временной з 1держки прохождени  сигналов. Цель достигаетс  тем, что в устройство дл  определени  достоверности информации, содержащее два регистра сдвига, первые входы которых объедиены и йзвл ютс  информационным входом устройства, второй вход первого регистра сдвига подключен к выходу инвертора и первому входу элемента И, выход которого подсоединен к входу счетчика ошибок, введены последовательно соединенные дешифратор, элемент ИЛИ и D-триггер, выход которого подсоединен к второму входу элемента И, второй вход D-триггера подключен к выходу инвертора, а входы дешифратора подключены к соответствующим выходам первого и второго регистров сдвига, причём вход инвертора  вл етс  тактовым входом устройства и подключен к второму входу второо регистра сдвига. На фиг.I изображена структурноэлектрическа  схема устройства дп  определени  достоверности информации; на фиг.2 - диаграммы, по сн ющие еГс работу. 310 Устройство дл  определени  достове ности информации содержитинвертор 1, первый и второй регистры 2 и 3 сдвига , дешифратор 4, элемент. ИЛИ 5, D-триггер 6, элемент-И 7 и счетчик ошибок 8, Устройство дл  определени  достоверности информации работает следующим образом. На тактовый вход устройства подаетс  тактова  частота (фиг,2б), на информационШ)1Й вход - информационный сигнал (фиг,2 а). В первом и втором регистрах 2 и 3 ;сдвига под действием тактовой пр мой и инверторной (фиг.2б)частоты происходит процесс сдвига и одновременно преобразовани  входного информационного сигнала (фиг.2 а). Количество разр дов регистров 2 и 3 сдвига выбираетс  в зависимости от ти па кода, с помощью которого передаетс  информаци . В данном случае рассматриваетс  сигнал, передаваемый с помощью кода Миллера, дл  анализа которого необходимы двухразр дные регист ры сдвига. На выходах первого 2 и второго 3 регистров сдвига получаютс  сигналы (фиг. 2 в, г, д, е) соответственна Цифровые сигналы (фиг.2 в, г, д, е), полученные на пр мых выходах первого и второго регистров 2 и 3 сдвига, а также инверсные сигналы обоих регист ров 2 и 3 сдвига-подаютс  на входы дешифратора 4. Дешифратор 4 предназначен дл  выделени  разрешенных комбинаций ци4чх); вого информационного сигнала. В зависимости от типа кода существуют различные разрешенные комбинации. Дл  сигналов, передаваемьи с помощью кода Миллера, разрешены следующие комбинации: 1 X 00; О X 11; X 001; х ПО, где X - безразличное состо ние. Вьщелениём этих разрешенных комбинаций занимаетс  дешифратор 4. Количество выводов дешифратора 4 опре2 дел етс  количеством выдел емых комбинаций . В данном случае дешифратор 4 имеет четыре вывода с сигналами (фиг. 2 ж, 3, и, к) . Сигналы (фиг. 2 ж,,з, и, к) о наличии в информационном сигнале разрешенных комбинаций с выхода дешифратора 4 поступают на входы элемента ИЛИ 5. На выходе элемента ИЛИ 5 получаетс  сигнал (фиг.2 к), который в свою очередь поступает на информационный вход D-триггера 6. На счетный вход D-триггера 6 подаетс  так ,това  инверсна  частота. Сигнал ((.2 л), получаемый на инверсном |выходе Р -триггера 6 в отсутствии ошибок информационного сигнала, представл ет собой уровень логического нул . В случае выделени  дешифратором 4. любой запрещенной комбинации на выходе (фиг. 2 л) D-триггера 6 по вл етс  положительный импульс. Сигнал (фиг.2 л) с выхода D-триггера 6 поступает на вход элемента . И 7, на второй вход которого поступает тактова  частота. На выходе элемента И 7 по вл ютс  импульсы (фиг. 2м ) свидетельствующие о наличиии ошибок в выходном информационном сигнале фиг.2а). Далее импульсы ошибок :(фиг.2м/ поступают на счетчик 8 ошибок дл  определени  достоверности. На диаграмме работы предлагаемого устройства (фиг. 2) пунктиром отмечены импульсы, по вившиес  вследствие наличи  ошибок, штриховкой отмечены импульсы, которые пропали также вследствие наличи  ошибок в контролируемом сигнале. Технико-экономическа  эффективность устройства дл  определени  Достоверности информации заключаетс  в , повьопении точности определени  достоверности информации за счет выделени  большого количества всех возможных ошибок (до 75 %) по сравнению с известными аналоговыми устройствами дл  определени  достоверности информации.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ДОСТОВЕРНОСТИ ИНФОРМАЦИИ, содержащее два регистра сдвига, первые входа которых объединены и являются информационным входом устройства, второй вход первого регистра сдвига подключен к выходу инвертора и первому . входу элемента И, выход которого подсоединен к входу счетчика ошибок, отличающееся тем, что, с целью повышения точности определения достоверности информации за счет уменьшения временной задержки прохождения сигналов, введены последова— . тельно соединенные дешифратор, элемент ИЛИ и D-триггер, выход которого подсоединен к второму входу элемента И, второй вход D-триггера подключен к выходу инвертора, а входа дешифратора подключены к соответствующим выходам первого и второго регистров сдвига, причем вход инвертора является тактовым входом устройства и подключен к второму входу второго регистра сдвига.
    Фиг.1 и т. 1092742
SU833533770A 1983-01-07 1983-01-07 Устройство дл определени достоверности информации SU1092742A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833533770A SU1092742A1 (ru) 1983-01-07 1983-01-07 Устройство дл определени достоверности информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833533770A SU1092742A1 (ru) 1983-01-07 1983-01-07 Устройство дл определени достоверности информации

Publications (1)

Publication Number Publication Date
SU1092742A1 true SU1092742A1 (ru) 1984-05-15

Family

ID=21043288

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833533770A SU1092742A1 (ru) 1983-01-07 1983-01-07 Устройство дл определени достоверности информации

Country Status (1)

Country Link
SU (1) SU1092742A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2716461C2 (ru) * 2018-07-18 2020-03-11 Екатерина Викторовна Суховейко Способ определения достоверности информации, сообщаемой испытуемым человеком

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство- СССР №522550, кл, Н 04 L 1/10, 1975. 2. Авторское свидетельство СССР №815939, кл. Н 04 L 1/10, 1979 (прототип). *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2716461C2 (ru) * 2018-07-18 2020-03-11 Екатерина Викторовна Суховейко Способ определения достоверности информации, сообщаемой испытуемым человеком

Similar Documents

Publication Publication Date Title
CA1191962A (en) Parallel cyclic redundancy checking circuit
US3523291A (en) Data transmission system
JPH0682146B2 (ja) スキヤンパス方式の論理集積回路
GB1601683A (en) Frequency measuring circuit in a passive radar receiver
US4658399A (en) Circuit arrangement designed to pick up the error rate in numerical transmission systems
SU1092742A1 (ru) Устройство дл определени достоверности информации
EP0064590B1 (en) High speed binary counter
US4119808A (en) Multi-frequency receiver circuits
KR960043553A (ko) 오류 정정 장치
US4003042A (en) System for the transfer of two states by multiple scanning
CA1074920A (en) Detection of errors in digital signals
SU1123051A1 (ru) Устройство дл записи цифровой информации
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
EP0136735A1 (en) Arrangement for checking the counting function of counters
SU1104672A2 (ru) Устройство дл контрол достоверности передачи информации квазитроичным кодом
SU959286A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
SU981924A2 (ru) Анализатор импульсов по длительности
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1365104A1 (ru) Устройство дл счета изделий
RU2138910C1 (ru) Устройство для автоматического измерения характеристик дискретного канала связи
SU1107159A1 (ru) Устройство дл обработки информации
SU388288A1 (ru) Всесоюзная
SU813434A1 (ru) Устройство дл контрол регистраСдВигА
SU824442A1 (ru) Двухвходовый асинхронный счет-чиК пО МОдулю дВА