SU1365104A1 - Устройство дл счета изделий - Google Patents

Устройство дл счета изделий Download PDF

Info

Publication number
SU1365104A1
SU1365104A1 SU864122147A SU4122147A SU1365104A1 SU 1365104 A1 SU1365104 A1 SU 1365104A1 SU 864122147 A SU864122147 A SU 864122147A SU 4122147 A SU4122147 A SU 4122147A SU 1365104 A1 SU1365104 A1 SU 1365104A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
register
outputs
Prior art date
Application number
SU864122147A
Other languages
English (en)
Inventor
Анатолий Александрович Михайлов
Original Assignee
Предприятие П/Я В-2015
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2015 filed Critical Предприятие П/Я В-2015
Priority to SU864122147A priority Critical patent/SU1365104A1/ru
Application granted granted Critical
Publication of SU1365104A1 publication Critical patent/SU1365104A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Изобретение относитс  к области вычислительной и информационной техники и предназначено дл  автоматического счета изделий при регистрации их по нескольким каналам. Устройство обеспечивает высокую точность счета изделий. Устройство содержит счетные каналы, каждый из которых состоит из датчика 1, счетчика 2 и вычитател  3, мультиплексор 4, регистры 5,6, анализаторы четности кода 7,8, делитель 9 частоты, элементы И 10,11, элементы задержки 12-16, дешифраторы 17,18, счетчик 19, генератор 20 импульсов, элементы запрета 21, 22,сумматор 23,реле 24 времени,блок 25 индикации,элементы ИЛИ 26,28 и формирователь 27 импульсов . В процессе передачи информации со счетных каналов на сумматор 23 осуществл етс  контроль правильности кода анализаторами 7,8. В случае ошибки индикаци  канала производитс  блоком 25. 1 ил. S (Л

Description

со
35
ел
Изобретение относитс  к вычислительной и информационной технике и предназначено дл  автоматического счета изделий при регистрации их по нескольким каналам.
Целью изобретени   вл етс  повышение точности устройства.
На чертеже дана структурна  схема предлагаемого устройства.
Устройство содержит счетные каналы , каждый из которых состоит из датчика 1, счетчика 2, вычитател  3, мультиплексор 4, первый 5 и второй 6 регистры, первый 7 и второй 8 анализаторы четности кода, делитель 9 частоты, первый 10 и второй 11 элементы И,п тый и с первого по четвертый элементы 12-16 задержки, первый 17 и второй 18 дешифраторы, счетчик 19, генератор 20 импульсов, первый 21 и второй 22 элементы запрета, сумматор 23, реле 24 времени, блок 25 индикации, первый элемент ИЛИ 26, формирователь 27 импульсов и второй элемент ИЛИ 28.
Устройство работает следующим образом .
При заполнении счетчиков 2 счетной информацией вручную или от автоматических устройств, анализирующих состо ние счетчиков по какому-либо приоритету, или от сумматора 23 запускаетс  по управл ющему входу устройства обмен между периферийными устройствами счета и центральным суммирующим устройством (сумматором 23) При этом счетчик 19 (предварительно установленный в нуль) переходит в единичное состо ние, подключа  на выход мультиплексора 4 первое периферийное устройство к выходам первого регистра 5. Причем на выходе элемента 16 задержки формируетс  сигнал записи в регистр 5. Анализатор 7 анализирует состо ние регистра 5 и в случае , если в регистр 5 записан нечетны код, сигнал с выхода элемента 12 задержки проходит в дополнительный регистр регистра 5 и преобразует его содержимое Б четный код,после чего через врем ,задаваемое элементом 13 задержки включаетс  генератор 20, который формирует тактирующие импульсы дл  сдвига содержимого первого регистра 5 во второй регистр 6, Выключение генератора 20 импульсов осуществл етс  с выхода делител  9 частоты, коэффициент делени  которого равен количест
Г
0
5
0
5
0
5
0
5
ву разр дов регистров 5 и 6. Если после перемещени  содержимого из первого регистра 5 в регистр 6 не произошло сбоев в передаваемом коде, то на выходе второго анализатора 8 формируетс  высокий потенциал и сигнал с выхода делител  частоты, задержанный элементом 14 задержки, проходит на выход элемента И 10, который через элемент И 11 и элемент 15 задержки стробирует запись в сумматор 23 состо ни  разр дов второго регистра 6, кроме того, разр да, в котором сформирован признак Чет-Нечет. Импульс на выходе элемента И 11 уста- навливает реле 24 времени в исходное состо ние, а импульс записи сумматора 23 через элемент ИЛИ 26 поступает на вход счетчика 19, перевод  его в следующее состо ние, и подключает к передаче следующий канал. При нарушении признака четности на приемной стороне устройства во втором регистре 6 на выходе элемента И 10 не формируетс  высокий потенциал и импульс сформированного формировател  27 импульсов (так, чтобы он надежно блокировалс  на элементе 22 запрета) приводит к увеличению состо ни  реле времени. При этом в регистр вновь записываетс  состо ние опрашиваемого канала через элемент ИЛИ 28 и осуществл етс  нова  передача накопленной информации. Если количество сбоев при передаче счетной информации в
сумматор превосходит установку реле 24 времени, то оно срабатывает, вклю- ча  блок 25 индикации, где фиксируетс  номер канала, в котором произошел сбой при передаче информации. При этом ремонтна  бригада должна устранить причину сбо  работы устройства по указанному блоком индикации каналу.
Таким образом, в устройстве осуществл етс  по запуску съем информации с периферийных устройств в центральное суммирующее устройство, причем достоверность передаваемой информации повьшгаетс , поскольку при ее передаче используетс  избыточный код, а Именно код с признаком четности.

Claims (1)

  1. Формула изобретени 
    Устройство дл  счета изделий, содержащее счетные каналы из последовательно соединенных датчиков и счет31
    чика, первый элемент И, ИЛИ, формирователь импульсов и счетчик, отличающеес  тем, что, с целью повьшени  точности устройства, в него введены мультиплексор, дешифраторы , элементы задержки, генератор импульсов, делитель частоты, регистры , элементы запрета, анализаторы четности кода, реле времени, блок ин дикации, второй элемент И и сумматор в каждый счетный канал введен вычи- татель, в каждом счетном канале выхо ды счетчика соединены с В2{одами вы- читател , выходы вычитателей. всех счетных каналов соединены с первыми входами мультиплексора, выходы которого подключены к первым входам первого регистра, выходы которого через первый анализатор четности кода подключены к первому входу первого элемента запрета, выход которого соединен с вторым входом первого регистра и через первый элемент задержки - с первым входом генератора импульсов, выход которого подключен к третьему входу первого регистра и входу делител  частоты,выход которого соединен с вторым входом генератора импульсов и через второй элемент задержки-с входом формировател  импульсов и с первым входом первого элемента И, выходы которых подключены соответственно к входам второго элемента запрета и второго элемента И, выход которого
    10
    15
    65104
    соединен с входом третьего элемента задержки и с первым входом реле времени , выход которого подключен к первому входу блока индикации, выход третьего элемента задержки соединен с первыми входами сумматора и первого элемента ИЛИ, второй вход которого  вл етс  управл ющим входом устройства , выход первого элемента ИЛИ подключен к входам четвертого элемента задержки и счетчика, выходы которого соединены с вторыми входами мультиплексора и с входами первого и второго дешифраторов, выходы которых подключены соответственно к входам вычитателей счетных каналов и к вторым входам блока индикации, выход четвертого элемента задержки соединен с первым входом второго элемента ИЛИ, выход которого подключен к четвертому входу первого регистра, входу п того элемента задержки и входу второго регистра, первый выход которого соединен с п тым входом первого регистра , вторые выходы второго регистра подключены к вторым входам сумматора и через второй анализатор четности кода - к второму входу первого элемента И, выход п того элемента задержки соединен с вторым входом первого элемента запрета, выход второго элемента запрета подключен к вторым входам реле времени и второго элемента ИЛИ.
    20
    25
    30
SU864122147A 1986-07-11 1986-07-11 Устройство дл счета изделий SU1365104A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864122147A SU1365104A1 (ru) 1986-07-11 1986-07-11 Устройство дл счета изделий

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864122147A SU1365104A1 (ru) 1986-07-11 1986-07-11 Устройство дл счета изделий

Publications (1)

Publication Number Publication Date
SU1365104A1 true SU1365104A1 (ru) 1988-01-07

Family

ID=21258334

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864122147A SU1365104A1 (ru) 1986-07-11 1986-07-11 Устройство дл счета изделий

Country Status (1)

Country Link
SU (1) SU1365104A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107976719A (zh) * 2017-11-16 2018-05-01 湖南工业大学 自动生产线产品计数信号产生方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 801011, кл. G 06 М 7/02, 1979. Авторское свидетельство СССР № 1157554, кл. G 06 М 3/08, 1983. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107976719A (zh) * 2017-11-16 2018-05-01 湖南工业大学 自动生产线产品计数信号产生方法
CN107976719B (zh) * 2017-11-16 2019-12-06 湖南工业大学 自动生产线产品计数信号产生方法

Similar Documents

Publication Publication Date Title
SU1365104A1 (ru) Устройство дл счета изделий
JPH0348720Y2 (ru)
SU1624701A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
RU2017332C1 (ru) Устройство для контроля качества дискретного канала связи
SU1111168A1 (ru) Устройство дл формировани и регистрации сигналов неисправности
SU1012264A1 (ru) Устройство дл проверки схем сравнени
SU1091191A1 (ru) Устройство дл моделировани веро тностного графа
SU1410035A1 (ru) Устройство дл контрол комбинационных схем
SU1649580A1 (ru) Устройство дл определени параметров технического обслуживани издели
SU388263A1 (ru) Устройство для контроля счетчика
SU444177A1 (ru) Устройство дл регистрации случайных импульсов
SU1053300A1 (ru) Устройство дл автоматического определени коэффициента ошибок
SU1148116A1 (ru) Многовходовое счетное устройство
SU1566351A1 (ru) Устройство дл контрол информационной последовательности импульсов
SU1092742A1 (ru) Устройство дл определени достоверности информации
SU1252930A2 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1290191A1 (ru) Измеритель частоты
SU1275531A1 (ru) Устройство дл цифровой магнитной записи
SU1023320A1 (ru) Цифровой дискриминатор
SU1243095A1 (ru) Многоканальный преобразователь частоты в код
SU1112364A1 (ru) Частотно-импульсное множительно-делительное устройство
JPH0316313A (ja) パルス欠如検出器
SU1259274A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1062623A1 (ru) Устройство дл контрол импульсов
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках