SU1483618A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1483618A1
SU1483618A1 SU874193484A SU4193484A SU1483618A1 SU 1483618 A1 SU1483618 A1 SU 1483618A1 SU 874193484 A SU874193484 A SU 874193484A SU 4193484 A SU4193484 A SU 4193484A SU 1483618 A1 SU1483618 A1 SU 1483618A1
Authority
SU
USSR - Soviet Union
Prior art keywords
flip
input
flop
output
bus
Prior art date
Application number
SU874193484A
Other languages
English (en)
Inventor
Михаил Васильевич Барышников
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU874193484A priority Critical patent/SU1483618A1/ru
Application granted granted Critical
Publication of SU1483618A1 publication Critical patent/SU1483618A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

Изобретение относитс  к цифровой технике и может быть использовано при построении устройств первичной обработки радиолокационной информации. Цель изобретени  - повышение надежности - достигаетс  за счет исключени  пропусков в обработке входных сигналов в случае по влени  их смежных интервалах временного квантовани . Формирователь импульсов содержит элемент И 1, Д - триггеры 2, 3, входную шину 5, шину 6 тактовых импульсов. Введение Д - триггеров 7, 8, счетного триггера 9, элемента ИЛИ 10 обеспечивает за счет поочередного (через такт) управлени  работой каждой из двух пар Д - триггеров временной синхронизации и элемента ИЛИ исключение пропусков обрабатываемых импульсов превышени  порога при их нахождении в смежных интервалах временного квантовани , что повышает достоверность работы. 2 ил.

Description

Фиг.1
Изобретение относитс  к цифровой технике и может быть использовано при построении устройств первичной обработки радиолокационной информации .
Цель изобретени  - повышение надежности работы за счет исключени  пропусков в обработке входных сигналов в случае по влени  их в смежных интервалах временного квантовани .
На фиг. 1 приведена электрическа  принципиальна  схема устройстваj на фиг, 2 - временные диаграммы работы.
Формирователь импульсов содержит элемент 1 И, первый 2 и второй 3 D-трнггеры, выход элемента 1 И соединен с выходной шиной 4 устройства, пр мой выход первого D-триггепа 2 соединен с D-входом второго В-триг- гера 3,инверсный выход которого соединен с R-входом первого D-триггера 25 первого D-триггера 2 подключен к входной шине 5, а С-вход второго D-триггера З и первый вход элемента И 1 объединены и подключены к шине 6 тактовых импульсов, третий 7 и четвертый 8 D-триггеры, счетный триггер 9S элемент 10 ИЛИ, выход которого соединен с вторым входом элемента 1 И, пр мой выход третьего D- 7 соединен с D-входом чет- увертого D-триггера 8, инверсный вы- ход которого соединен с R-эхоцом третьего D-триггера 7, D-входы первого 2 и третьего 7 D-триггеров сое динены соответственно с пр мым ч инверсным выходами счетного триггера 9 С-вход которого, а также С-вход четвертого D-триггера объединены и под- ключены к шине 6 тактовых импульсов, С-вход третьего D-триггера 7 подключен к входной шине 5, а пр мые выходы второго 3 и четвертого 8 D-трйг геров соединены соответственно с пер
выми и вторыми входами элемента 10 ИЛИ,
Устройство работает следующим образом .
При отсутствии импульсов превышени  порога на шине 5 и наличии тактовых импульсов на шине 6 тактовых импульсов устройство после его включени  быстро переходит в начальное состо ние, а именно: низкие уровни логического нул  устанавливаютс  на пр мых выходах всех четырех D-триг- геров 2,3,7 и 8 соответственно на выходной шине 4 устройства. Если,
5 0 5 Q
например, после включени  на пр мом выходе второго 3 (или четвертого 8) D-триггера установитс  логическа  единица, то по цепи обратной св зи: инверсный выход второго 3 (четвертого 8) D-триггера - R-вход первого 2 (третьего 7) D-триггера, последний триггер 7 установитс  в нтаевое состо ние . Следовательно, первым же тактовым импульсом Е нулевое состо ние установитс  и соответствующий второй 3 (четвертый 8) В-триггер, так как на его D-зходе присутствует уровень логического нул , Наличие начального высокого уровн  на выходе первого 2 (третьего 7) D-триггера приводит к тому, что первым же тактовым импульсом единица записываетс  во второй 3 (четверть й о) D-триггерt а далее повтор ютс  тоог,ессь- зчаггь- ной установки, описанные выше.
Интервал временного вантовани  задаетс  периодом тактовс т частоты fK& тайны 6 (см, фиг, 2а) На входную
0
5
пину 5 с .т: о ,го блгка (не показан) поступают импульсы превышени  порога произвольной длительности (с, тог. 26).
Импульсы npg-зышени  чорога одновременно поступают ка С-входы первого 2 : т атьаго D-три 1:-ров, ка D-входы которых поступает ларафаз- ное напр жение частоты 1/2fke с пр мого и инверсного выходов счетного триггера 9 (делител  на два). Поэтому под действием фронта входного импульса в один из триггеров 2,7 записываетс  единица, а в другой соответственно - ноль (см. фиг. 2в, 2г).
Дл  приведенного на фиг. 2 примера по фронту импульса 1 (фиг. 26) единица записываетс  в первый D-триг- гер 2 (см, фиг, 2д), а ноль - в тре- 5 тай D-триггер 7 (см. фиг. 2ж). Тогда под действие : фронта очередного тактового импульса единица переписываетс  зо етссэй 0--триггер 3 (см.фиг.2е), а в четве,, ; D-триггьре З подтверждаетс  его начальное нулевое состо ние . Возкивающий на инверсном выходе втор: о В-триггер : 3 нулевой логический уровень осуществл ет автоматический перевод в исходное состо ние по R-входу первый D-триггер 2 и предохран ет его от возможного повторного срабатывани  в течение всего тактового интервала. Так как первый В -тригге з лс гт, -аписи еди0
ницы во второй D-триггер З сбрасываетс  в ноль, то по фронту последующего тактового импульса второй D- триггер 3 сбрасываетс  в начальное нулевое состо ние, а на его пр мом выходе формируетс  импульс, по длительности равный периоду тактовой частоты (см. фиг. 2е). Выходной импульс второго D-триггера З через элемент 10 ИЛИ на элементе 1 И осуществл ет выделение одного импульса тактовой частоты, используемого в .качестве выходного стандартного квантованного импульса (см.фиг-. 2к, импульс 1).
Аналогичным образом срабатывают третий 7 и четвертый 8 D-триггеры (см, фиг. 2ж и 2и), если фронт входного импульса (см. фиг. 2а, импульс 2) совпадает с действием уровн  логической единицы на D-входе триггера 7.
После обработки очередного входного импульса группы триггеров 2,3 и 7,8 автоматически перевод тс  в исходное нулевое состо ние. Группы триггеров управл ютс  счетным триггером 9 и работают в разные (смежные ) интервалы квантовани  (через такт), что позвол ет обрабатывать входные импульсы без потерь в случае по влени  их в смежных интервалах временного квантовани  (входные импульсы 3, 4 и 5, см. фиг. 2а) в соответствующие им выходные импульсы 3, 4 и 5 (см. фиг, 2л).
Достижимость поставленной цели подтверждаетс  приведенными диаграммами работы и использованием в устройстве известных элементов и узлов,
Таким образом, по прин тому в устройстве принципу работы, когда обрабатываемые импульсы поступают на С-входы D-триггеров, кавдому входному импульсу соответствует только один выходной квантовый импульс независимо от длительности входного. Причем ограничение снизу по длительности обрабатываемых импульсов определ етс  минимально допускаемым значением длительности импульсов на С
входе триггера, которое  вл етс  наименьшим из всех управл ющих дл  триггеров сигналов. Это позвол ет реализовать предельную частоту временного квантовани  в устройствах временного квантовани .
Осуществл   поочередное (через такт) управление работой каждой из двух пар D-триггеров временной синхронизации и элемента ИЛИ, исключают пропуски обрабатываемых импульсов превышени  порога при их нахождении в смежных интервалах временного квантовани , что повышает достоверность работы предлагаемого технического решени  по сравнению с прототипом.

Claims (1)

  1. Формула изобретени  Формирователь импульсов, содержащий элемент И, первый и второй D- триггеры, выход элемента II соединен с выходной шиной устройства, пр мой выход первого D-триггера соединен с D-входом второго D-триггера, инверсный выход которого соединен с R-вхо- дом первого D-триггера, С-вход первого D-триггера подключен к входной шине, а С-вход второго D-трнггера и
    первый вход элемента I объединены и подключены к шине гакторых импульсов, отличающийс  тем, что, с целью повышени  надежности работы, в него введены третий и четвертьй D триггеры, счетный триггер и элемент ИЛИ,выход которого соединен с вторым входом элемента И, пр мой выход третьего D-триггера соединен с D-входом четвертого D-триггер, инверсный выход которого соединен с R-входом третьего D-триггера, D-входы первого и третьего D-триггеров соединены соответственно с пр мым и инверсным выходами счетного триггера, С-вход которого, а также С-вход четвертого D-триггера объединены и подключены к шине тактовых импульсов, С-вход третьего D-триггера подключен к входной шине, а пр мые выходы второго и четвертого D-триггеров соединены соответственно с первым и вторым входами элемента ИЛИ.
    Фт.1
    JTjripT.
SU874193484A 1987-02-11 1987-02-11 Формирователь импульсов SU1483618A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874193484A SU1483618A1 (ru) 1987-02-11 1987-02-11 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874193484A SU1483618A1 (ru) 1987-02-11 1987-02-11 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1483618A1 true SU1483618A1 (ru) 1989-05-30

Family

ID=21285141

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874193484A SU1483618A1 (ru) 1987-02-11 1987-02-11 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1483618A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1217232, кл. Н 03 К 5/135, 1984. Преснухин Л.Н. Расчет элементов цифрового устройства. М.: Высша школа, 1982, с. 256, рис. 5.41. *

Similar Documents

Publication Publication Date Title
US4412342A (en) Clock synchronization system
SU1483618A1 (ru) Формирователь импульсов
US4164712A (en) Continuous counting system
SU1557670A1 (ru) Формирователь импульсных сигналов
RU1811003C (ru) Устройство дл разделени импульсов
SU746945A1 (ru) Делитель частоты следовани импульсов на 5,5
SU1676077A1 (ru) Устройство дл вычитани и добавлени импульсов
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1211876A1 (ru) Управл емый делитель частоты
SU1370750A1 (ru) Устройство тактовой синхронизации
SU1181128A1 (ru) Устройство дл получени разностной частоты импульсов
SU1160550A1 (ru) Формирователь одиночного импульса
SU978355A1 (ru) Делитель частоты следовани импульсов на 2п-1
SU478429A1 (ru) Устройство синхронизации
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1403353A1 (ru) Устройство дл выделени первого и последнего импульсов в серии
SU1734199A1 (ru) Устройство синхронизации импульсов
SU514443A1 (ru) Реверсивный делитель частоты
SU643868A1 (ru) Вычислительное устройство
RU1817241C (ru) Счетчик импульсов
SU1667235A2 (ru) Селектор импульсов по длительности
SU1051732A1 (ru) Делитель частоты с регулируемым коэффициентом делени
SU1485396A1 (ru) Синхронный целитель частоты
SU1451835A1 (ru) Устройство дл формировани серий импульсов
SU970669A1 (ru) Селектор импульсов по длительности