(54) ДЕЛИТЕЛЬ ЧАСТОТЫ НА 1,5 pa и единичный первого коммугаив о ного триггера соедитиены со входами BTI рого элемента И-НЕ. На чертеже предсгав ена структурна электрическа схема делител частоты на 1,5/ Устройство содержит элемента 1 и 2, 3 и 4 И-НЕ, пипарно образующие первый и второй коммутационные триггеры, элемента 5 и 6, 7 и 8 И-НЕ/ опарно образующие первый и второй тртггеры пам ти, элементы 9, 10 И-НЕ, входную 11 и выходную 12 шины, Устройство работает следуюошм образом В исходном состо нии первый|триггер пам ти находитс в единичном состо нии, а второй - в нулевом состо нии. Тактирующий сигнал, поступающий на входную шину 11, ртсугствует (равен логическому нулю ), при этом на выходах элементов 1, 2, 3, 10, 4, 6 и TI будет сигнал, равны логической единице, на выходах остальных элементов - сигнал, равный логическому нулю. С приходом первого тактирующего импульса открываетс элемент 2 и на его выходе по вл етс сигнал, равный логическому нулю, Который через элемент 9 поступает на выходную шину 12 и устанавливает первый триггер пам ти в нулевое состо ние . Наличие св зи с выхода элемента 2 на входы элементов 1 и 4 преп тствует по влению На выходах этих элементов сигнала , равного логическому нулю в момент действи тактирующего сигнала. Посла окончани действи тактирующего .импульса подготовленным к открыванию оказываетс эле мент 4, поэтому с приходом второго тактирующего импульса, на его выходе по вл етс сигнал, равный логическому нулю, который устанавливает второй триггер пам ти в единичное состо ние. Наличие св зей с выхода элемента 4 на входы элементов 3 и 1О преп тствует открыванию этих элементов в момент действи тактирующего импульса. После окончани действи так тируюшего импульса на выходе элемента 3 по вл е.тс сигнал, j равный логическому нулю , который через элемент 9 поступает на выходную I шину 12,. Подготовленным к от крыванию оказываетс элемент 10, С приходом третьего тактирующего импульса на выходе элемента 1О по вл етс сигнал, рав ный логическому нулю, который устанавлив первый триггер пам ти в единичное состо ние и закрывает элемент 3. Наличие св зей с выхода элемента 10 на входы элементов 2, 4, 8 преп тствует по влению на выходах этих элементов сигнала, равного логическому нулю в момент действи тактирующего импульса. При атом сигнал, равньтй логическому нулю, с выхода элемента 5 устанавливает второй триггер пам ти в нулевое состо ние . После окончани действи тактирующего импутаса схема возвращаетс в исходное состо ние. Таким образом, на три входных импульс ia схема выдает два выходных т.е. происходит деление частоты на l,5j;причем выходные сигналы формируютс через равные интервалы времени. Формула и 3 6 б р е т е н и Делитель частоты на 1,5, содержащий триггеры пам ти, коммутационные триггеры и элементы И-НЕ, причем 1 левой выход первого триггера пам ти соединен с нулевыми входами первого комму тедионного триггера и второго триггера пам ти, единичный выход первого коммутационного триггера соединен с нулевым входом первого триггера пам ти и с единичным входом второго коммутационного триггера, единичный выход которого соединен с единич- , ным входом второго триггера пам ти и с первым входом первого элемента И-НЕ, выход которого соединен с единичными входами триггеров пам ти и с единичным входом первого коммутационного триггера, еШничный выход второго триггера пам ти соединен с нулевым входом второго коммутационного триггера и со вторым входом первого элемента И-НЕ, а единичные входы KOM-V мутационных триггеров и третий вход первого элемента И-НЕ подключены к входной шине , отличающийс тем, что, с целью повышени надежности рабопл устройства , нулевой выход первого триггера пам ти соединен с единичным входом второго коммутационного триггера, выход первого элемента И-НЕ соединен с нулевым и единичным входами второго коммутационного триггера, а нулевой выход второго коммутационного триггера и единичный вы- i ход первого ком.мутационного триггера соединены со входами второго элемента И-НЕ.