SU655075A1 - Делитель частоты следовани импульсов на три - Google Patents
Делитель частоты следовани импульсов на триInfo
- Publication number
- SU655075A1 SU655075A1 SU772439374A SU2439374A SU655075A1 SU 655075 A1 SU655075 A1 SU 655075A1 SU 772439374 A SU772439374 A SU 772439374A SU 2439374 A SU2439374 A SU 2439374A SU 655075 A1 SU655075 A1 SU 655075A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- cell
- zero
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
1
Изобретение относитс к электронной дискретной автоматике и может быть использовано в различных устройствах вычислительной техники и электронной телефонии.
Известны делители частоты следовани импульсов на три. Первое из известных устройств содержит три чейки, кажда из которых состоит из потенциального триггера , к раздельным входам которого подключены логические элементы 1.
Однако в этом устройстве возможна случайна установка триггеров в одно из двух запрещенных внецикловых состо ний, котора может произойти при включении напр л ени питани устройства при его запуске либо в результате сбо при работе, что вызывает необходимость в предварительной установке триггеров в одно из рабочих цикловых состо ний при запуске делител .
Второе из известных устройств, более соверпхенное , выбранное в качестве прототипа , содержит три чейки, кажда из которых состоит из потенциального триггера, к раздельным входам которого подключены логические элементы, при этом нулевой выход триггера первой чейки соединен с входом логического элемента, подключенного к нулевому входу триггера второй чейки.
и с входом логического элемента, подключенного к единичному входу триггера третьей чейки, а единичный выход -с входом логического элемента, подключенного к нулевому входу триггера третьей чейки, единичный выход триггера второй чейки соединен с входом логического элемента, подключенного к нулевому входу триггера первой чейки, а нулевой выход - с входом логического элемента, подключенного к единичному входу триггера первой чейки, нулевой выход триггера третьей чейки соединен с входом логического элемента, подключенного к нзлевому входу триггера первой чейки, и с входом логического элемента , подключенного к единичному входу триггера второй чейки, а единичный выход с входом логического элемента, подключенного к нулевому входу триггера второй чейки, входна шина соединена с входами логических элементов, подключенных к нулевым входам триггеров всех чеек 2.
Однако этот делитель требует парафазного управлени , а также содержит много трехвходовых логических элементов, что увеличивает число соединений между логическими элементами и триггерами и тем самым понижает надежность работы устройства .
Целью предлагаемого изобретени вл етс повышение надежности работы устройства .
Поставленна цель достигаетс тем, что в делителе частоты следовани импульсов на три, содержащем три чейки, кажда из которых состоит из потенциального триггера к раздельным входам которого подключены логические элементы, при этом нулевой выход триггера первой чейки соединен с входом логического элемента, подключенного к нулевому входу триггера второй чейки, и с входом логического элемента, подключенного к единичному входу триггера третьей чейки, а единичный выход - с входом логического элемента, подключенного к нулевому входу триггера третьей чейки, единичный выход триггера второй чейки соединен с входом логического элемента , подключенного к нулевому входу триггера первой чейки, а нулевой выход - с входом логического элемента, подключенного к единичному входу триггера первой чейки, нулевой выход триггера третьей чейки соединен с входом логического элемента , подключенного к нулевому входу триггера первой чейки, и с входом логического элемента, подключенного к единичному входу триггера второй чейки, единичный выход - с входом логического элемента , подключенного к нулевому входу триггера второй чейки, а входна шина соединена с входами логических элементов, подключенных к нулевым входам триггеров всех чеек, выход логического элемента, подключенного к пулевому входу триггера первой чейки, соединен с входом логического элемента, подключенного к единичному входу триггера третьей чейки, выход логического элемента, подключенного к нулевому входу триггера второй чейки, соединен с входом логического элемента, подключенного к единичному входу триггера первой чейки, а выход логического элемента , подключенного к нулевому входу триггера третьей чейки, соединен с входом логического элемента, подключенного к единичному входу триггера второй чейки.
На чертеже представлена электрическа схема делител частоты следовани импульсов на три.
В делитель вход т потенциальные триггеры 1-3 с раздельными входами, состо щие из двух элементов И-НЕ (ИЛИ- НЕ); вход - установка в «О, вход S - установка в «1, логические элементы 4-9 и входна шина 10. В качестве логических элементов 4-9 можно использовать элементы И-НЕ (ИЛИ-НЕ).
Рассмотрена работа делител при использовании элементов И-НЕ.
При включении напр жени питани триггеры 1-3 делител устанавливаютс в произвольное состо ние, которое может быть как цикловым, так и внецикловым.
Работа делител при установке триггеров в цикловое состо ние. Допустим, триггеры 1-3 делител установились в состо ние , соответствующее коду 101, при этом единичный потенциал присутствует на единичных выходах триггеров 1 и 3 и нулевом выходе триггера 2. Первый импульс, поступающий на шину 10, открывает элемент 9, «О с выхода которого переключает триггер 3 в состо ние «О. После окончани первого импульса на щине 10 элемент 9 закрываетс . Единичные потенциалы с выхода элемента 9 и нулевого выхода триггера 3, поступа на входы элемента 6, открывают его, «О с выхода элемента 6 переключает триггер 2 в состо ние «1. «О с нулевого выхода триггера 2 закрывает элемент 4 (на его выходе по вл етс единичный потенциал ).
По вление второго импульса на щине 10 приводит к открыванию элемента 5. «О с выхода которого переключает триггер 1 в состо ние «О. Кроме этого, на выходе элемента 9 начинает формироватьс сигнал,
подтверждающий нулевое состо ние триггера 3, длительность этого сигнала определ етс временем переключени триггера 1 и временем задержки элемента 9. После окончани второго импульса на щине 10
элемент 5 закрываетс . Единичные потенциалы с выхода элемента 5 и нулевого выхода триггера 1, поступа на входы элемента 8, открывают его. «О с выхода элемента 8 переключает триггер 3 в состо ние «1.
«О с нулевого выхода триггера 3 закрывает элемент 6.
По вление третьего импульса на шине 10 приводит к открыванию элемента 7, «О с выхода которого переключает триггер 2
в состо ние «О. После окончани третьего импульса на шине 10 элемент 7 закрываетс . Единичные потенциалы с выхода элемента 7 и нулевого выхода триггера 2, поступа на входы элемента 4, открывают его. «О с
выхода элемента 4 переключает триггер 1 в состо ние «1. «О с нулевого выхода триггера 1 закрывает элемент 8.
Далее с приходом очередных импульсов на шину 10 цикл работы устройства повтор етс . При этом триггеры делител последовательно принимают цикловые состо ни , соответствующие кодам: 101, 100, 110, 010, 011, 001. Изменение состо ни триггера происходит как при по влении импульса на
шине 10, так и при его окончании.
Теперь рассмотрим работу делител при установке триггеров во внецикловое состо ние . Благодар новой совокупности св зей
между элементами делител стала невозможной установка триггеров 1-3 во внецикловое состо ние, соответствующее коду 000. Допустим, триггеры Г-3 установились во
внецикловое состо ние 111, т. е. на единич
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772439374A SU655075A1 (ru) | 1977-01-11 | 1977-01-11 | Делитель частоты следовани импульсов на три |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772439374A SU655075A1 (ru) | 1977-01-11 | 1977-01-11 | Делитель частоты следовани импульсов на три |
Publications (1)
Publication Number | Publication Date |
---|---|
SU655075A1 true SU655075A1 (ru) | 1979-03-30 |
Family
ID=20690334
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772439374A SU655075A1 (ru) | 1977-01-11 | 1977-01-11 | Делитель частоты следовани импульсов на три |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU655075A1 (ru) |
-
1977
- 1977-01-11 SU SU772439374A patent/SU655075A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU655075A1 (ru) | Делитель частоты следовани импульсов на три | |
US4423338A (en) | Single shot multivibrator having reduced recovery time | |
SU1598166A1 (ru) | Делитель частоты импульсов | |
GB1088193A (en) | Electronic counter | |
SU566359A1 (ru) | Делитель частоты на 1,5 | |
SU1058072A2 (ru) | Делитель частоты следовани импульсов | |
SU1169155A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
SU1361649A1 (ru) | Коммутационное устройство | |
SU570205A1 (ru) | Делитель чатоты на 2,5 | |
SU1277366A1 (ru) | Формирователь временных интервалов | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
SU1298732A1 (ru) | Устройство дл ввода информации | |
SU1525868A1 (ru) | Управл емый генератор импульсов | |
SU1248063A1 (ru) | Счетчик импульсов с числом состо ни 2 @ -1 | |
SU758073A1 (ru) | УСТРОЙСТВО для МЕХАНИЗМАМИ ПРОГРАММНОГО УПРАВЛЕНИЯ С САМОУДЕРЖАНИЕМ 1 | |
SU1267401A1 (ru) | Устройство дл ввода информации | |
SU1309302A1 (ru) | Управл емый формирователь импульсов | |
SU744996A1 (ru) | Делитель частоты на четыре, п ть | |
SU1483618A1 (ru) | Формирователь импульсов | |
SU1221662A1 (ru) | Цифровой функциональный преобразователь | |
SU1091351A1 (ru) | Делитель частоты следовани импульсов с регулируемой длительностью импульсов | |
SU1309279A1 (ru) | Фазовый синхронизатор | |
SU643868A1 (ru) | Вычислительное устройство | |
SU680172A1 (ru) | Распределитель импульсов |