SU1058072A2 - Делитель частоты следовани импульсов - Google Patents

Делитель частоты следовани импульсов Download PDF

Info

Publication number
SU1058072A2
SU1058072A2 SU823494030A SU3494030A SU1058072A2 SU 1058072 A2 SU1058072 A2 SU 1058072A2 SU 823494030 A SU823494030 A SU 823494030A SU 3494030 A SU3494030 A SU 3494030A SU 1058072 A2 SU1058072 A2 SU 1058072A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
stable
frequency divider
repetition frequency
Prior art date
Application number
SU823494030A
Other languages
English (en)
Inventor
Николай Данилович Ханцев
Original Assignee
Khantsev Nikolaj D
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Khantsev Nikolaj D filed Critical Khantsev Nikolaj D
Priority to SU823494030A priority Critical patent/SU1058072A2/ru
Application granted granted Critical
Publication of SU1058072A2 publication Critical patent/SU1058072A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ по авт, св. 809579, о тл и чающи йс   тем, что, с целью расширени  функциональных возможностей, в него введен дополнительный трехвходовый логический элемент И-НЕ, первый вход которого соединен -с входом устройства, второй вход -. с единичным выходом первого триггера первого двустабильного элемента, а третий - с единичным выходом второго триггера второго двустабильного элемента.

Description

Изобретение отцоситс  к автомати ке и вычислительной технике и может быть использовано в устройствах, гд необходимо деление последовательнос ти импульсов на 1;5; 2 и 3. По основному авт. св. № 809579 известен делитель частоты следовани импульсов, содержащий два двустабил ных- элемента, каждый из которых сос тоит из трех триггеров, выполненных на логических элементах И-НЕ, приче входы первого триггера каждого двустабильного элемента соединены с вы ходами, двух триггеров данного двустабильного элемента, рыход каждого из упом нутых триггеров соединен перекрестно с входом другого, счетные входы двустабильных элементов соединены с входной шиной, а единич ный выход первого двустабильного эле мента соединен с выходом делител , нулевой вход третьего триггера первого двустабильного элемента соединен с выходом устройства, нулевые: выходы первых триггеров двустабильных элементов соединены с входами третьего триггера первого двустабиль HQro элемента, а нулевой вход первого триггера второго двустабильного элемента - с дополнительной входной шиной Ц . Однако известное устройство не- . обеспечивает делени  входной частоты на 1,5. Цель изобретени  - расширение функциональных возможностей делител  частоты следовани  импульсов. Поставленна  цель достигаетс  тем что в делитель частоты следовани  импульсов введен дополнительный трех входовый логический элемент И-ЯЕ, первый вход которого соединен с входом устройства, второй вход - с единичным вь1ходом первого триггера первого двустабильного элемента, а третий - с единичным выходом второго триггера второго двустабильного элемента . На фиг. 1 представлена структурна  электрическа  схема делител  частоты следовани  импульсов; на фиг. 2 и 3 - временные диаграммы его работы. Устройство содержит два двустабильных элемента 1 и 2, каждый из которых состоит из трех триггеров 3-8, выполненных на логических элементах И-ЯЕ 9-20. Входные сигналы поданы на входные шины 21 и 22. Выходные сигналы снимаютс  с выхода 23 и дополнительного элемента И-НЕ 24 (выходна  шина 25). Делитель работае.т следующим образом . Пусть, например, перед поступлением очередного импульса на счетные входы два двустабильных элемента наход тс  в нулевом состо нии и на шину .21 поступает высокий потенциал (фиг. 1). При по влении на счетном входе двустабильного элемента 2 очередного входного импульса, первого дл  нового цикла делени  частоты на три, триггер 7 перек:гпочаетс  ив единичного состо ни  в нулевое, вызыва  переключение управл емого им триггера б в единицу. Элемент 1 своего состо ни  при этом не измен ет, так как его триггеры 4 и 5 от первого входного импульса не переключаютс . Таким образом , после окончани  первого в данном цикле входного импульса элемент 2 переключаетс  в единичное состо ние , а второй двустабильный элемент остаетс  в нулевом, С приходом второго импульса происходит переключение обоих двустабильных элементов: первый переключаетс  в нулевое состо ние, а второй - в единичное. Третий импульс входной последовательности переключает триггер 5 в нулевое состо ние, вызыва  переключение управл емого им триггера 3 в нулевое состо ние. Этим заканчиваетс  цикл делени  частоты на три. В результате на выходе устройства (шина 23) по вл етс  последовательность импульсов, частоты повторени  которых в три раза меньше частоты на входе, а на шине 25 ,(фиг. 1) формируетс  последовательность импульсов , частота повторени  которых в 1,5 раза меньше частоты на входе. Делитель обеспечивает также формирование последовательности импульсов на шине 23 (элемент 15), частоты повторени  которых в два раза меньше частоты на шине 21, если на шине 22 присутствует низкий потенциал (фиг. 3). Таким образом, делитель обладает более широкими функциональными возможност ми, чем известное устройство .
К(0д 21Вход 22 23 16
Риг. 2

Claims (1)

  1. ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ
    ИМПУЛЬСОВ по авт. св. » 809579, о тл и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей, в него введен дополнительный трехвходовый логический элемент И—НЕ, первый вход которого соединен с входом устройства, второй вход —. с единичным выходом первого триггера первого двустабильного элемента, а третий - с единичным выходом второго триггера второго двустабильного элемента.
SU823494030A 1982-09-29 1982-09-29 Делитель частоты следовани импульсов SU1058072A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823494030A SU1058072A2 (ru) 1982-09-29 1982-09-29 Делитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823494030A SU1058072A2 (ru) 1982-09-29 1982-09-29 Делитель частоты следовани импульсов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU809579 Addition

Publications (1)

Publication Number Publication Date
SU1058072A2 true SU1058072A2 (ru) 1983-11-30

Family

ID=21030000

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823494030A SU1058072A2 (ru) 1982-09-29 1982-09-29 Делитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1058072A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 809579, кл. Н 03 К 23/00, 1981. *

Similar Documents

Publication Publication Date Title
SU1058072A2 (ru) Делитель частоты следовани импульсов
US3448295A (en) Four phase clock circuit
US3986128A (en) Phase selective device
SU1014152A2 (ru) Делитель частоты следовани импульсов
SU1279061A1 (ru) Делитель частоты на три
SU1277385A1 (ru) Г-триггер
SU1274135A1 (ru) Устройство дл выделени одиночного импульса
SU684710A1 (ru) Фазоимпульсный преобразователь
SU744996A1 (ru) Делитель частоты на четыре, п ть
SU1437969A2 (ru) Триггер
SU1651374A1 (ru) Синхронный делитель частоты
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU739721A1 (ru) Устройство дл синхронизации импульсов
SU612414A1 (ru) Делитель частоты
SU944095A1 (ru) Устройство дл выделени одиночного импульса
SU1188885A1 (ru) Делитель частоты следовани импульсов
SU1580534A1 (ru) Троичное счетное устройство
SU960820A2 (ru) Многоканальное устройство дл приоритетной селекции импульсов
SU1213529A1 (ru) Устройство синхронизации
SU1580535A2 (ru) Троичное счетное устройство
SU1145476A1 (ru) Синхронный делитель частоты следовани импульсов на 5
SU832715A1 (ru) Устройство контрол импульсов
SU1083355A1 (ru) Селектор импульсов по длительности
SU818022A1 (ru) Делитель частоты следовани импуль-COB HA 15