SU1091162A2 - Блок приоритета - Google Patents

Блок приоритета Download PDF

Info

Publication number
SU1091162A2
SU1091162A2 SU833540170A SU3540170A SU1091162A2 SU 1091162 A2 SU1091162 A2 SU 1091162A2 SU 833540170 A SU833540170 A SU 833540170A SU 3540170 A SU3540170 A SU 3540170A SU 1091162 A2 SU1091162 A2 SU 1091162A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
outputs
signal
Prior art date
Application number
SU833540170A
Other languages
English (en)
Inventor
Юрий Никитич Оболенцев
Олег Николаевич Зайцев
Original Assignee
Специализированная Проектно-Конструкторская Технологическая Организация "Росавтоматстром"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специализированная Проектно-Конструкторская Технологическая Организация "Росавтоматстром" filed Critical Специализированная Проектно-Конструкторская Технологическая Организация "Росавтоматстром"
Priority to SU833540170A priority Critical patent/SU1091162A2/ru
Application granted granted Critical
Publication of SU1091162A2 publication Critical patent/SU1091162A2/ru

Links

Abstract

БЛОК ПРИОРИТЕТА по авт. св. № 518771, отличающийс  тем, что, с целью повышени  его надежности за счет стабилизации длительности выходного импульса, в него дополнительно введены третий и четвертый элементы И, первые входы которых соединены с выходами первого и второго элементов И соответственно, вторые входы соединены с единичными выходами первого и второго триггеров, а выходы третьего и четвертого элементов И подключены соответственно к первому и второму выходам блока.

Description

Изобретение относитс  к автоматике и вычислительной технике, может быть использовано в устройствах приема и сравнени  сигналов, передаваемых по каналам св зи. По основному авт. св. № 518771 известен блок приоритета, содержащий логические элементы И, выходы которых соединены с единичными входа.ми триггеров, первые входы - с нулевыми выходами триггеров. второй вход одного из логических элементов И через инвертор и элемент задержки соединен с источником питани , кроме того, устройство содержит логический элемент ИЛИНЕ , выход которого подключен к нулевым входам триггеров, первый вход - к третьему входу одного из логических элементов И, второй вход - к второму входу другого логического элемента И 1. Недостатком известного устройства  вл етс  увеличение длительности выходного импульса в случае по влени  на другом входе импульса, врем  действи  которого продолжаетс  после окончани  импульса по первому входу. Таким образом, за счет наложени  времени действи  импульса по другому входу увеличиваетс  длительность на первом выходе, а при серии таких импульсов , у которых окончание импульсов по первому входу накладываетс  на начало импульсов другого входа,на первом выходе по витс  импульс длительностью, равной вре.мени от начала до окончани  действи  серии импульсов по второму входу, следовательно , происходит количественное и качественное искажение информации. Цель изобретени  - повышение надежности работы блока за счет стабилизации длительности выходного импульса. Поставленна  цель достигаетс  тем, что в блок приоритета дополнительно введены третий и четвертый элементы И, первые входы которых соединены с выходами первого и второго элементов И соответственно, вторые входы соединены с единичными выходами первого и второго триггеров, а выходы третьего и четвертого элементов И подключены соответственно к первому и второму выходам блока. На фиг. 1 изображена функциональна  схема блока приоритета; на фиг. 2 - временные диаграммы работы устройства. Блок приоритета содержит элементы И 1 и 2, триггеры 3 и 4, элементы И 5 и 6, элемент НЕ 7, элемент 8 задержки, источник 9 питани , элемент ИЛИ-НЕ 10. Устройство работает следующим образом, В начальный момент времени, когда на первый и второй входы не подаютс  импульсы , выходной сигнал элемента ИЛИ-НЕ 10 устанавливает триггеры 3 и 4 в исходное состо ние, соответственно с нулевых выходов триггеров 3 и 4 сигнал логической единицы поступает на входы элементов И 1 и 2, подготавлива  их к приему информации, на выходе элементов И 5 и 6 установитс  сигнал логического нул . При по влении сигнала по одному из входов или сразу по обоим с некоторым сдвигом во времени сигнал по витс  с учетом элементов 8 задержки раньше на выходе того канала, входной сигнал по которому поступил раньше по времени. Прошедший на выход канала приоритетный сигнал качественно соответствует входному сигналу и той информации, которую он несет по сравнению с сигналами в точках А и В, характеризуюш,ими работу устройства. Рассмотрим ситуацию, изображенную на временной диаграмме. Пусть на второй блока приоритета поступает сигнал длительностью tftj, на первый вход через врем  tjti - длительностью tit. Согласно приоритету очередности выходной сигнал с логического элемента И 5, т. е. с второго выхода устройства, соответствует входному сигналу. Выходной сигнал в точке А, т. е. на выходе триггера 3, имеет длительность , что не соответствует длительности входного сигнала. Это происходит из-за того, что в момент исчезновени  сигнала по второму входу сигнал по первому входу еш.е действует в течение времени t|ti. Следовательно , на выходе логического элемента ИЛИ-НЕ 10 сохранитс  логическа  «1, на нулевом выходе триггера 3 - логический «О, а на его единичном выходе - логическа  «1. Возврат схемы в исходное состо ние произойдет только в момент t, т. е. в момент исчезновени  сигналов с обоих входов блока приоритета. Если на первом входе сигнал длительностью поступает раньше, чем на втором входе, то приоритет очередности получает сигнал первого входа. На выходе логического элемента И 6, т. е. на выходе устройства, по витс  сигнал той же длительности tjt. Выходной сигнал в точке В будет большей длительности по отношению к входному сигналу. Причина та же, что и в первом случае. Следовательно,введение логических элементов И 5 и 6 качественно измен ет характер информации на вы.ходе блока приоритета. Информаци  по каждому из каналов устройства в этом случае передаетс  с входа на выход без искажений. Применение изобретени  позвол ет повысить надежность работы блока.

Claims (1)

  1. БЛОК ПРИОРИТЕТА по авт. св. № 518771, отличающийся тем, что, с целью повышения его надежности за счет стабилизации длительности выходного импульса, в него дополнительно введены третий и четвертый элементы И, первые входы которых соединены с выходами первого и второго элементов И соответственно, вторые входы соединены с единичными выходами первого и второго триггеров, а выходы третьего и четвертого элементов И подключены соответственно к первому и второму выходам блока.
    δ
SU833540170A 1983-01-13 1983-01-13 Блок приоритета SU1091162A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833540170A SU1091162A2 (ru) 1983-01-13 1983-01-13 Блок приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833540170A SU1091162A2 (ru) 1983-01-13 1983-01-13 Блок приоритета

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU518771 Addition

Publications (1)

Publication Number Publication Date
SU1091162A2 true SU1091162A2 (ru) 1984-05-07

Family

ID=21045477

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833540170A SU1091162A2 (ru) 1983-01-13 1983-01-13 Блок приоритета

Country Status (1)

Country Link
SU (1) SU1091162A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 518771, кл. G 06 F9/46, 1972 (прототип). *

Similar Documents

Publication Publication Date Title
KR870010688A (ko) 잡음펄스 억제회로
SU1091162A2 (ru) Блок приоритета
SU822339A1 (ru) Селектор импульсов по длительности
SU1022149A2 (ru) Устройство дл сравнени чисел
SU363112A1 (ru) ВСЕСОЮЗНАЯ j T:H'i.c-:;X';:rr-HAfi
SU1218457A1 (ru) Устройство дл сравнени импульсных сигналов
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1019645A1 (ru) Приемник биимпульсного сигнала
RU2044406C1 (ru) Селектор импульсов заданной длительности
SU708527A1 (ru) Преобразователь двоичной последовательности в дуобинарную
SU117503A1 (ru) Двоичный реверсивный счетчик с запуском триггеров по единичным входам
SU1370750A1 (ru) Устройство тактовой синхронизации
SU618845A1 (ru) Селектор-импульсов по длительности
SU1372606A1 (ru) Селектор импульсной последовательности
SU1054902A2 (ru) Селектор широтно-импульсных сигналов (его варианты)
SU1503068A1 (ru) Устройство дл распределени и задержки импульсов
SU1062707A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1233271A1 (ru) Многоканальное устройство дл временного разделени импульсных сигналов
SU921094A1 (ru) Дес тичный счетчик
SU1637010A1 (ru) Устройство для временного разделения импульсных сигналов
SU788389A1 (ru) Последовательный счетчик с двухпроводной св зью
SU1192130A1 (ru) Устройство дл контрол последовательности чередовани импульсов
RU2024926C1 (ru) Устройство для контроля временных рассогласований импульсных последовательностей
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU1251352A1 (ru) Устройство дл мажоритарного выбора сигнала