SU1372606A1 - Селектор импульсной последовательности - Google Patents
Селектор импульсной последовательности Download PDFInfo
- Publication number
- SU1372606A1 SU1372606A1 SU853875253A SU3875253A SU1372606A1 SU 1372606 A1 SU1372606 A1 SU 1372606A1 SU 853875253 A SU853875253 A SU 853875253A SU 3875253 A SU3875253 A SU 3875253A SU 1372606 A1 SU1372606 A1 SU 1372606A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- bus
- trigger
- pulses
- Prior art date
Links
Abstract
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и электросв зи дл выделени пачек периодических импульсов. Цель изобретени повышение точности селекции - достигаетс за счет исключени возможности по влени на выходе узких импульсов и выравнивани интервалов между селектированными импульсами. Селектор содержит входную шину 1, элементы 2, 3, 4 задержки, инверторы 5 и 6, элементы И-НЕ 7 и 10, триггеры 8 и 9, выходную шину 11 и шину 12 управлени . При работе селектора на выходную шину 11 проходит целиком пачка импульсов с задержкой относительно времени по влени этой пачки на входной шине 1. Следующа пачка может селектироватьс непосредственно после окончани первой пачки, что вл етс дополнительным преимуществом предложенного селектора. 2 ил. сл
Description
со to
Oi
о
05
Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и электросв зи дл выделени пачек периодических импульсов.
Цель изобретени - повышение точности селекции за счет исключени возможности по влени на выходе узких импульсов и выравнивани интервалов между селектированными импульсами .
На фиг. 1 приведены структурна схема устройства; на фиг. 2 - временные диаграммы устройства.
Селектор содержит входную шину 1, первьй 2, второй 3 и третий 4 элементы задержки, первый и второй инверторы 5 и 6, первый элемент И-НЕ 7, первый 8 и второй 9 триггеры, второй элемент И-НЕ 10, выходную шину 11 и шину 12 управлени .
Входна шина 1 соединена с первым входом второго триггера 9, выход которого через первый инвертор 5 соединен с первым входом первого триггера 8. Выход триггера 8 соединен с первым входом первого элемента И-НЕ 7, второй и третий входы которого соеди
726062
уровн (фиг.2а) устройство готово к работе.
В момент времени t начинают по- ступать импульсы по входной шине 1 (фиг. 2б). В момент времени t они начинают по вл тьс на выходе треть- держки которого Т- Г/2 (фиг.2в), где Т - период следовани селектиру- 10 емых импульсов; - длительность импульсов, причем должно быть -2-«Т. При по влении на выходе элемента 4 высокого логического уровн на выходе первого элемента И-НЕ 7 по- 15 вл етс низкий логический уровень, так как на других его входах уже присутствуют высокие логические уровни . На обоих входах второго триггера 9 присутствуют низкие логические 20 уровни, но на его выходе сохран етс высокий логический уровень (фиг.2г,д).
При по влении в момент времениt, на входной шине 1 импульса с периодом Т относительно первого импульса 25 триггер 9 срабатьшает, так как на его первом (R-) входе высокий логи- ческий уровень по вл етс раньше чем на втором (S-) входе на врем , равное задержке срабатывани инвертора 6
нены с выходами соответственно второ- ЗО и первого элемента И-НЕ 7. При этом
го инвертора 6 и третьего элемента 4 задержки, а выход соединен с вторым входом второго триггера 9, выход которого соединен также с первым входом второго элемента И-НЕ 10 и с входом первого элемента 2 задержки. Выход последнего соединен с вторым входом первого триггера 8 и вторым входом второго элемента И-НЕ 10, выход которого соединен с выходной шиной 11. Входна шина 1 соединена с входами третьего элемента И задержки и второго инвертора 6. Шина 12 управлени соединена с четвертым входом первого элемента И-НЕ 7 и входом сброса первого триггера 8.
Селектор работает следующим образом ,
В исходном состо нии на входной шине 1, шине 12 и выходной шине 11, на выходах элемента 4 и второго элемента И-НЕ 10 присутствует низкий логический уровень, а на выходах первого элемента И-НЕ 7, триггеров 8 и 9, элементов 2 и 3 задержки - высокий логический уровень.
При поступлении в момент времени t,, по шине 12 высокого логического его элемента 4 задержки, врем зана выходе триггера 9 начинает формироватьс селектируемьй импульс, который через второй элемент И-НЕ 10
поступает на выходную шину 11
(фиг.2д, и).
Задний фронт выдел емого импульса формируетс в момент времени t т.е. в момент окончани импульса на входной шине 1 и по влени на
первом входе второго триггера 9 низкого логического уровн . Одновременно импульс с выхода триггера 9 поступает через инвертор 5 на первый (3-) вход первого тригера 8 и на
вход первого элемента 2 задержки, врем задержки которого также равно
Т-
1 г.
В. момент t по заднему фронту импульса на выходе второго триггера 9 переключаетс первый триггер 8 и на его выходе по вл етс низкий логический уровень, закрьшающий элемент И-НЕ 7 (фиг. 2ж).
В момент t на выходе первого элемента 2 задержки по вл етс низкий логический уровень (фиг.2е), который переключает первый триггер 8, на выходе которого по вл етс высокий
логический уровень. В этот же момен времени на выходе третьего элемента 2 задержки по вл етс высокий логический уровень импульса, пришедшего на входную шину 1 в момент t, , т.е. устройство готово к селектированию следующего импульса, поступающего на его вход в момент t (фиг.26,в).
Врем задержки во втором элемен- те 3 выбирают равным , поэтому на его вьсходе по вл етс импульс, задержанный относительно импульса н выходе триггера 9 на врем , равное Т, т.е. селектируемый импульс по - витс на выходной шине 11 в момент t (фиг.2 з,и).
Аналогично работает устройство при вьщелении импульса, пришедшего на входную шину 1 в момент t. Им- пульсы, приход щие на входную шину 1 в промежутках между выдел емыми импульсами, не пропускаютс и на выходной шине 11 не по вл ютс , так как в моменты их прихода на входе первого элемента И-НЕ 7 действует запрещающий низкий логический уровень с выхода триггера 8. Допустим в момент t на входную шину 1 поступил последний из импульсов, следую- щих с периодом Т, Тогда в момент tg на выходной шине 11 начинает формироватьс последний импульс, задержаный элементами 2 и 3 на врем Т относительно момента t (фиг. 2е,з).
Таким образом, на выходную шину проходит целиком пачка импульсов, имеющих период Т, с задержкой на Т относительно времени по влени этой пачки на входной шине 1.
О
Q
5
Следующа пачка может селектироватьс непосредственно после окончани первой пачки, что вл етс пре имуществом предлагаемого селектора по сравнению с известным.
Claims (1)
- Формула изобретениСелектор импульсной последовательности , содержащий первый и второй элементы И-НЕ, первый триггер, первый, второй и третий элементы задержки, первый инвертор, выход которого соединен с первым входом первого триггера, второй вход которого соединен с выходом первого элемента задержки и входом второго элемента задержки, причем вход первого элемента задержки соединен с входом первого инвертора, выход первого триггера соединен с первым входом первого элемента И-НЕ, второй вход которого соединен с выходом третьего элемента задержки, вход которого соединен с входной шиной, отличающийс тем, что, с целью повышени точности селектировани , в него введены второй триггер и второй инвертор , вход которого соединен с входной шиной и первым входом второго триггера, а выход - с третьим входом первого элемента И-НЕ, выход которого соединен с вторым входом второго триггера, выход которого соединен с входом первого инвертора и первым входом второго элемента И-НЕ, второй вход которого соединен с выходом второго элемента задержки, а выход - с выходной шиной.а 1 Sб It,tztsti,ЦЗиг.2.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853875253A SU1372606A1 (ru) | 1985-04-01 | 1985-04-01 | Селектор импульсной последовательности |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853875253A SU1372606A1 (ru) | 1985-04-01 | 1985-04-01 | Селектор импульсной последовательности |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1372606A1 true SU1372606A1 (ru) | 1988-02-07 |
Family
ID=21169852
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853875253A SU1372606A1 (ru) | 1985-04-01 | 1985-04-01 | Селектор импульсной последовательности |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1372606A1 (ru) |
-
1985
- 1985-04-01 SU SU853875253A patent/SU1372606A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 491207, кл. Н 03 К 5/26, 1973. Авторское свидетельство СССР № 894851, кл. Н 03 К 5/26, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1372606A1 (ru) | Селектор импульсной последовательности | |
SU1070687A1 (ru) | Устройство дл синхронизации импульсов | |
SU1187259A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1172001A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1160550A1 (ru) | Формирователь одиночного импульса | |
SU1084980A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1385283A1 (ru) | Селектор последовательности импульсов | |
SU1091162A2 (ru) | Блок приоритета | |
SU1370750A1 (ru) | Устройство тактовой синхронизации | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
SU1674117A1 (ru) | Генератор случайного процесса | |
SU1050102A1 (ru) | Формирователь импульсов | |
SU1198519A1 (ru) | Устройство дл суммировани импульсов | |
SU1661979A1 (ru) | Устройство дл выделени первого и последнего импульсов в пачке | |
SU1411953A1 (ru) | Селектор импульсов по длительности | |
SU1195437A1 (ru) | Устройство выделени первого и последнего импульсов в пачке | |
SU1157666A1 (ru) | Формирователь одиночного импульса | |
SU1432751A1 (ru) | Фазовый синхронизатор | |
SU1075393A1 (ru) | Преобразователь серий импульсов в пр моугольные импульсы | |
SU1411951A1 (ru) | Устройство дл выделени первого и последнего импульсов в серии | |
SU1626357A1 (ru) | Селектор импульсной последовательности заданной длительности, содержащей импульсы заданной длительности | |
SU1651285A1 (ru) | Многоканальное устройство приоритета | |
SU1157675A1 (ru) | Устройство дл определени разности частот следовани двух серий импульсов | |
SU1205282A1 (ru) | Преобразователь пачки импульсов в пр моугольный импульс | |
SU1511853A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс |